期刊文献+

单片SDRAM的数据读写乒乓操作设计 被引量:14

Design of Data Reading and Writing of Single SDRAM based Ping-Pong Operation
在线阅读 下载PDF
导出
摘要 针对数字视频图像采集及其显示系统中高速实时的数据需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计。在研究SDRAM的逻辑结构的基础上,利用Verilog语言实现了SDRAM的初始化以及读写操作,同时提出一种仅使用一块SDRAM进行数据写入和读出的乒乓操作的方法,并且使用FIFO实现了异步时钟数据的交换。实验仿真波形图表明该设计能很好的实现SDRAM控制器的数据缓存以及数据读写的乒乓操作。 For the problem of real-time and high-speed data cache in digital video image acquisition and display sys-tem, a design of SDRAM controller based on FPGA is put forward in this paper.On the basis of the logical structure of SDRAM, the SDRAM initialization and operations of reading and writing are achieved by using the Verilog lan-guage, and then a kind of operation data writing and reading using only a SDRAM ping-pong is put forward, at the same time,the data exchange of the asynchronous clock is achieved by using the FIFO.Simulation waveform of experi-mental results show that this design can achieve very good the data cache of SDRAM controller and the ping-pong op-eration of data reading and writing.
出处 《长春理工大学学报(自然科学版)》 2013年第5期140-143,共4页 Journal of Changchun University of Science and Technology(Natural Science Edition)
基金 吉林省教育厅"十一五"科学技术研究项目(2010JYT04)
关键词 FPGA SDRAM控制器 分时复用 乒乓操作 FIFO FPGA the control of SDRAM time-sharing ping-pong operation FIFO
  • 相关文献

参考文献7

二级参考文献34

共引文献84

同被引文献98

引证文献14

二级引证文献65

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部