期刊文献+

基于FPGA的DES/3DES加密算法高速实现的研究

在线阅读 下载PDF
导出
摘要 本文给出了基于FPGA的DES/3DES加密算法高速实现方法,设计中都采用了全流水线的方式来实现,大大的提高了系统的工作频率,模块用硬件描述语言Verilog实现,经过功能仿真,得到正确结果,最终下载到FPGA芯片中,验证结果。
作者 杨伟
出处 《科技信息》 2010年第27期I0085-I0085,I0016,共2页 Science & Technology Information
  • 相关文献

参考文献3

  • 1Data Encryption Standard,Federal Information Processing Standard 46,Nat,Bur,Stand ; Jan,1997.
  • 2Brace Schneier.应用密码学.北京:机械工业出版社,2000:188-194.
  • 3汪翼,沈海斌,何乐年,严晓浪.DES算法的高速流水线实现[J].微电子学与计算机,2003,20(8):158-160. 被引量:16

二级参考文献4

  • 1Shneier B(美)著 吴世忠等译.应用密码学:协议、算法与C源程序[M].北京:机械工业出版社,2000.1.
  • 2NBS FIPS PUB 46. Data Encryption Standard. National Bureau of Standards, U.S. Department of Commerce, Jan 1977.
  • 3C S Steele, J G Koller. A Fully Pipelined, 700MBytes/s DES Encryption Core. Proceedings of Ninth Great Lakes Symposium on VLSI, 1999.
  • 4A G Broscius, J M Smith. Exploiting Parallelism in Hardware Implementation of the DES. Advances in Cryptography- CRYPTO'92 Proceedings, 1992:367-376.

共引文献15

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部