期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
基于DSP的HDB3编码设计 被引量:1
1
作者 刘剑丽 曹勇 +1 位作者 付兵 罗永德 《现代传输》 2025年第1期52-56,共5页
HDB3编码是数字基带信号传输中常用的传输码型,具有较好的抗干扰性能和较强的检错能力,更适合长距离的信道传输。通过分析HDB3编码规则,提出利用DSP芯片通过软件编程实现HDB3编码的设计方案。利用设置输出数据流中两个V之间传号为1码的... HDB3编码是数字基带信号传输中常用的传输码型,具有较好的抗干扰性能和较强的检错能力,更适合长距离的信道传输。通过分析HDB3编码规则,提出利用DSP芯片通过软件编程实现HDB3编码的设计方案。利用设置输出数据流中两个V之间传号为1码的奇偶个数标志来控制B00V码的插入,通过设置输出数据流中传号为1、B00V码组的正负码的奇偶数个数来控制输出正负码,并通过添加空操作指令来调节编码速率。采用DSP芯片设计HDB3编码,可以实现较高的性能、较低的延迟、更灵活的编程和更低的功耗,同时具有较高的集成度和成本效益。经CCS开发环境仿真测试,仿真结果符合HDB3编码规则,达到了预期的效果,具有实际应用价值。 展开更多
关键词 DSP hdb3编码 传输编码 信号检测 CCS 仿真测试
在线阅读 下载PDF
HDB3编译码及其在Cyclone Ⅱ FPGA的实现研究 被引量:7
2
作者 李丰波 鞠晓东 卢俊强 《国外电子测量技术》 2010年第5期28-31,共4页
为提高电缆测井数据传输的性能,提出一种基于HDB3码并利用CycloneⅡ系列FPGA的编、译码系统设计方案。详细分析了编译码的原理与实现方法,并在编译码实现过程中采用双相码来表示相应的码元,可以快速便捷地识别取代码,同时也解决了FPGA... 为提高电缆测井数据传输的性能,提出一种基于HDB3码并利用CycloneⅡ系列FPGA的编、译码系统设计方案。详细分析了编译码的原理与实现方法,并在编译码实现过程中采用双相码来表示相应的码元,可以快速便捷地识别取代码,同时也解决了FPGA只能处理单极性电平的问题。在译码时特意先提取极性信息,故只需用一组移位寄存器来存放输入码流。最后给出了对应的仿真结果,并成功应用于石油测井领域的电缆测井数据通信系统研究装置中。 展开更多
关键词 hdb3 FPGA 编码技术 数据通信 VHDL
在线阅读 下载PDF
基于FPGA的HDB3编码一种简单实现 被引量:2
3
作者 解武 杨蕊 邵欣 《应用科技》 CAS 2007年第5期16-19,共4页
HDB3码(3阶高密度双极性码)保持AM I码极性反转的特点,减少了连0串的长度,有利于提取定时信息.通过对HDB3码编码原理的分析,提出一种基于FPGA的编码方法,并给出了VHDL语言的实现方法及仿真波形.此方法采用2位二进制码实现,在插入破坏符... HDB3码(3阶高密度双极性码)保持AM I码极性反转的特点,减少了连0串的长度,有利于提取定时信息.通过对HDB3码编码原理的分析,提出一种基于FPGA的编码方法,并给出了VHDL语言的实现方法及仿真波形.此方法采用2位二进制码实现,在插入破坏符号的同时始终保持极性反转,简化了编程步骤,运行速度快,延时相对较小.由于FPGA具有重复可编程的特点,因而灵活性高,调试方便,且开发成本低,运行稳定可靠. 展开更多
关键词 hdb3编码 FPGA(可编程逻辑器件) VHDL(硬件描述语言)
在线阅读 下载PDF
用ISP器件实现HDB3码的实验设计 被引量:1
4
作者 王素珍 王涛 吕佩举 《实验室研究与探索》 CAS 2007年第5期47-50,共4页
提出了一种采用ISP大规模可编程器件实现高密度HDB3码的一种实验方法。该方法在Quartus2.1开发软件环境下,应用VHDL语言,采用ALTERA公司的在系统可编程器件EPM7064SCL44-5,在实验室实现了HDB3码,结果符合高密度HDB3码的要求。
关键词 hdb3 取代节 在系统可编程器件
在线阅读 下载PDF
HDB3码的ISP技术实现研究 被引量:2
5
作者 尹立贤 吴再华 《现代电子技术》 2008年第5期176-178,共3页
在系统可编程(ISP)技术消除了传统电子设计的一系列弊病,带来数字电路与系统设计手段的革新,大大加快了大规模集成电路的应用和研究,是现代工程师必须掌握的理想工具之一。基于ISP技术现代电子设计平台和开发软件,首先简述运用ISP技术实... 在系统可编程(ISP)技术消除了传统电子设计的一系列弊病,带来数字电路与系统设计手段的革新,大大加快了大规模集成电路的应用和研究,是现代工程师必须掌握的理想工具之一。基于ISP技术现代电子设计平台和开发软件,首先简述运用ISP技术实现HDB3码编码的基本原理及方法,然后基于ISP技术现代电子设计平台和开发软件,实现了HDB3编解码电路的硬件配置和功能仿真设计。 展开更多
关键词 ISP技术 hdb3 编码 解码
在线阅读 下载PDF
基于FPGA的HDB3编解码电路的实现 被引量:2
6
作者 车嵘 刘波 曹剑中 《电子器件》 CAS 2007年第6期2148-2151,共4页
为了满足无线信道中传输码型无直流分量、较少低频分量,以及便于提取定时信息和具有检错能力等要求,选择了三阶高密度双极性码(HDB3).介绍了HDB3码的编解码原理,分析了HDB3码较其它码型所具有的优势,结合可编程逻辑器件集成度高,速度快... 为了满足无线信道中传输码型无直流分量、较少低频分量,以及便于提取定时信息和具有检错能力等要求,选择了三阶高密度双极性码(HDB3).介绍了HDB3码的编解码原理,分析了HDB3码较其它码型所具有的优势,结合可编程逻辑器件集成度高,速度快,功耗低的特点,选用ALTERA公司的Cyclone系列FPGA芯片EP1C3T100进行HDB3编解码电路的实现.通过仿真,观察到电路各点的仿真输出波形与HDB3码的理论输出值一致.该方法可满足实际的通信系统传输要求,具有实际应用价值. 展开更多
关键词 无线传输 码型选择 hdb3 FPGA
在线阅读 下载PDF
高密度双极性3零(HDB3)码型变换电路设计 被引量:1
7
作者 李勇 卢威 《煤炭技术》 CAS 北大核心 2009年第9期38-40,共3页
为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在... 为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在对AMI/HDB3码进行译码之前,采用整流电路将信号经双/单极性变换得到相应的正极性信号和负极性信号再送译码芯片。HDB3码型变换电路很好的完成了NRZ码和HDB3码相互转换,利用HDB3码型传输克服了以往AMI码型传输的缺点,实验测出输出信号波形、频谱符合理论要求,满足了实际的通信系统传输要求。 展开更多
关键词 编码 译码 hdb3 抗干扰 衰减
在线阅读 下载PDF
基于FPGA的HDB3译码器设计与仿真
8
作者 佘新平 许鹏甲 梁浩 《长江大学学报(自科版)(上旬)》 CAS 2013年第3期37-39,5,共3页
HDB3码(三阶高密度双极性码)是基带传输码型之一,其具有编码规则简单、无直流分量、低频分量少、连0数不超过3个、提取同步方便等优点,有利于信号的恢复和检验。在石油井下信号的传输过程中,使用基于FPGA的HDB3编译码方式有利于改善传... HDB3码(三阶高密度双极性码)是基带传输码型之一,其具有编码规则简单、无直流分量、低频分量少、连0数不超过3个、提取同步方便等优点,有利于信号的恢复和检验。在石油井下信号的传输过程中,使用基于FPGA的HDB3编译码方式有利于改善传统方法所采用的曼彻斯特编码方式带来的地面解码电路复杂的问题。提出了HDB3码的译码思想,并利用FPGA软件仿真实现了HDB3译码。 展开更多
关键词 三阶高密度双极性码 编码 译码 FPGA
在线阅读 下载PDF
基于CPLD的HDB3码编解码电路的设计 被引量:3
9
作者 龙光利 《微计算机信息》 2010年第2期169-171,共3页
HDB3码是基带传输系统中经常采用的传输码型。本文阐述了HDB3码编解码电路的基本原理,在MAX+PLUSⅡ软件平台上,给出了利用复杂可编程逻辑器件设计的HDB3码编解码电路,并进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC... HDB3码是基带传输系统中经常采用的传输码型。本文阐述了HDB3码编解码电路的基本原理,在MAX+PLUSⅡ软件平台上,给出了利用复杂可编程逻辑器件设计的HDB3码编解码电路,并进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC84-15中,测试结果表明,达到了预期的设计要求。 展开更多
关键词 三阶高密度双极性码 编码器 解码器 复杂可编程逻辑器件
在线阅读 下载PDF
基于FPGA的HDB3编码方法及其在测井电缆传输中的应用研究 被引量:2
10
作者 李丰波 鞠晓东 卢俊强 《测井技术》 CAS CSCD 北大核心 2010年第3期266-270,共5页
通过分析电缆测井数据传输中常用的编码技术以及HDB3编码的原理和优势,提出应用HDB3编码技术实现测井数据传输的设想。设计中以FPGA为核心部件,实现编译码以及与PC机的数据交互。分析了编译码模块的原理和尽可能优化的设计方法,以及PC... 通过分析电缆测井数据传输中常用的编码技术以及HDB3编码的原理和优势,提出应用HDB3编码技术实现测井数据传输的设想。设计中以FPGA为核心部件,实现编译码以及与PC机的数据交互。分析了编译码模块的原理和尽可能优化的设计方法,以及PC端软件的功能和实现方法。该设计具有较好的扩展性和冗余性,可用于在数据压缩处理、数字滤波以及时域均衡处理等方面对该编码传输技术进行更为深入的研究。 展开更多
关键词 测井电缆 数据传输 三阶高密度双极性码 现场可编程门阵列 编码
在线阅读 下载PDF
用FPGA实现光端机HDB3编码设计
11
作者 李继宇 汤峰 +1 位作者 闫国琦 赵文锋 《苏州市职业大学学报》 2008年第4期4-6,共3页
介绍了光端机的E1信道HDB3编码的原理和方法,给出了用FPGA实现E1信号HDB3编码的方法。得到了用Xilinx公司的集成软件ISE6.2进行HDB3编码的原理图及仿真结果。结果表明用XC2S100系列FPGA实现HDB3的转换比采用专用集成电路具有结构简单、... 介绍了光端机的E1信道HDB3编码的原理和方法,给出了用FPGA实现E1信号HDB3编码的方法。得到了用Xilinx公司的集成软件ISE6.2进行HDB3编码的原理图及仿真结果。结果表明用XC2S100系列FPGA实现HDB3的转换比采用专用集成电路具有结构简单、体积更小、灵活性高等优点。 展开更多
关键词 三价高密度码 FPGA 编码 光端机
在线阅读 下载PDF
基于Cyclone FPGA实现的4×2.048 Mb/s HDB3编解码系统
12
作者 杨焱 于大勇 《现代电子技术》 2006年第21期30-31,34,共3页
首先介绍了HDB3编解码的原理和方法,提出了一种基于FPGA实现的4路E1信号HDB3高速编解码的方法,同时给出了编解码单元硬件加速的实现原理,具有电路简单、可靠、性价比高等优点,可完成NRZ码到HDB3码和HDB3码到NRZ码的转换,满足宽带数据传... 首先介绍了HDB3编解码的原理和方法,提出了一种基于FPGA实现的4路E1信号HDB3高速编解码的方法,同时给出了编解码单元硬件加速的实现原理,具有电路简单、可靠、性价比高等优点,可完成NRZ码到HDB3码和HDB3码到NRZ码的转换,满足宽带数据传输的要求。基于Altera Cyclone可编程逻辑器件,采用VHDL语言完成了4×2.048 Mb/s HDB3编解码单元,硬件仿真结果表明,设计能够满足G.703规范对HDB3编解码的要求。 展开更多
关键词 hdb3编解码 NRZ码 FPGA实现 硬件加速
在线阅读 下载PDF
基于FPGA的HDB3编译码器的设计 被引量:1
13
作者 张伟娟 《电子质量》 2015年第7期63-65,共3页
分析了HDB3编译码的规则,提出了一种结构简单的在FPGA上实现的HDB3编译码硬件方案,并在QuartusⅡ8.0软件平台上,用VHDL语言实现HDB3编译码器,并进行仿真测试。测试结果表明本设计的正确性和有效性,可以很好的应用于数字通信系统中。
关键词 hdb3编码 FPGA VHDL 数字通信
在线阅读 下载PDF
基于CPLD的HDB3编译码器 被引量:4
14
作者 贾惠彬 王兰勋 《电子科技》 2005年第9期37-40,共4页
通过对HDB3编译码原理的分析,提出了一种基于可编程逻辑器件EPM7064SLC44和模拟开关4052实现HDB3编译码的方法,给出了硬件设计电路图、软件设计流程和HDB3编译码器的仿真波形。此实现方法具有硬件设计简单、运行速度快、成本低等优点。... 通过对HDB3编译码原理的分析,提出了一种基于可编程逻辑器件EPM7064SLC44和模拟开关4052实现HDB3编译码的方法,给出了硬件设计电路图、软件设计流程和HDB3编译码器的仿真波形。此实现方法具有硬件设计简单、运行速度快、成本低等优点。同时由于CPLD可重复编程的特点,可以对它进行在线修改,便于设备的调试和运行。此编译码器已经过实际测试,运行稳定可靠,可用于实际电路中。 展开更多
关键词 hdb3 CPLD VERILOG语言
在线阅读 下载PDF
基于CD22103的AMI/HDB3编译码电路分析与实现 被引量:3
15
作者 马凌 陈永泰 《现代电子技术》 2006年第2期113-115,共3页
在讨论了基带传输系统中码型选择的基础上分析了AMI码和HDB3码的编译码原理,给出了基于CD22103的AMI/HDB3编译码电路实现方法。实践表明,该方法既可满足教学实验的现象观察,也可满足实际的通信系统传输要求,具有实际应用价值。
关键词 基带传输 信道编码 AMI hdb3 CD22103 编译码电路
在线阅读 下载PDF
基于FPGA的HDB3编解码方法及其在阵列电导探针流动测井中的应用 被引量:3
16
作者 郝志强 刘兴斌 +1 位作者 胡金海 孙跃义 《石油仪器》 2012年第2期76-79,9,共4页
了解决高速长距离传输中电缆测井数据的衰减、干扰等问题,设计了基于FPGA的HDB3编解码电路,HDB3码具有无直流分量、低频分量少、便于提取时钟、具有一定的检错能力、传输速度是曼彻斯特码的2倍等优点。该电路应用在阵列电导探针流动成... 了解决高速长距离传输中电缆测井数据的衰减、干扰等问题,设计了基于FPGA的HDB3编解码电路,HDB3码具有无直流分量、低频分量少、便于提取时钟、具有一定的检错能力、传输速度是曼彻斯特码的2倍等优点。该电路应用在阵列电导探针流动成像测井中,可以保证井下数据传输的速度和准确性,从而实现在PC机的上位机软件中实时显示井下油水流动的状态。设计中以FPGA为核心部件,完成了采集、编解码、时钟提取以及与PC机的数据交互,分析了HDB3编解码模块的原理和设计,以及PC端软件的功能和实现方法。结合实验表明,该方案稳定可靠、切实可行,可以应用于实际项目中。 展开更多
关键词 流动测井 阵列电导探针 FPGA hdb3
在线阅读 下载PDF
HDB3码型变换电路设计的研究 被引量:1
17
作者 卢威 黄钱飞 陈慕君 《宁波职业技术学院学报》 2008年第5期17-21,共5页
为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在... 为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在对AMI/HDB3码进行译码之前,采用整流电路将信号经双/单极性变换得到相应的正极性信号和负极性信号再送译码芯片。HDB3码型变换电路很好的完成了NRZ码和HDB3码相互转换,利用HDB3码型传输克服了以往AMI码型传输的缺点,实验测出输出信号波形、频谱符合理论要求,满足了实际的通信系统传输要求。 展开更多
关键词 编码 译码 hdb3 抗干扰 衰减
在线阅读 下载PDF
一种使用VHDL语言实现HDB3编码的方法 被引量:5
18
作者 王光宇 张向东 《通信技术》 2007年第12期12-14,共3页
HDB3码因具有无直流成分,低频成分少和连0的个数不超过三个等明显优点而成为数字基带通信中最常用的码型。同时,由于硬件描述语言VHDL可读性强,可移植性强,支持对大规模设计的分解和对己已有设计的再利用等强大功能。现在已经在通信电... HDB3码因具有无直流成分,低频成分少和连0的个数不超过三个等明显优点而成为数字基带通信中最常用的码型。同时,由于硬件描述语言VHDL可读性强,可移植性强,支持对大规模设计的分解和对己已有设计的再利用等强大功能。现在已经在通信电路设计上得到广泛应用,文中结合HDB3的编码规则,给出了一种使用VHDL语言实现HDB3编码的思路和方法。 展开更多
关键词 基带数字通信 硬件描述语言 hdb3
原文传递
基于FPGA的HDB3编码和解码器的设计与实现
19
作者 吴光辉 殷严刚 姜愉 《电子测试》 2015年第12期15-16,28,共3页
本人通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码方法,并通过硬件描述语言构建了其编译码模型,使用EDA技术实现仿真,验证了其设计的有效性,其功能符合HDB 3编译码的要求。
关键词 hdb3编解码 FPGA VERILOG HDL Quartus
在线阅读 下载PDF
两种HDB3码编码器的研究分析 被引量:1
20
作者 杨湲 肖顺文 《河南工程学院学报(自然科学版)》 2019年第3期50-53,65,共5页
为了研究HDB3码的编码原理,采用了两种方法来实现HDB3码编码器。方案一:先进行非0码的极性变化及带极性的插V操作,然后再进行带极性插B操作;方案二:先进行插V操作,再进行插B操作,最后再进行极性变化。最后验证可得,当时钟频率为100MHz时... 为了研究HDB3码的编码原理,采用了两种方法来实现HDB3码编码器。方案一:先进行非0码的极性变化及带极性的插V操作,然后再进行带极性插B操作;方案二:先进行插V操作,再进行插B操作,最后再进行极性变化。最后验证可得,当时钟频率为100MHz时,虽然两种方案都能实现HDB3码的编码,并且功耗相同,但是两种方案硬件电路所占用的总逻辑单元不相同,方案二占用的总逻辑单元比方案一少9个。因此,在功耗一定的情况下,方案二优于方案一。 展开更多
关键词 FPGA hdb3 逻辑资源 功耗
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部