期刊文献+

基于DSP和CPLD的锁相控制系统的一种设计方法 被引量:1

Design of Phase-locked Control System Based on DSP and CPLD
在线阅读 下载PDF
导出
摘要 针对锁相环在大、中功率调速系统中的一些缺陷 ,本文提出了基于数字信号处理器和复杂可编程逻辑器件的控制器和锁相环路的一种新的设计方案。使锁相环结合新兴的控制方法、DSP强大快速的数字处理功能、CPLD的灵活性等优点以提高整个调速系统的稳定性能。 Aiming at the disadvantage of PLL(Phase-Locked Loop) in variable-speed system, this paper presents a new design scheme based on DSP(Digital Signal Processor) and CPLD(Complex Programmable Logic Device), which combines PLL with new control algorithm,fast digital signal processing function of DSP,ability of CPLD to improve stability of the system.
机构地区 广东工业大学
出处 《中小型电机》 北大核心 2004年第2期38-40,共3页 S&M Electric Machines
关键词 电机控制 锁相控制系统 DSP CPLD 锁相环 调速系统 数字信号处理器 Phase-locked loop DSP CPLD Variable structure control
  • 相关文献

参考文献2

二级参考文献1

  • 1Mao Fulai,IEEE Trans Ind Electron,1996年,43卷,630页

共引文献24

同被引文献3

引证文献1

二级引证文献4

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部