摘要
与传统加法器相比,数字串行加法器具有工作频率高、占用资源少、设计灵活等优点。介绍了数字串行加法器的原理,说明了该加法器在FPGA上的实现要点及其在匹配滤波器设计中的应用。
出处
《电子技术应用》
北大核心
2004年第1期60-62,共3页
Application of Electronic Technique
二级参考文献3
-
1[1]TIA.The cdma2000 ITU-R RTT.Candidate Submission[S].Apr 1998.
-
2[2]UMTS-ITU.Complete Draft:Description of the Terrestrial Radio Access System[S].May 1998.
-
3[3]PORAKIS G.Digital Communications[M],3rd Edition,McGraw-Hill Inc,1995.
共引文献16
-
1帅涛,陈晓挺,刘会杰,梁旭文.一种用于PN码捕获的低硬件消耗匹配滤波器设计[J].上海航天,2008,25(4):61-64.
-
2赖玉强,付民仓,王法能.DS-SS数字匹配滤波器原理及实现方法[J].通信技术,2003,36(1):92-93. 被引量:5
-
3周奕.匹配滤波器的FPGA实现[J].移动通信,2003,27(11B):172-177. 被引量:1
-
4张琳.多进制正交扩频在流星余迹通信中的应用[J].无线电工程,2004,34(10):60-61. 被引量:3
-
5周奕.匹配滤波器的多相实现[J].电路与系统学报,2005,10(3):132-135. 被引量:4
-
6聂伟,石磊,王琳.WCDMA系统数字中频调制器的设计[J].北京化工大学学报(自然科学版),2005,32(3):99-102. 被引量:2
-
7聂伟,汤作伟,石磊.WCDMA系统数字中频解调器的设计[J].北京化工大学学报(自然科学版),2006,33(2):88-91.
-
8李平安,吴刚,王晓岚.适应HSDPA的TD-SCDMA直放站转换点获取方法[J].现代电信科技,2008,38(2):15-18. 被引量:1
-
9王晓岚,吴刚,李平安,甘泉.基于FPGA的TD-SCDMA直放站基带同步模块[J].电子设计应用,2008(11):77-80.
-
10何在民,胡永辉,魏敬法,蔡成林,武建锋.基于FPGA的数字匹配滤波器的实现[J].时间频率学报,2008,31(2):114-120. 被引量:7
同被引文献8
-
1刘丽丽,樊延虎,高瑛.DDS原理及基于FPGA的实现[J].电子技术(上海),2010(9):44-44. 被引量:5
-
2安印龙,许琪,杨银堂.并行加法器的研究与设计[J].晋中师范高等专科学校学报,2003,20(4):330-334. 被引量:9
-
3赵亚成 吴海波.基于FPGA的快速加法器的设计与实现.现代电子技术,2000,(5):57-60.
-
4Stephen Brown Zvonko Vranesic.数字逻辑与VHDL设计[M].边计年,薛宏熙,吴强,译.北京:清华大学出版社.2004.
-
5Steve Kilts.高级FPGA设计结构实现和优化[M].孟宪元,译.北京:机械工业出版社,2009.X.
-
6雷元武,周杰,葛颖增,窦勇.并行CORDIC算法的研究及FPGA实现[J].计算机工程与科学,2008,30(8):75-78. 被引量:7
-
7杨靓,徐炜,黄士坦.FPGA上浮点加/减法器的设计[J].计算机工程与应用,2003,39(2):24-25. 被引量:6
-
8伞景辉,常青.基于FPGA的乘法器实现结构分析与仿真[J].微处理机,2004,25(3):3-7. 被引量:4
引证文献3
-
1赵亚威,吴海波.基于FPGA的快速加法器的设计与实现[J].现代电子技术,2005,28(10):113-115. 被引量:4
-
2岳伟甲,刘昌锦.一种基于FPGA的32位快速加法器设计[J].四川兵工学报,2011,32(7):78-81. 被引量:2
-
3胡建东,吴昌东,王静梅,李萍,刘勇材,周玉明.一种位串行加法器的设计[J].化工自动化及仪表,2013,40(11):1410-1413.
二级引证文献6
-
1马龙龙,李云,冯增喜.基于流水线的复数阵列加法器的设计与实现[J].科学技术与工程,2007,7(12):2863-2866. 被引量:1
-
2曾鑫,熊波,于德海,邢永强.VHDL除法运算可综合性分析与除法器设计[J].四川兵工学报,2012,33(6):109-110.
-
3何艳霞,何永泰.FPGA低功耗的设计研究[J].楚雄师范学院学报,2012,27(6):22-25. 被引量:4
-
4郑迪群,陈锦涛,李东生,李尚富,饶连周,陈俊玮.基于FPGA的并行高速相位累加器的设计[J].三明学院学报,2012,29(6):51-55.
-
5张立学,尹东辉.流水线技术在FPGA设计中的运用[J].计算机时代,2016(2):42-43. 被引量:5
-
6陈书祺,占薇,刘益巧,徐龙洁,陈鑫.MATLAB高层次综合工具性能探究[J].电子器件,2022,45(3):682-687. 被引量:1
-
1泰克DSA70000数字串行分析仪荣获Test&Measurement World 2008年最佳测试产品奖[J].电信技术,2008(2):55-55.
-
2微电子学、集成电路[J].中国无线电电子学文摘,2004,0(1):33-38.
-
3赖义汉.基于VHDL逻辑电路设计与应用[J].龙岩学院学报,2006,24(6):43-45. 被引量:3
-
4肖春芳.基于VHDL逻辑电路设计与应用[J].山西电子技术,2007(5):69-71.
-
5泰克推出示波器及数字串行分析仪[J].电子测试(新电子),2006(9):110-110.
-
6王倩.基于FPGA/CPLD的小型数字系统应用分析[J].江汉大学学报(社会科学版),2002,19(4):42-44.
-
7刘洁.3G移动PoC实现技术[J].移动通信,2007,31(9):36-40. 被引量:3
-
8具有20GHz实时带宽和50GS/s同步取样速率的高性能示波器 可用于多通道高速串行数据架构的测试[J].今日电子,2007(2):91-91.
-
9张欢欢,邵志清,宋国新.基于重写归纳技术的串行加法器的描述和验证[J].华东理工大学学报(自然科学版),2003,29(1):59-63. 被引量:3
-
10孙俊杰.不要短板——泰克推出DPO/DSA70000B系列产品[J].电子设计应用,2009(2):67-67.