期刊文献+

一种数字锁相环频率合成器的设计 被引量:1

Design of a DPLL frequency synthesizer
在线阅读 下载PDF
导出
摘要 介绍了一种采用MC145152实现的数字锁相环频率合成器,其输出频率范围为1420~1920MHz,频率步进为200kHz,相位噪声小于-90dBc/Hz,杂散抑制优于60dB,输出功率P0≥10dBm。该频率合成器在TCL-376型接力机上得以成功运用,运行稳定、可靠。 A design method of a DPLL frequency synthesizer based on MC145152 is introduced.The output frequency range of the DPLL is from 1420 MHz to 1920 MHz; the frequency step is 200kHz; the phase noise is less than -90°dBc/Hz; the restrainability of miscellaneous noise is more than60 dB; and the output power is no less than 10 dBm. The frequency synthesizer is success applica-tion in TCL-376 relay machine, and can work stably and credibly.
作者 史飞 喻洪麟
出处 《半导体技术》 CAS CSCD 北大核心 2003年第11期64-67,共4页 Semiconductor Technology
关键词 数字锁相环 频率合成器 MCl45l52 环路滤波器 微波VCO 预分频器 DPLL MC145152 loop filter microwave VCO prescaler
  • 相关文献

参考文献2

共引文献3

同被引文献9

引证文献1

二级引证文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部