总线周期的仿真加速测试程序生成并加强故障诊断能力
-
1姚益平,唐文杰,廖建,蔡斐华.基于CMP+GPU的并行离散事件仿真技术初探[J].系统仿真学报,2014,26(8):1627-1632. 被引量:1
-
2王明晶.PCI总线数据传输的有效性[J].山东省农业管理干部学院学报,1999,0(2):56-57.
-
3许冰,王亚燕,高鹏.微机主板故障的排除方法[J].黑龙江电子技术,1998(6):37-39.
-
4薛士然.硬件仿真加速器进入数据中心级时代[J].单片机与嵌入式系统应用,2016,16(1):82-82.
-
5王晓宇,徐拾义.基于模块关系图的测试程序生成[J].计算机工程,2004,30(19):68-69. 被引量:1
-
6陈乃塘.PCI接口技术总校阅(下)[J].电子测试,2003,16(12):91-101.
-
732K6串口FRAM存储器[J].今日电子,2009(8):73-73.
-
8曹立勇,姚程宽,卢灿举,光峰,张新华.硬件模拟器对仿真加速的测试平台研究[J].西昌学院学报(自然科学版),2016,30(2):36-38.
-
9鄢超波,赖华贵,赵千川.多智能体并行仿真框架[J].系统仿真学报,2010,22(A01):191-195. 被引量:9
-
10AET Tiger.Palladium Z1开创数据中心级硬件仿真加速新时代[J].电子技术应用,2016,42(1):9-9.
;