摘要
为了衡量FPGA的使用效率 ,用FPGA芯片的逻辑门数和管脚数定义的设计空间衡量设计质量 ,并定义了FPGA的设计效率 ,利用此设计效率可以指导多片FPGA芯片的电路划分和电路集成。ABC95阵列机是全部采用FPGA设计的无冲突访问阵列机 ,实验证明 ,用FPGA仿真大规模数字系统是行之有效的 ,采用这些方法对ABC95阵列机的设计是非常有用的。
Imitated very large compute system by FPGA is effectively. The design quality was estimated using design space by FPGA chip gates and pins, and the FPGA design efficiency. Using them can direction circuits partition and circuits integration of multi FPGA chips. ABC95 array computer is the all and the one adopted FPGA. It is proved that these measures are useful to ABC95 array computer design.
出处
《高技术通讯》
EI
CAS
CSCD
2000年第5期71-73,共3页
Chinese High Technology Letters
基金
"九五"国防预研项目!( 16 6 2 3 )