期刊文献+

一种基于并行计算的快速FFT IP核设计 被引量:6

A Fast FFT IP Core Design Based on Parallel Computing
在线阅读 下载PDF
导出
摘要 介绍了使用二维RAM和128个蝶形运算模块并行处理实现高速FFT(快速傅立叶变换)算法的突破性技术。该处理器可以支持最大32K的点复数FFT变换(实部和虚部各16位),转换时间为70μs,技术指标居国际先进水平。 This article uses the two-dimensional RAM and 128 butterfly computing parallel processing technology to achieve high-speed FFT (Fast Fourier Transform) algorithm breakthrough technology.The processor can support the largest 32K point complex FFT transform (real and imaginary part of each 16-bit),conversion time is 70μs,technical indicators ranking international advanced level.
出处 《计算机与数字工程》 2010年第4期139-141,共3页 Computer & Digital Engineering
基金 海南省自然基金课题(编号:609011)资助
关键词 快速傅里叶变换 二维RAM 蝶形运算 并行处理 FFT 2-D RAM butterfly computing parallel process
  • 相关文献

参考文献5

二级参考文献32

共引文献19

同被引文献39

引证文献6

二级引证文献23

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部