期刊文献+

18×18并行流水乘法器芯片设计 被引量:4

18×18 Parallel and Pipeline Multiplier Chip Design
在线阅读 下载PDF
导出
摘要 本文详细介绍了18×18ModifiedBooth算法和华士树乘法器的全定制芯片设计。芯片的工艺采用1.2μm,整个算法仿真和版图设计工作是在MentorGraphics公司的GDT上完成的。芯片加工完成后,一个样片通过所有测试,实测工作频率为36兆赫。 The full custom chip design of 18×18 Modified Booth algorithm and Wallace Tree multiplier is introduced.The chip adopts 1.2μm CMOS technology.After the fabrication of our multiplier, one chip has passed through all tests and the maximum frequency is 36 MHz according to the tests.
出处 《电子学报》 EI CAS CSCD 北大核心 1995年第2期82-84,共3页 Acta Electronica Sinica
关键词 全定制 乘法器 芯片 设计 Full custom design,Booth decoder,Wallace Tree
  • 相关文献

参考文献2

  • 1李念峰,第三届全国ASIC会议论文集,1993年
  • 2张骥,1992年

同被引文献13

引证文献4

二级引证文献27

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部