期刊文献+

高速MPEG2逆量化器的VLSI的设计和实现

VLSI Design and Implementation of a High-speed MPEG2 IQ Unit
在线阅读 下载PDF
导出
摘要 介绍了一种适用于高清晰度电视解码芯片的MPEG2标准逆量化器的VLSI的设计和实现方法。采用了快速的wallace-booth乘法器提高电路的计算速度。在 75 MHz时钟频率下,用Synopsys软件进行仿真,在0.35μm工艺CMOS单元库下进行综合。电路规模为 3500门左右 ,关键路径延时为10.3ns,其性能完全满足高清晰度数字电视解码要求。 In this paper, a VLSI design and implementation of a high-speed MPEG2 IQ unit is described. It utilizes a high-speed Wallace-booth multiplier to improve the circuit operation speed. At a frequency of 75 MHz, the unit is synthesized by 0.35μm CMOS cell library with Synopsys software. It costs 3500 gates and the delay of critical path is 10.3ns. The IQ can be used in HDTV video decoder.
出处 《计算机工程》 CAS CSCD 北大核心 2004年第13期184-186,共3页 Computer Engineering
基金 国家电子发展基金资助项目
关键词 Wallace-booth乘法器 逆量化 MPEG2 高清晰度数字电视 Wallace-booth multiplier IQ MPEG2 High definition TV(HDTV)
  • 相关文献

参考文献5

  • 1Macsorley O L. High- speed Arithmetic in Binary Computers[A]. Proc IRE[C]. 1994: 67- 91
  • 2Wallace C S. A Suggestion for Fast Multipliers. IEEE Trans. Electron.Comput., 1964,EC-13:14-17
  • 3叶波,秦东,章倩苓.适用于MPEG2标准的逆量化器的VLSI设计[J].半导体技术,1999,24(1):25-27. 被引量:2
  • 4Inoue A,Ohe R,Kashi S,et al. A4. I ns Compact54× 54- b Multiplier Utilizing Sign Select Booth Encoders[A]. ProcInt Solid- State Circuits Conf[C], 1997:416-417
  • 5ISO/IEC138182标准[S]..[S].,..

二级参考文献4

  • 1叶波,半导体技术,1997年,5期,13页
  • 2Pang T C J,Proceedings 2nd Int Conference on ASIC,1996年,280页
  • 3黄贤武,多媒体计算机基础与数据压缩,1996年,195页
  • 4叶波,郭辉.图像数据压缩技术及其VLSI实现[J].半导体技术,1997,13(5):1-3. 被引量:1

共引文献2

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部