期刊文献+
共找到297篇文章
< 1 2 15 >
每页显示 20 50 100
超低温下TSV热应力分析及其结构优化
1
作者 王晗 行琳 +1 位作者 王冰 王如志 《半导体技术》 北大核心 2026年第1期102-108,共7页
针对制冷型红外探测器芯片中硅通孔(TSV)在超低温环境下产生的热应力问题,采用传热-结构力学耦合多物理场有限元仿真方法,结合低温边界条件仿真与结构参数扫描,系统探究了不同结构TSV的热力学行为,并对其结构进行了优化。研究结果表明,... 针对制冷型红外探测器芯片中硅通孔(TSV)在超低温环境下产生的热应力问题,采用传热-结构力学耦合多物理场有限元仿真方法,结合低温边界条件仿真与结构参数扫描,系统探究了不同结构TSV的热力学行为,并对其结构进行了优化。研究结果表明,相较于传统实心圆柱形TSV,中空及纺锤形中空TSV可使Si衬底表面最大热应力至少减小300 MPa;采用钨代替铜作为金属芯材料可进一步降低热应力。此外,确定了纺锤形中空TSV的最佳绝缘层厚度(0.2μm)和金属镀层厚度(2μm),并揭示了TSV半径及间距对热应力的影响。优化后的结构可缩小阻止区(KOZ)范围,提高芯片集成度。本研究为制冷型红外探测器TSV设计提供了理论依据,对三维集成技术发展具有参考价值。 展开更多
关键词 硅通孔(TSV) 热应力 红外探测器 结构优化 有限元仿真
原文传递
An anisotropic thermal-stress model for through-silicon via 被引量:1
2
作者 Song Liu Guangbao Shan 《Journal of Semiconductors》 EI CAS CSCD 2018年第2期86-90,共5页
A two-dimensional thermal-stress model of through-silicon via(TSV) is proposed considering the anisotropic elastic property of the silicon substrate. By using the complex variable approach, the distribution of therm... A two-dimensional thermal-stress model of through-silicon via(TSV) is proposed considering the anisotropic elastic property of the silicon substrate. By using the complex variable approach, the distribution of thermalstress in the substrate can be characterized more accurately. TCAD 3-D simulations are used to verify the model accuracy and well agree with analytical results(&lt; ±5%). The proposed thermal-stress model can be integrated into stress-driven design flow for 3-D IC, leading to the more accurate timing analysis considering the thermal-stress effect. 展开更多
关键词 3-D IC through-silicon via thermal-stress TCAD simulation
原文传递
High-speed through-silicon via filling method using Cu-cored solder balls
3
作者 赫然 王惠娟 +5 位作者 于大全 周静 戴风伟 宋崇申 孙瑜 万里兮 《Journal of Semiconductors》 EI CAS CSCD 2012年第8期135-138,共4页
A novel low-cost and high-speed via filling method using Cu-cored solder balls was investigated for through-silicon via manufacture.Cu-cored solder balls with a total diameter of 100μm were used to fill 150μm deep,... A novel low-cost and high-speed via filling method using Cu-cored solder balls was investigated for through-silicon via manufacture.Cu-cored solder balls with a total diameter of 100μm were used to fill 150μm deep,110μm wide vias in silicon.The wafer-level filling process can be completed in a few seconds,which is much faster than using the traditional electroplating process.Thermo-mechanical analysis of via filling using solder,Cu and Cu-cored solder was carried out to assess the thermo-mechanical properties of the different filling materials.It was found that the vias filled with Cu-cored solder exhibit less thermal-mechanical stresses than solder-filled vias, but more than Cu-filled vias. 展开更多
关键词 microsystem packaging through-silicon vias filling method METALLIZATION thermal-mechanical properties
原文传递
Through-silicon-via crosstalk model and optimization design for three-dimensional integrated circuits 被引量:3
4
作者 钱利波 朱樟明 +2 位作者 夏银水 丁瑞雪 杨银堂 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第3期591-596,共6页
Through-silicon-via (TSV) to TSV crosstalk noise is one of the key factors affecting the signal integrity of three- dimensional integrated circuits (3D ICs). Based on the frequency dependent equivalent electrical ... Through-silicon-via (TSV) to TSV crosstalk noise is one of the key factors affecting the signal integrity of three- dimensional integrated circuits (3D ICs). Based on the frequency dependent equivalent electrical parameters for the TSV channel, an analytical crosstalk noise model is established to capture the TSV induced crosstalk noise. The impact of various design parameters including insulation dielectric, via pitch, via height, silicon conductivity, and terminal impedance on the crosstalk noise is analyzed with the proposed model. Two approaches are proposed to alleviate the TSV noise, namely, driver sizing and via shielding, and the SPICE results show 241 rnV and 379 mV reductions in the peak noise voltage, respectively. 展开更多
关键词 three-dimensional integrated circuits through-silicon-via crosstalk driver sizing via shielding
原文传递
An efficient method for comprehensive modeling and parasitic extraction of cylindrical through-silicon vias in 3D ICs 被引量:1
5
作者 姚蔷 叶佐昌 喻文健 《Journal of Semiconductors》 EI CAS CSCD 2015年第8期150-156,共7页
To build an accurate electric model for through-silicon vias (TSVs) in 3D integrated circuits (ICs), a resistance and capacitance (RC) circuit model and related efficient extraction technique are proposed. The c... To build an accurate electric model for through-silicon vias (TSVs) in 3D integrated circuits (ICs), a resistance and capacitance (RC) circuit model and related efficient extraction technique are proposed. The circuit model takes both semiconductor and electrostatic effects into account, and is valid for low and medium signal frequencies. The electrostatic capacitances are extracted with a floating random walk based algorithm, and are then combined with the voltage-dependent semiconductor capacitances to form the equivalent circuit. Compared with the method used in Synopsys's Sdevice, which completely simulates the electro/semiconductor effects, the proposed method is more efficient and is able to handle the general TSV layout as well. For several TSV structures, the experimental results validate the accuracy of the proposed method for the frequency range from l0 kHz to 1 GHz. The proposed method demonstrated 47× speedup over the Sdevice for the largest 9-TSV case. 展开更多
关键词 3D IC through silicon via (TSV) parasitic extraction floating random walk algorithm metal-oxide- semiconductor (MOS) capacitance
原文传递
Novel through-silicon vias for enhanced signal integrity in 3D integrated systems
6
作者 方孺牛 孙新 +1 位作者 缪旻 金玉丰 《Journal of Semiconductors》 EI CAS CSCD 2016年第10期93-98,共6页
In this paper, a new type of through-silicon via(TSV) for via-first process namely bare TSV, is proposed and analyzed with the aim of mitigating noise coupling problems in 3D integrated systems for advanced technolo... In this paper, a new type of through-silicon via(TSV) for via-first process namely bare TSV, is proposed and analyzed with the aim of mitigating noise coupling problems in 3D integrated systems for advanced technology nodes. The bare TSVs have no insulation layers, and are divided into two types: bare signal TSVs and bare ground TSVs. First, by solving Poisson's equation for cylindrical P–N junctions, the bare signal TSVs are shown to be equivalent to conventional signal TSVs according to the simulation results. Then the bare ground TSV is proved to have improved noise-absorption capability when compared with a conventional ground TSV. Also, the proposed bare TSVs offer more advantages to circuits than other noise isolation methods, because the original circuit design,routing and placement can be retained after the application of the bare TSVs. 展开更多
关键词 through-silicon-vias CROSSTALK MOS capacitance Poisson's equation
原文传递
低应力氧化硅膜层制备工艺研究
7
作者 李浩 陈明 +3 位作者 王一丁 顾玥 王越飞 崔凯 《电子机械工程》 2025年第4期55-59,共5页
面对新一代电子装备对高密度高可靠硅通孔(Through Silicon Via,TSV)封装基板的迫切需求,现有主流的氧化硅沉积工艺方法无法实现氧化硅膜层的低温低应力沉积。为此,文中基于等离子体增强化学气相沉积(Plasma Enhanced Chemical Vapor De... 面对新一代电子装备对高密度高可靠硅通孔(Through Silicon Via,TSV)封装基板的迫切需求,现有主流的氧化硅沉积工艺方法无法实现氧化硅膜层的低温低应力沉积。为此,文中基于等离子体增强化学气相沉积(Plasma Enhanced Chemical Vapor Deposition,PECVD)工艺方法开展硅通孔基板高均匀性、高沉积速率、低应力氧化硅的沉积工艺研究。通过田口试验分析高频功率、低频功率和腔室压力对氧化硅应力的影响程度,确认了对氧化硅薄膜应力影响程度由高到低分别为低频功率、高频功率和腔室压力,进而得出低应力氧化硅的最佳工艺参数组合为高频功率1500 W、低频功率800 W、腔室压力333.25 Pa。文中实现了最小24.24 MPa的低应力工艺结果,对应的工艺参数条件为低应力、高均匀性氧化硅沉积提供了解决方案。 展开更多
关键词 硅通孔 氧化硅 表面应力 等离子体增强化学气相沉积
在线阅读 下载PDF
基于可重配置环形振荡器的TSV诊断方法
8
作者 陈田 章云飞 +4 位作者 刘军 鲁迎春 吴大平 陈炜坤 邵宇寒 《微电子学与计算机》 2025年第3期92-99,共8页
硅通孔(Through Silicon Via,TSV)是堆叠形成三维芯片(Three-Dimensional Chips,3D ICs)的关键部件,因此在制造过程中检测出TSV故障是十分重要的。目前的测试方法存在测试成本较高、难以使用同一结构对TSV键合的全过程进行测试以及无法... 硅通孔(Through Silicon Via,TSV)是堆叠形成三维芯片(Three-Dimensional Chips,3D ICs)的关键部件,因此在制造过程中检测出TSV故障是十分重要的。目前的测试方法存在测试成本较高、难以使用同一结构对TSV键合的全过程进行测试以及无法分辨TSV故障的类型等问题。为此,提出了一种基于可重配置的环形振荡器结构的TSV检测方法。该方法能够在TSV制造的各个阶段同时测试多个TSV,并且根据键合前和键合后振荡周期的变化,判断TSV故障的类型,定位发生故障的TSV。HSPICE的仿真结果表明,所提结构可以有效检测并定位TSV各阶段的故障。 展开更多
关键词 三维集成电路 硅通孔 环形振荡器
在线阅读 下载PDF
先进铜填充硅通孔制备技术研究进展 被引量:2
9
作者 刘旭东 撒子成 +2 位作者 李浩喆 李嘉琦 田艳红 《电子与封装》 2025年第5期28-42,共15页
随着后摩尔时代的到来,硅通孔(TSV)技术通过填充铜作为垂直的导电通路实现了多层芯片之间的电气互连,提供了一种高性能、高可靠性的3D封装互连方案。综述了铜在TSV先进互连技术中的制备技术,总结并对比了溅射法、化学气相沉积、原子层... 随着后摩尔时代的到来,硅通孔(TSV)技术通过填充铜作为垂直的导电通路实现了多层芯片之间的电气互连,提供了一种高性能、高可靠性的3D封装互连方案。综述了铜在TSV先进互连技术中的制备技术,总结并对比了溅射法、化学气相沉积、原子层沉积、化学镀、电接枝技术5种不同的铜种子层制备工艺的沉积机理、性能优劣和改进方案。介绍了硅通孔填充铜的3种不同方案,包括电镀、化学镀和导电浆料填充技术。强调了电镀工艺、电流、添加剂和退火工艺对硅通孔内电镀铜的影响,对应用于硅通孔的铜先进互连技术的未来发展方向提出了展望。 展开更多
关键词 铜填充硅通孔 先进封装 电镀 种子层
在线阅读 下载PDF
玻璃基板在芯片封装中的应用和性能要求 被引量:4
10
作者 张兴治 田英良 +2 位作者 赵志永 张迅 王如志 《硅酸盐通报》 北大核心 2025年第2期707-716,共10页
玻璃基板凭借优异的高频电学性能、热稳定性和化学稳定性,有望成为先进封装技术中的关键材料。本文通过分析玻璃基板在封装过程中的作用与优势,探讨了玻璃基板在中介层、扇出型封装、微机电系统封装和集成天线封装等先进封装技术中的应... 玻璃基板凭借优异的高频电学性能、热稳定性和化学稳定性,有望成为先进封装技术中的关键材料。本文通过分析玻璃基板在封装过程中的作用与优势,探讨了玻璃基板在中介层、扇出型封装、微机电系统封装和集成天线封装等先进封装技术中的应用,总结了未来芯片封装用玻璃基板的常见成分体系及主要理化性能参数,并对玻璃基板未来的应用发展进行了展望。 展开更多
关键词 玻璃基板 芯片封装 玻璃通孔 硼硅玻璃 铝硅玻璃 无碱玻璃
在线阅读 下载PDF
MOS管选通的硅通孔键合前测试
11
作者 窦贤锐 梁华国 +3 位作者 黄正峰 鲁迎春 陈田 刘军 《电子与信息学报》 北大核心 2025年第9期3286-3291,共6页
在集成芯片的制造过程中,硅通孔(TSV)中可能会出现许多缺陷,这些缺陷会影响通过硅通孔信号的完整性,因此在早期生产阶段检测这些缺陷至关重要。现有的测试方法存在测试面积和时间开销大、测试精度低的问题。该文选择N型金属氧化物半导... 在集成芯片的制造过程中,硅通孔(TSV)中可能会出现许多缺陷,这些缺陷会影响通过硅通孔信号的完整性,因此在早期生产阶段检测这些缺陷至关重要。现有的测试方法存在测试面积和时间开销大、测试精度低的问题。该文选择N型金属氧化物半导体场效应管(NMOS)和P型金属氧化物半导体场效应管(PMOS)作为选通门,以减小共享测试的面积开销;采用两级电压比较器放大测试TSV和参考电容的电压差,可以检测大于等于50Ω的电阻性开路缺陷和小于等于9 MΩ的泄漏缺陷。与其他方案对比,该方案具有电阻性开路缺陷检测精度高、最小的测试面积和时间开销的优点。 展开更多
关键词 集成芯片 硅通孔 键合前测试 比较器
在线阅读 下载PDF
硅通孔电迁移寿命评价系统设计
12
作者 张立廷 龚涛 +2 位作者 陈思 周斌 卢向军 《电子测量技术》 北大核心 2025年第2期75-83,共9页
由于缺乏专门的试验系统,三维封装中的硅通孔电迁移寿命评价往往需要借助多种设备和仪器,以应对不同试验需求,这不仅增加了试验的复杂性,还可能引入不确定性因素。以LabVIEW作为上位机软件开发平台,可编程控制器和工控机作为核心控制单... 由于缺乏专门的试验系统,三维封装中的硅通孔电迁移寿命评价往往需要借助多种设备和仪器,以应对不同试验需求,这不仅增加了试验的复杂性,还可能引入不确定性因素。以LabVIEW作为上位机软件开发平台,可编程控制器和工控机作为核心控制单元,联合精密电源、高精度万用表、继电器阵列、样品连接端等研发了TSV电迁移寿命评价系统,以确保对TSV电迁移试验过程中电压、电流等关键参数的准确采集和监测。借助研发的TSV电迁移寿命评价系统,通过开展双通孔TSV样品电迁移加速寿命试验,分析了TSV在不同电应力(1×10^(5)、5×10^(5)和1×10^(6)A/cm^(2))和温度应力(25℃、50℃和75℃)条件下的特征失效特性。实验结果表明,相同温度下,电流越大TSV样品失效越快,在25℃下电流密度为1×10^(5)A/cm^(2)时的样品失效时间约为56.2 h,而1×10^(6)A/cm^(2)时仅为10.5 h;电流相同时,温度越高TSV样品失效越快,温度从25℃升高到75℃时,样品失效时间减少了约64.9%。基于TSV样品失效时间得到其特征失效时间,并通过设计算法得到TSV电迁移Black寿命模型及其参数,E a=0.672、n=0.665825、A=6.08999×10^(-130)。 展开更多
关键词 LABVIEW 硅通孔 电迁移 寿命评价 特征失效
原文传递
硅通孔互连结构热-机械可靠性研究进展
13
作者 董子萱 仓冬青 +2 位作者 赵继聪 孙海燕 张凯虹 《半导体技术》 北大核心 2025年第6期552-567,共16页
高性能计算(HPC)和物联网等新兴领域的高速发展推动了封装技术的进步,对更高集成度和更小型化电子设备的需求日益增长。传统的2D封装技术在满足芯片高性能和功能多样化方面显露出局限性,而2.5D封装作为一项补充技术,已成为提升芯片性能... 高性能计算(HPC)和物联网等新兴领域的高速发展推动了封装技术的进步,对更高集成度和更小型化电子设备的需求日益增长。传统的2D封装技术在满足芯片高性能和功能多样化方面显露出局限性,而2.5D封装作为一项补充技术,已成为提升芯片性能和集成度的重要解决方案之一。硅通孔(TSV)作为2.5D封装中的核心组成部分,其可靠性对2.5D封装的性能和寿命有直接影响。以TSV的制作工艺及其潜在可靠性问题为切入点,系统地总结和探讨了TSV的材料、结构及工艺方面对其热-机械可靠性的影响。 展开更多
关键词 硅通孔(TSV) 热-机械可靠性 封装应力 2.5D封装 形变
原文传递
结合多通孔的超导接地共面波导传输线的仿真
14
作者 刘星江 张梦凡 +9 位作者 张潮洁 杨天 袁本政 何昊冉 冯薛飞 查治国 刘佳宁 樊凯哲 王卫龙 穆清 《现代电子技术》 北大核心 2025年第22期1-7,共7页
在超导量子计算中,增加量子比特数量是提高量子计算机性能的有效途径之一。但是,随着量子比特数量的增加,单芯片上量子比特控制线的布线将变得十分困难。目前很有潜力的一个解决方法是在芯片上引入硅通孔结构,将量子比特和控制线分层布... 在超导量子计算中,增加量子比特数量是提高量子计算机性能的有效途径之一。但是,随着量子比特数量的增加,单芯片上量子比特控制线的布线将变得十分困难。目前很有潜力的一个解决方法是在芯片上引入硅通孔结构,将量子比特和控制线分层布局,由通孔实现组件间微波信号的传递。因此,对通孔传输模型开展研究,旨在实现超导量子电路不同层之间微波信号的垂直传输,为量子组件分层布局提供支撑。首先,通过微波传输理论分析了通孔的传输行为,设计了包含多种通孔的二维截面模型;然后,通过对不同通孔尺寸、形状及内外通孔间距的仿真实验,得到了多个阻抗匹配的多通孔截面模型。在此基础上,提出了结合特性阻抗(50Ω)的超导接地共面波导传输线的验证方案,实验结果表明,所设计的多通孔传输模型很好地实现了阻抗匹配,从而验证了该方法的有效性与可行性,为超导量子芯片多层架构中通孔模块设计提供了有效参考。 展开更多
关键词 超导量子计算 超导量子芯片 硅通孔 共面波导 阻抗匹配 传输线
在线阅读 下载PDF
温度循环对硅通孔绝缘层漏电机制的影响
15
作者 任云坤 陈思 秦飞 《物理学报》 北大核心 2025年第5期178-185,共8页
硅通孔(TSV)作为实现三维集成电路互连的关键技术,其侧壁界面的完整性对TSV的漏电特性至关重要.本文开展了温度循环实验,结合漏电流I-V测试、微观结构观察和能谱仪(EDS)元素分析,分析了温度循环对TSV侧壁界面完整性及对绝缘层漏电机制... 硅通孔(TSV)作为实现三维集成电路互连的关键技术,其侧壁界面的完整性对TSV的漏电特性至关重要.本文开展了温度循环实验,结合漏电流I-V测试、微观结构观察和能谱仪(EDS)元素分析,分析了温度循环对TSV侧壁界面完整性及对绝缘层漏电机制的影响.研究表明,随着温度循环次数的增加,TSV阻挡层的完整性逐渐降低,漏电流显著增加,绝缘层的漏电机制从肖特基发射机制转变为肖特基发射与Poole-Frenkel发射机制共同作用,这种转变在高电场条件下更为显著.进一步的TSV界面完整性分析表明,温度循环引起的热机械应力导致了TSV填充铜与阻挡层界面间缺陷产生,这些缺陷促进铜原子扩散到绝缘层,形成漏电路径,是导致绝缘层介电性能下降的主要原因之一. 展开更多
关键词 硅通孔 漏电机制 温度循环
在线阅读 下载PDF
硅基宽带小型化晶圆级3D异构集成开关交换矩阵
16
作者 侯芳 梁锋 +4 位作者 曹扬磊 栾华凯 李剑平 孙超 朱健 《固体电子学研究与进展》 2025年第4期19-25,共7页
利用硅基晶圆级3D异构集成工艺研制了一种2~18 GHz 4×4宽带小型化开关交换矩阵,解决了当前开关矩阵尺寸大、批次一致性较差、难以批量制作的问题。该器件由7层高阻硅晶圆堆叠形成,内部集成了4个硅基MEMS超宽带功分器、4个SP4T开关... 利用硅基晶圆级3D异构集成工艺研制了一种2~18 GHz 4×4宽带小型化开关交换矩阵,解决了当前开关矩阵尺寸大、批次一致性较差、难以批量制作的问题。该器件由7层高阻硅晶圆堆叠形成,内部集成了4个硅基MEMS超宽带功分器、4个SP4T开关、16个SPST开关、24个电容及4个译码驱动等芯片,采用TSV(硅通孔)垂直互连,通过晶圆级低温键合工艺,实现了开关矩阵16个通道射频信号的灵活交换传输。经测试,该开关矩阵的插入损耗小于15 dB(含6 dB功率分配损耗),回波损耗大于8.8 dB,隔离度大于68 dB,与仿真结果基本吻合。该器件重量仅2.1 g,尺寸仅22.2 mm×21.7 mm×1.9 mm,比同规模LTCC开关矩阵尺寸缩减75%,比同轴开关矩阵尺寸缩减好几个数量级。 展开更多
关键词 硅基 三维异构集成 晶圆级键合 硅通孔(TSV) 开关矩阵
原文传递
基于硅通孔的双螺旋嵌套式高密度电感器三维结构及解析模型
17
作者 尹湘坤 马翔宇 王凤娟 《电子与封装》 2025年第9期63-68,共6页
为了满足射频系统微型化、集成化发展对无源电感器在高电感密度、硅基三维集成等方面的需求,基于硅通孔技术提出了一种硅基三维集成的高密度电感结构,并建立了精确的电感解析模型。该结构采用硅通孔和重布线层的三维嵌套实现了多个螺旋... 为了满足射频系统微型化、集成化发展对无源电感器在高电感密度、硅基三维集成等方面的需求,基于硅通孔技术提出了一种硅基三维集成的高密度电感结构,并建立了精确的电感解析模型。该结构采用硅通孔和重布线层的三维嵌套实现了多个螺旋层的叠加,利用螺旋层之间的磁场耦合增强了硅衬底三维空间的磁场强度,实现了119.7 nH/mm^(2)的电感密度,通过减小平行金属的电场耦合长度降低了寄生电容,实现了~5 GHz的自谐振频率和高品质因数。所提出的电感解析模型与有限元仿真结果误差小于3.2%,证明了该模型的精确性。提出的双螺旋嵌套式电感器采用硅基三维集成结构实现,具有较高的电感密度和良好的宽频特性,为射频系统的无源电感微型化设计提供了重要解决方案。 展开更多
关键词 硅通孔 嵌套式电感器 双螺旋 三维集成电路
在线阅读 下载PDF
高深度通孔TSV转接板成孔工艺研究
18
作者 高浩 张伟强 +4 位作者 顾玥 王一丁 李浩 王越飞 崔凯 《电子机械工程》 2025年第2期41-45,51,共6页
文中针对硅基微流道等硅通孔(Through Silicon Via,TSV)转接板应用中兼容基板厚度和层间电互连的需求,开发厚度超过500μm的通孔TSV转接板制备工艺,突破高深度通孔刻蚀的关键工艺技术。制备的TSV转接板的孔径为80μm,深度超过500μm,深... 文中针对硅基微流道等硅通孔(Through Silicon Via,TSV)转接板应用中兼容基板厚度和层间电互连的需求,开发厚度超过500μm的通孔TSV转接板制备工艺,突破高深度通孔刻蚀的关键工艺技术。制备的TSV转接板的孔径为80μm,深度超过500μm,深宽比超过6∶1,且垂直度大于89.85°,同时能够将侧壁粗糙度控制在250 nm以内。基于该成孔工艺制备的TSV转接板具有良好的膜层均匀性和电互连效果,能够满足高机械强度、高腔深、低成本的TSV转接板的应用需求。 展开更多
关键词 硅通孔 刻蚀 高深度
在线阅读 下载PDF
2.5D封装关键技术的研究进展 被引量:1
19
作者 马千里 马永辉 +3 位作者 钟诚 李晓 廉重 刘志权 《电子与封装》 2025年第5期78-86,共9页
随着摩尔定律指引下的晶体管微缩逼近物理极限,先进封装技术通过系统微型化与异构集成,成为突破芯片性能瓶颈的关键路径。作为先进封装的核心分支,2.5D封装通过硅/玻璃中介层实现高密度互连与多芯片异构集成,兼具高带宽、低延迟和小型... 随着摩尔定律指引下的晶体管微缩逼近物理极限,先进封装技术通过系统微型化与异构集成,成为突破芯片性能瓶颈的关键路径。作为先进封装的核心分支,2.5D封装通过硅/玻璃中介层实现高密度互连与多芯片异构集成,兼具高带宽、低延迟和小型化优势,广泛应用于人工智能、高性能计算及移动电子领域。系统阐述了2.5D封装的核心结构(如Co Wo S、EMIB和I-Cube)及其技术特征,重点剖析了Chiplet模块化设计、硅通孔(TSV)工艺优化、微凸点可靠性提升、铜-铜直接键合界面工程以及再布线层多物理场协同设计等关键技术的最新进展。未来研究需聚焦低成本玻璃基板、原子层沉积技术抑制界面氧化以及多物理场协同设计等方面,以突破良率和散热瓶颈,推动2.5D封装在后摩尔时代高算力场景中的广泛应用。 展开更多
关键词 2.5D封装 再布线层 微凸点 硅通孔 铜-铜直接键合
在线阅读 下载PDF
4通道S波段硅基SiP模块的设计与实现 被引量:1
20
作者 傅祥雨 《电子与封装》 2025年第4期57-62,共6页
为满足下一代卫星通信机载有源相控阵天线系统小型化要求,采用三维堆叠系统级封装(SiP)中的硅通孔(TSV)技术,设计并实现一种高集成度的4通道S波段射频SiP模块。该SiP模块采用0.2 mm厚度的声表滤波器芯片,尺寸仅为15.8 mm×16.8 mm&#... 为满足下一代卫星通信机载有源相控阵天线系统小型化要求,采用三维堆叠系统级封装(SiP)中的硅通孔(TSV)技术,设计并实现一种高集成度的4通道S波段射频SiP模块。该SiP模块采用0.2 mm厚度的声表滤波器芯片,尺寸仅为15.8 mm×16.8 mm×1.95 mm,相较于传统高温共烧陶瓷封装模块,体积缩小85%以上。使用辅助设计软件对SiP模块进行设计与仿真,实测结果显示,该SiP模块在1980~2300 MHz频率范围内,增益为1~5 dB,幅度一致性优于±1 dB,相位一致性优于±5°,带外抑制优于30 dB(1980~2010 MHz频段优于50 dB)。 展开更多
关键词 小型化 系统级封装 硅通孔 幅相一致性
在线阅读 下载PDF
上一页 1 2 15 下一页 到第
使用帮助 返回顶部