期刊文献+
共找到87篇文章
< 1 2 5 >
每页显示 20 50 100
基于Verilog的有限状态机设计与优化 被引量:23
1
作者 孔昕 吴武臣 +1 位作者 侯立刚 周毅 《微电子学与计算机》 CSCD 北大核心 2010年第2期180-183,共4页
研究了不同的状态机编码(二进制、格雷码、独热码)和不同的状态机描述方式(one always,two always,three always)的优点和缺点,并分析了他们对有限状态机性能的影响.分别使用XilinxISE和Design Compiler对一个实例进行了综合,分析了其... 研究了不同的状态机编码(二进制、格雷码、独热码)和不同的状态机描述方式(one always,two always,three always)的优点和缺点,并分析了他们对有限状态机性能的影响.分别使用XilinxISE和Design Compiler对一个实例进行了综合,分析了其面积、速度和功耗的信息.结果表明,one always的写法需要被摒弃;two always的编码风格适合Moore型状态机;而three always的编码风格适合Mealy型状态机.同时也给出了适合不同设计的最优状态编码. 展开更多
关键词 verilog 有限状态机 编码风格 优化
在线阅读 下载PDF
一种自动生成Wallace树形乘法器Verilog源代码方法 被引量:2
2
作者 邓建 徐洁 《实验室研究与探索》 CAS 北大核心 2018年第7期122-125,共4页
乘法器是计算机系统中央处理单元、数字信号处理器、浮点运算器等数字系统的基本部件,Wallace树型乘法器是一种广泛采用的高速乘法器设计方案。在使用Verlog语言设计乘法器的过程中,由于Wallace树型乘法器的中间项目多,在源代码的输入... 乘法器是计算机系统中央处理单元、数字信号处理器、浮点运算器等数字系统的基本部件,Wallace树型乘法器是一种广泛采用的高速乘法器设计方案。在使用Verlog语言设计乘法器的过程中,由于Wallace树型乘法器的中间项目多,在源代码的输入过程中容易产生输入错误。随着乘法器的输入位数增加,Verilog源代码的数量会急剧增加,因此采用手工输入Verilog源代码的方法效率不高。在一些具体的设计项目中,需要实现操作数数据位数不同的Wallace树型乘法器。针对Wallace树型乘法器的Verilog源代码设计提出改进,设计了一个自动生成Verilog代码的应用程序,可自动生成8×8、24×24、24×26、24×28、26×24和26×26位Wallace树型乘法器,采用仿真软件对生成的Verilog代码进行了测试,解决了人工输入Verilog代码时容易出错的问题,提高了设计效率。 展开更多
关键词 Wallace树型乘法器 verilog 自动生成源代码 仿真
在线阅读 下载PDF
PCI总线目标接口状态机的Verilog HDL实现 被引量:3
3
作者 齐淋淋 向健勇 《计算机工程与设计》 CSCD 北大核心 2006年第12期2268-2269,2272,共3页
随着计算机技术的发展,PCI总线以其高性能、突发传输和即插即用的优点获得广泛应用,成为事实上的计算机标准总线。介绍了采用独热(one-hot)编码方式、用VerilogHDL语言实现了PCI目标接口的核心控制部分——目标接口状态机,给出了详细的... 随着计算机技术的发展,PCI总线以其高性能、突发传输和即插即用的优点获得广泛应用,成为事实上的计算机标准总线。介绍了采用独热(one-hot)编码方式、用VerilogHDL语言实现了PCI目标接口的核心控制部分——目标接口状态机,给出了详细的状态转移图和仿真结果图,并进行了分析。同时结合其它支持模块,灵活地配置到CPLD中实现了PCI目标接口,较好地完成了PCI目标接口的数据传输控制功能。 展开更多
关键词 PCI总线 独热编码方式 verilog HDL 状态机 CPLD
在线阅读 下载PDF
异步FIFO的Verilog设计 被引量:5
4
作者 卜宪宪 《计算机与数字工程》 2007年第6期191-194,共4页
介绍异步FIFO的基本结构和工作原理,分析异步FIFO的设计难点及其解决办法,在传统设计的基础上提出一种新颖的电路结构,用verilog描述并对其进行综合仿真并在FPGA上实现,得到较好的性能。
关键词 FIFO 双口RAM 格雷码 verilog
在线阅读 下载PDF
Verilog HDL代码描述对状态机综合的研究 被引量:1
5
作者 李玲 王祖强 陈东海 《信息技术与信息化》 2007年第1期72-74,共3页
Verilog HDL语言在芯片设计中应用广泛,而有限状态机的设计是数字系统设计的关键部分。本文介绍了有限状态机的设计,探讨了Verilog HDL代码描述会对状态机的综合结果产生的影响,最后通过一个序列检测器的设计进行实例说明。
关键词 verilog HDL 有限状态机 代码描述 综合
在线阅读 下载PDF
Verilog HDL代码生成与验证工具设计与实现
6
作者 王洁 高宏发 杨晓桐 《实验室科学》 2021年第2期132-135,共4页
为规范代码设计模式,提高代码编写效率,减少编码错误,设计并实现了基于设计模式的可视化Verilog HDL代码生成与验证工具。对比现有代码生成方式,参考ZIPC表格设计思想,实现自定义模块模式、模板模式和在线编辑模式三种代码生成模式。最... 为规范代码设计模式,提高代码编写效率,减少编码错误,设计并实现了基于设计模式的可视化Verilog HDL代码生成与验证工具。对比现有代码生成方式,参考ZIPC表格设计思想,实现自定义模块模式、模板模式和在线编辑模式三种代码生成模式。最后,通过对代码生成工具的功能测试和性能测试分析,在2000个用户并行访问情况下,系统达到最高吞吐量,系统性能达到峰值。结果表明,该代码生成与验证工具可有效提高编码效率和质量,为该类设计提供了新的思路。 展开更多
关键词 verilog HDL代码 代码生成工具 生成模式 在线编辑
在线阅读 下载PDF
基于Verilog HDL设计线性分组编译码器
7
作者 崔鹏 李岩 《哈尔滨理工大学学报》 CAS 2007年第3期55-57,61,共4页
针对传统电路图法设计复杂数字系统的周期长,需要专门的设计工具,需手工布线的缺陷,阐述了用Verilog HDL输入法在设计复杂电路方面的优势.并以线性分组码编译码器的具体设计实现说明了Verilog HDL设计的程序结构清晰,无需考虑具体电路... 针对传统电路图法设计复杂数字系统的周期长,需要专门的设计工具,需手工布线的缺陷,阐述了用Verilog HDL输入法在设计复杂电路方面的优势.并以线性分组码编译码器的具体设计实现说明了Verilog HDL设计的程序结构清晰,无需考虑具体电路的实现,大大减少了设计人员的工作量,提高了设计的准确性和效率. 展开更多
关键词 verilog HDL 自底向上 自顶向下 线性分组码编译码器
在线阅读 下载PDF
基于verilog-A数控LC振荡器系统的行为级建模
8
作者 周郭飞 苏厉 +2 位作者 金德鹏 葛宁 曾烈光 《半导体技术》 CAS CSCD 北大核心 2009年第4期375-380,共6页
在全数字锁相环中数控振荡器和由∑Δ调制器所构成的系统是一个规模很大的电路,采用传统的电路级描述难以在现有的EDA工具中仿真。为此提出了一种基于Verilog-A语言的行为级建模方法来对系统进行仿真。详细介绍了数控振荡器系统中各模... 在全数字锁相环中数控振荡器和由∑Δ调制器所构成的系统是一个规模很大的电路,采用传统的电路级描述难以在现有的EDA工具中仿真。为此提出了一种基于Verilog-A语言的行为级建模方法来对系统进行仿真。详细介绍了数控振荡器系统中各模块的建模方法,并给出了各模块建模的关键代码。仿真结果表明对数控振荡器的行为模型不仅能提高仿真效率还能很好模拟实际系统。该行为模型具有较好的实用性,所得结果可用于指导具体电路的设计。 展开更多
关键词 数控振荡器 ∑Δ调制器 全数字锁相环 verilog-A 关键代码 行为级建模
在线阅读 下载PDF
VCPPS:一种面向并行Verilog模拟的代码分割器
9
作者 张昆 钱磊 +1 位作者 李宏亮 谢向辉 《计算机工程与科学》 CSCD 北大核心 2009年第A01期319-323,共5页
本文介绍了一种面向并行模拟的Verilog代码分割器VCPPS。VCPPS通过图形化的方式进行人机交互,并采取用户启发式的方法指导分割。文章介绍了VCPPS设计与实现中的一些关键技术,通过分析可以看出,VCPPS可以正确地完成繁琐的Verilog代码分... 本文介绍了一种面向并行模拟的Verilog代码分割器VCPPS。VCPPS通过图形化的方式进行人机交互,并采取用户启发式的方法指导分割。文章介绍了VCPPS设计与实现中的一些关键技术,通过分析可以看出,VCPPS可以正确地完成繁琐的Verilog代码分割工作,为并行Verilog模拟提供支持。 展开更多
关键词 并行verilog模拟 代码分割
在线阅读 下载PDF
基于Verilog HDL的有限状态机设计 被引量:3
10
作者 方洪浩 雷蕾 常何民 《科学技术与工程》 2007年第20期5278-5281,共4页
介绍Verilog硬件描述语言(HDL)历史及其特点,有限状态机(FSM)广泛适用于设计数字系统的控制模块,包括组合逻辑和寄存器逻辑,设计的可综合状态机有多种编码风格,语言描述较为抽象,通过研究总结一般编写状态机的方法、步骤和设计要点来设... 介绍Verilog硬件描述语言(HDL)历史及其特点,有限状态机(FSM)广泛适用于设计数字系统的控制模块,包括组合逻辑和寄存器逻辑,设计的可综合状态机有多种编码风格,语言描述较为抽象,通过研究总结一般编写状态机的方法、步骤和设计要点来设计一个自动转换量程的频率计控制器并对之进行仿真。 展开更多
关键词 verilog HDL FSM 频率计控制器 同步时序方式 编码风格
在线阅读 下载PDF
基于Verilog的有限状态机编程方式及研究 被引量:5
11
作者 胡正洋 《数字技术与应用》 2021年第4期161-163,共3页
采用Verilog语言编程可以简化有限状态机设计过程,并优化硬件资源配置。本方案首先介绍了利用Verilog设计有限状态机的流程和不同方式,其次从电路的容错性、延时、面积等因素进行考量,着重对编码方式进行比较,最后根据在Modelsim SE-641... 采用Verilog语言编程可以简化有限状态机设计过程,并优化硬件资源配置。本方案首先介绍了利用Verilog设计有限状态机的流程和不同方式,其次从电路的容错性、延时、面积等因素进行考量,着重对编码方式进行比较,最后根据在Modelsim SE-6410.6d上进行的仿真实验,进一步得出不同使用环境下的最优编程方式。 展开更多
关键词 verilog 有限状态机 编码 编程方式
在线阅读 下载PDF
System Verilog与Verilog描述状态机(FSM)之比较 被引量:2
12
作者 杨厚一 徐东明 《西安邮电学院学报》 2008年第3期106-110,共5页
由于状态机不仅是一种电路的描述工具,而且也是一种思想方法,因而在电路设计的系统级和RTL级有着广泛的应用。如何编写出高质量、易维护和可复用的RTL级代码,这既对硬件工程师提出了新的挑战,又对硬件描述语言的抽象层次、语义及语法也... 由于状态机不仅是一种电路的描述工具,而且也是一种思想方法,因而在电路设计的系统级和RTL级有着广泛的应用。如何编写出高质量、易维护和可复用的RTL级代码,这既对硬件工程师提出了新的挑战,又对硬件描述语言的抽象层次、语义及语法也提出了更高的要求。本文详细描述了如何使用新的System Verilog来构建FSM的寄存器传输级(RTL)编码技术,并且将现存有效的RTL编码风格与新的增强的System Verilog编码风格进行比较,以显示System Verilog在构建FSM中的优势。 展开更多
关键词 System verilog verilog 状态机(FSM) 寄存器传输级(RTL) 编码风格(Coding Style)
在线阅读 下载PDF
基于Verilog HDL语言的一种奇偶校验码与极化码级联的编码器设计与仿真
13
作者 彭逸飞 《通信电源技术》 2020年第11期107-110,114,共5页
极化码(Polar Code)将信道极化为一类信道容量几乎接近于1和一类信道容量几乎趋近于0的两类信道。通过极化得到的信道容量趋近于1的信道,是目前理论上唯一能够被严格证明可以达到香农极限的编码方案。为了降低极化码对循环冗余检验(Cycl... 极化码(Polar Code)将信道极化为一类信道容量几乎接近于1和一类信道容量几乎趋近于0的两类信道。通过极化得到的信道容量趋近于1的信道,是目前理论上唯一能够被严格证明可以达到香农极限的编码方案。为了降低极化码对循环冗余检验(Cyclic Redundancy Check,CRC)的额外硬件开销,本文根据奇偶校验码(Parity-Check-Concatenated,PCC)与极化码级联的编码方案,提出了一种基于Verilog的PCC的FPGA编码方案。仿真结果证明,该方案在两种校验模式下均可使用。 展开更多
关键词 PCC CRC 极化码 verilog VIVADO
在线阅读 下载PDF
基于国产FPGA的曼彻斯特编码光纤通信研究 被引量:1
14
作者 张伟 尹胜 邹应勤 《船电技术》 2025年第4期13-16,共4页
本文提供了一种基于国产FPGA的曼彻斯特编码光纤通信解决方案。该方案中充分利用FPGA灵活性,利用Verilog硬件语言实现了数据的曼彻斯特编解码,并可根据需要配置数据通讯的字节长度和通讯速度。本文首先介绍了曼彻斯特编码的工作原理和... 本文提供了一种基于国产FPGA的曼彻斯特编码光纤通信解决方案。该方案中充分利用FPGA灵活性,利用Verilog硬件语言实现了数据的曼彻斯特编解码,并可根据需要配置数据通讯的字节长度和通讯速度。本文首先介绍了曼彻斯特编码的工作原理和该方案的硬件设计,然后利用ModelSim-SE仿真工具对光纤通信单元进行了相应的功能仿真与时序仿真,最后在主芯片为安陆公司的EG4XBG256的FPGA实验板上进行了实际的通讯实验。结果表明,所设计光纤通信单元数据传输速度与数据传输量有较大的灵活性,且数据传输也具有较高的可靠性。 展开更多
关键词 FPGA 曼彻斯特编码 光纤 verilog
在线阅读 下载PDF
一种时序型总线硬件木马的植入与检测 被引量:4
15
作者 黄姣英 李胜玉 +1 位作者 高成 杨达明 《计算机工程》 CAS CSCD 北大核心 2021年第3期160-165,共6页
RS总线集成电路在航空航天及工业控制领域具有广泛的应用,随着集成电路硬件木马的检测成为研究热点,作为总线硬件木马研究领域的分支,其设计越来越受关注。在常规时序型硬件木马的基础上,针对RS232总线集成电路,设计一种基于可逆计数器... RS总线集成电路在航空航天及工业控制领域具有广泛的应用,随着集成电路硬件木马的检测成为研究热点,作为总线硬件木马研究领域的分支,其设计越来越受关注。在常规时序型硬件木马的基础上,针对RS232总线集成电路,设计一种基于可逆计数器的时序型总线硬件木马。采用Xillix公司的ISE软件在RTL层设计相应的RS232总线Verilog代码,并在常规和可逆时序型硬件木马触发阈值呈等差递增的条件下进行Modelsim仿真分析,结果表明,在总线功能需求复杂和传输数据较多的情况下,可逆时序型木马比常规时序型硬件木马具有灵活性和较低的触发率,隐蔽性更强。 展开更多
关键词 RS232总线 硬件木马 寄存器传输级 verilog代码 集成电路
在线阅读 下载PDF
一种改进的RFID中的密勒解码方法 被引量:3
16
作者 方洪灿 张福洪 陈胜康 《电子技术应用》 北大核心 2009年第9期70-74,共5页
在分析密勒调制副载波技术的基础上,根据其编码特征,设计了一种简单的解码器。首先对来自标签的突发数据帧进行异或运算,然后根据异或运算结果解码,最后根据解出码判断数据帧的开始与结束。
关键词 verilog HDL 密勒码 异或运算 仿真
在线阅读 下载PDF
CRC编码算法研究与实现 被引量:31
17
作者 李宥谋 房鼎益 《西北大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第6期895-898,共4页
目的研究CRC编码中模2除法运算的规则,解决CRC编解码过程中的延时问题。方法对CRC编码中模2除法进行变换,得出一种无延时、简单、实用的编码算法。结果采用Verilog语言设计一个经过验证的16位无延时的CRC-16软核。结论该软核可直接应用... 目的研究CRC编码中模2除法运算的规则,解决CRC编解码过程中的延时问题。方法对CRC编码中模2除法进行变换,得出一种无延时、简单、实用的编码算法。结果采用Verilog语言设计一个经过验证的16位无延时的CRC-16软核。结论该软核可直接应用到具有CRC-16校验电路的收发器中。 展开更多
关键词 CRC码 CRC-16 verilog HDL语言
在线阅读 下载PDF
JPEG2000位平面编码器的硬件实现 被引量:1
18
作者 乔世杰 赛金乾 +2 位作者 高勇 王永 闫玉玲 《计算机工程与应用》 CSCD 北大核心 2009年第24期70-71,76,共3页
采用三个状态机控制编码操作,并采用局部优化和模板数据缓冲技术,提出了一种简单、灵活的新结构,提高了编码效率,减小了硬件实现的资源消耗,在码块处理上也具有很大灵活性。设计了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并用F... 采用三个状态机控制编码操作,并采用局部优化和模板数据缓冲技术,提出了一种简单、灵活的新结构,提高了编码效率,减小了硬件实现的资源消耗,在码块处理上也具有很大灵活性。设计了硬件结构的VerilogHDL模型,进行了仿真和逻辑综合,并用FPGA进行了验证。仿真和综合结果表明,设计的硬件结构是正确的,最高频率可达82MHz,满足设计要求。 展开更多
关键词 JPEG2000 位平面编码 verilog HDL
在线阅读 下载PDF
JPEG2000中位平面编码的存储优化方案设计和实现 被引量:8
19
作者 汪浩 罗伟栋 《微计算机信息》 北大核心 2005年第2期174-175,共2页
JPEG2000的位平面编码运算开销很大,是编码器提高速度的瓶颈。为了使JPEG2000能用于实时图像处理,本文设计了存储优化的硬件实现方案,设计以verilog语言描述,通过了功能仿真和逻辑综合,最终实现的IP核能在0.1s完成512×512的灰度图... JPEG2000的位平面编码运算开销很大,是编码器提高速度的瓶颈。为了使JPEG2000能用于实时图像处理,本文设计了存储优化的硬件实现方案,设计以verilog语言描述,通过了功能仿真和逻辑综合,最终实现的IP核能在0.1s完成512×512的灰度图像的编码。 展开更多
关键词 位平面编码 JPEG2000 verilog语言
在线阅读 下载PDF
基于小波图像编码的远程监控系统的设计与实现 被引量:1
20
作者 乔世杰 智贵连 王国裕 《电子与信息学报》 EI CSCD 北大核心 2003年第9期1230-1236,共7页
小波变换由于其多分辨率特性而特别适合图像编码。该文设计了一种基于小波图像编码的远程监控系统。整个系统由本地监控端和远程主控端组成。本地监控端包括图像采集、小波变换图像编码和发送3个模块。小波变换图像编码由二维小波变换... 小波变换由于其多分辨率特性而特别适合图像编码。该文设计了一种基于小波图像编码的远程监控系统。整个系统由本地监控端和远程主控端组成。本地监控端包括图像采集、小波变换图像编码和发送3个模块。小波变换图像编码由二维小波变换和零树编码组成。设计了监控端各个模块的硬件结构,编写了其硬件结构的Verilog HDL模型,进行了仿真和逻辑综合,并用FPGA进行了验证。编写了主控端的远程接收、控制软件,成功实现了基于小波图像编码的远程监控系统。 展开更多
关键词 远程监控 小波变换 零树编码 VLSI verilog HDL 图像编码
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部