期刊文献+
共找到73篇文章
< 1 2 4 >
每页显示 20 50 100
基于ATE的多核SoC测试平台设计及实现
1
作者 杜勇 刘娟 +1 位作者 李依凡 魏旗 《质量与可靠性》 2025年第2期58-64,共7页
超大规模芯片由单核发展到多核后,内部集成了更多的CPU、接口和存储单元等,为用户使用带来便利的同时也给可靠性测试带来了一定的挑战。为完成多核片上系统(SoC)芯片的可靠性测试,设计了一种基于自动测试设备(ATE)的多核SoC测试平台,在... 超大规模芯片由单核发展到多核后,内部集成了更多的CPU、接口和存储单元等,为用户使用带来便利的同时也给可靠性测试带来了一定的挑战。为完成多核片上系统(SoC)芯片的可靠性测试,设计了一种基于自动测试设备(ATE)的多核SoC测试平台,在一个测试周期内通过ATE实现了芯片功能验证和参数测试,完成了多核SoC芯片的可靠性评估。 展开更多
关键词 多核片上系统 测试平台 测试周期
在线阅读 下载PDF
面向SoC系统的可扩展UVM自动化验证平台
2
作者 刘斌 虞小鹏 谭年熊 《电子设计工程》 2024年第7期158-163,共6页
得益于设计IP的成熟可靠性,目前SoC系统能够基于设计IP实现快速构建。在SoC系统构建过程中,往往需要考虑从IP模块到SoC系统的功能验证。为了能够减小SoC系统构建与功能验证之间的项目压力,提出了一种可快速构建、可扩展、可复用的自动... 得益于设计IP的成熟可靠性,目前SoC系统能够基于设计IP实现快速构建。在SoC系统构建过程中,往往需要考虑从IP模块到SoC系统的功能验证。为了能够减小SoC系统构建与功能验证之间的项目压力,提出了一种可快速构建、可扩展、可复用的自动化验证平台。该平台基于UVM、Python、Mako技术,同时具备SV、UVM、C的测试能力,可以快速部署验证平台,有利于验证环境,标准化测试指令规范了测试代码。在不同验证层次中投入试用,有效节省了96.9%的构建测试平台时间,减少了66.2%的测试框架代码,减少了66.4%的测试用例代码。该平台已作为独立EDA产品,参与到多个芯片研发。 展开更多
关键词 soc UVM 验证平台 自动化
在线阅读 下载PDF
一种基于层次平台的SoC系统设计方法 被引量:9
3
作者 熊志辉 李思昆 +2 位作者 陈吉华 王海力 边计年 《电子学报》 EI CAS CSCD 北大核心 2004年第11期1815-1819,共5页
本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不... 本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不仅重用 3个层次的设计模板 ,而且重用设计层次间 2次映射的结果 ,提高了重用效率 .此外 ,Hi PBD方法支持在 3个层次修改相应设计模板以增强设计灵活性 ,采用性能约束传播机制确保最终设计目标满足性能要求 .实验表明 ,Hi PBD方法可提高SoC系统级设计效率 30 % 4 0 % ,平台模板重用率达到 75 % 90 % . 展开更多
关键词 系统芯片 基于平台的设计 虚拟设计 IP重用 系统重用
在线阅读 下载PDF
uClinux操作系统在嵌入式SOC平台上的移植 被引量:7
4
作者 沈沙 苏佳宁 +1 位作者 田骏骅 章倩苓 《计算机工程与应用》 CSCD 北大核心 2004年第26期104-105,108,共3页
论文介绍如何在实验室自主开发的嵌入式SOC平台上移植并运行uClinux嵌入式操作系统。uClinux是一个源码公开的嵌入式操作系统,适合运行于无MMU的SOC平台。该设计中的嵌入式SOC平台包括一个自主设计的32位RISCCPU,并遵循Wishbone3.0总线... 论文介绍如何在实验室自主开发的嵌入式SOC平台上移植并运行uClinux嵌入式操作系统。uClinux是一个源码公开的嵌入式操作系统,适合运行于无MMU的SOC平台。该设计中的嵌入式SOC平台包括一个自主设计的32位RISCCPU,并遵循Wishbone3.0总线规范。 展开更多
关键词 UCLINUX操作系统 嵌入式soc平台 OS内核移植 BOOTLOADER
在线阅读 下载PDF
SoC芯片设计方法及标准化 被引量:17
5
作者 章立生 韩承德 《计算机研究与发展》 EI CSCD 北大核心 2002年第1期1-8,共8页
随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .... 随着集成电路技术的迅速发展 ,集成电路已进入系统级芯片 (So C)设计时代 .So C芯片的集成度越来越高 ,单芯片上的集成度和操作频率越来越高 ,投放市场的时间要求越来越短 .为了实现这样的 So C芯片 ,设计者越来越依赖于 IP模块的重用 .So C复杂性的提高和 IP模块的多样化 ,So C芯片中多个厂商不同 IP模块的使用 ,导致了 IP模块可重用的许多问题 .IP模块和片上总线 ,以及 EDA工具接口的标准化 ,是解决 IP模块标准化的很好途径 ;另一方面 ,So C芯片设计的复杂性和嵌入软件所占比重的增加 ,要求更高层次的系统抽象和软硬件的协同设计 ,使用更流行的设计语言进行系统的硬件设计和更有效的系统设计方法 .描述了 So C芯片设计中的 IP模块可重用技术以及所存在的问题 ,介绍了 So C IP模块和片上总线结构的标准化 ,讨论了基于 C/C++扩展类库的系统级描述语言和基于平台的 So 展开更多
关键词 系统级芯片 设计方法 集成电路 soc芯片 标准化
在线阅读 下载PDF
SOC设计的软硬件协同验证研究 被引量:4
6
作者 李建成 庄钊文 张亮 《半导体技术》 CAS CSCD 北大核心 2007年第10期904-908,共5页
软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设... 软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设计中,利用验证可重用的硬IP和软IP快速建立SOC系统,并把核心IP集成嵌入进SOC系统中。在软件设计中,利用成熟的操作系统与应用系统来仿真验证SOC芯片的功能与性能。该方法应用于一个基于ARM7TDMI的SOC设计,大大缩短了验证时间,提高了验证效率与质量。 展开更多
关键词 软硬件协同验证 片上系统 平台
在线阅读 下载PDF
一种可重构的数字视频处理SoC芯片验证平台 被引量:5
7
作者 葛晨阳 王东 +2 位作者 孙宏滨 张超 张斌 《微电子学与计算机》 CSCD 北大核心 2009年第2期62-65,共4页
为降低平板电视数字视频处理芯片开发的成本和周期、适应平板显示器件技术的快速更新,提出了一种基于FPGA的可重构的数字视频处理SoC芯片验证平台,并详细介绍了该验证平台主子板分离设计的思想和结构组成.基于该平台的数字视频处理芯片D... 为降低平板电视数字视频处理芯片开发的成本和周期、适应平板显示器件技术的快速更新,提出了一种基于FPGA的可重构的数字视频处理SoC芯片验证平台,并详细介绍了该验证平台主子板分离设计的思想和结构组成.基于该平台的数字视频处理芯片DTV100验证过程说明该平台具有较强的通用性、可重用性和可配置性,缩短了芯片开发周期、降低了成本.该平台已成功地应用在数字视频处理系列芯片开发的设计流程中. 展开更多
关键词 数字视频 验证平台 soc 可编程逻辑门阵列 可重构
在线阅读 下载PDF
AFDX-ES SoC虚拟仿真平台的构建与应用 被引量:23
8
作者 田靖 田泽 《计算机技术与发展》 2010年第8期192-194,198,共4页
随着集成电路技术的快速发展,SoC设计的规模、复杂度和集成度日益增加,给SoC设计的仿真验证提出了巨大挑战。简要介绍了AFDX网络,并结合AFDX终端系统SoC的设计,阐述了软硬件协同设计方法,提出了一种基于虚拟仿真平台的验证方法,详细论... 随着集成电路技术的快速发展,SoC设计的规模、复杂度和集成度日益增加,给SoC设计的仿真验证提出了巨大挑战。简要介绍了AFDX网络,并结合AFDX终端系统SoC的设计,阐述了软硬件协同设计方法,提出了一种基于虚拟仿真平台的验证方法,详细论述了该平台的构建过程并举例说明了该平台的实际仿真验证应用方式。在芯片设计验证过程中,利用该平台有效地验证了芯片逻辑功能的正确性,保证了仿真验证的覆盖率,缩短了SoC设计验证开发周期,流片结果进一步证明了该方法的正确性,对类似SoC设计具有一定的参考价值。 展开更多
关键词 soc AFDX 仿真 平台
在线阅读 下载PDF
基于虚拟SoC平台的IP正交激励验证方法 被引量:2
9
作者 殷燎 黄凯 +3 位作者 张欣 孟建熠 葛海通 严晓浪 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2010年第8期1399-1405,共7页
针对传统的IP验证方法中模块级验证平台与激励发生机制效率较低且难以重用的问题,提出一种基于虚拟SoC平台的正交激励验证方法,以优化IP验证流程.通过高层抽象建模,对传统IP验证平台进行扩展,构建包括系统级功能模型与外设行为模型在内... 针对传统的IP验证方法中模块级验证平台与激励发生机制效率较低且难以重用的问题,提出一种基于虚拟SoC平台的正交激励验证方法,以优化IP验证流程.通过高层抽象建模,对传统IP验证平台进行扩展,构建包括系统级功能模型与外设行为模型在内的IP验证虚拟SoC平台;基于此平台提出通信与计算分离的正交化激励映射,并分别优化IP通信接口与逻辑功能验证用例生成流程.多个IP的功能验证实例结果表明,该方法可显著地提高IP验证重用性与验证效率,降低验证复杂度. 展开更多
关键词 IP功能验证 soc仿真平台 正交分类 验证激励生成
在线阅读 下载PDF
基于RISC⁃V处理器的物联网SOC平台设计 被引量:1
10
作者 隋金雪 季永辉 +1 位作者 张霞 朱智林 《现代电子技术》 2022年第3期39-42,共4页
针对物联网应用中SOC平台多需求决策问题,以处理器CV32E40P和Ibex作为内核,选用改进片上总线架构(AMBA)协议以及通用型外设搭建SOC平台;然后根据资源利用报告分析其面积、功耗和性能;最后在FPGA上验证SOC平台可行性。结果表明,在同一SO... 针对物联网应用中SOC平台多需求决策问题,以处理器CV32E40P和Ibex作为内核,选用改进片上总线架构(AMBA)协议以及通用型外设搭建SOC平台;然后根据资源利用报告分析其面积、功耗和性能;最后在FPGA上验证SOC平台可行性。结果表明,在同一SOC平台下,CV32E40P的面积相较于Ibex增加了26.07%,在25 MHz、40 MHz与50 MHz频率下,功耗分别提高了31.58%、29.03%以及25.64%,在运行逻辑控制与卷积运算代码时,速度分别提高了27.66%和108.75%。综上,Ibex更适用于智能家居领域中低带宽数据获取的场景,而CV32E40P则适用于智慧城市领域中视频、图像数据采集处理的场景。 展开更多
关键词 soc平台 RISC⁃V处理器 总线设计 物联网 平台性能分析 可行性验证
在线阅读 下载PDF
基于层次平台的安全SoC设计技术 被引量:1
11
作者 童元满 陆洪毅 +1 位作者 王志英 戴葵 《计算机工程与应用》 CSCD 北大核心 2008年第17期10-14,共5页
在基于层次平台的SoC设计方法学基础上,文中提出了安全SoC设计关键技术,主要包括基于可信计算体系结构的安全SoC层次化设计平台、在安全SoC设计中引入独立的安全约束及安全约束映射技术以及安全验证技术。从软件攻击、旁路攻击和物理攻... 在基于层次平台的SoC设计方法学基础上,文中提出了安全SoC设计关键技术,主要包括基于可信计算体系结构的安全SoC层次化设计平台、在安全SoC设计中引入独立的安全约束及安全约束映射技术以及安全验证技术。从软件攻击、旁路攻击和物理攻击等角度,定义安全约束并验证防护技术的有效性。文中给出的安全SoC设计技术不仅可以充分重用已有的设计资源,也可充分利用现有的层次平台设计技术及相关辅助设计工具。 展开更多
关键词 安全soc 层次平台 设计方法学 安全约束 安全验证 软件攻击 旁路攻击 物理攻击
在线阅读 下载PDF
基于ARM SoC的FPGA原型验证 被引量:10
12
作者 杨安生 黄世震 《电子器件》 CAS 2011年第3期247-251,共5页
ARM是目前SoC设计中应用最为广泛的高性价比的R ISC处理器,FPGA原型验证是SoC有效的验证途径,FPGA原型验证平台能以实时的方式进行软硬件协同验证,从而可以缩短SoC的开发周期,提高验证工作的可靠性,降低SoC系统的开发成本。
关键词 soc ARM FPGA 验证平台 软硬件协同验证
在线阅读 下载PDF
基于ADSP的视频SoC验证方案及其接口的设计 被引量:2
13
作者 李正卫 王卫东 许积文 《桂林电子科技大学学报》 2006年第6期460-463,共4页
视频SoC规模的飞速增长,给FPGA验证带来了很大的挑战,大容量的外部SDRAM以及更多的外设模块的采用,不但增加了硬件的复杂度,也给相应驱动程序的调试带来了很大的难度。为了全面有效地进行FPGA验证,提出了一种在SoC验证平台中利用ADSP-BF... 视频SoC规模的飞速增长,给FPGA验证带来了很大的挑战,大容量的外部SDRAM以及更多的外设模块的采用,不但增加了硬件的复杂度,也给相应驱动程序的调试带来了很大的难度。为了全面有效地进行FPGA验证,提出了一种在SoC验证平台中利用ADSP-BF 537作为处理器的验证方案,并重点介绍了ADSP外部M em ory总线和SoC系统总线(AHB)转换模块的设计。该方案已成功运用于视频SoC的验证系统中,既降低了开发成本,又提高了系统验证的效率和功能的完整性。 展开更多
关键词 视频soc FPGA 验证平台 ADSP-BF537 AHB
在线阅读 下载PDF
基于ARM7TDMI的SoC的FPGA验证平台的设计 被引量:2
14
作者 施乐宁 董金明 《现代电子技术》 2007年第10期72-73,81,共3页
针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的百万门级FPGA验证平台。介绍了怎样设计平台并利用该平台进行IP核验证、底层硬件驱动和实时操作系统及高层应用软件的验证。使... 针对片上系统(SoC)开发周期较长和现场可编程门阵列(FPGA)可重用的特点,设计了基于ARM7TDMI处理器核的SoC的百万门级FPGA验证平台。介绍了怎样设计平台并利用该平台进行IP核验证、底层硬件驱动和实时操作系统及高层应用软件的验证。使用该平台能够基本验证SoC系统的设计,并加快SoC系统的开发。整个系统原理清晰,结构简单,扩展灵活、方便。 展开更多
关键词 soc FPGA 验证平台 ARM7TDMI
在线阅读 下载PDF
基于FPGA的可层叠组合式SoC原型系统设计 被引量:2
15
作者 姚远 张晓琳 张展 《电子技术应用》 北大核心 2009年第9期65-69,共5页
为解决单片FPGA无法满足复杂SoC原型验证所需逻辑资源的问题,设计了一种可层叠组合式超大规模SoC验证系统。该系统采用了模块化设计,通过互补连接器和JTAG控制电路,支持最多5个原型模块的层叠组合,最多可提供2 500万门逻辑资源。经本系... 为解决单片FPGA无法满足复杂SoC原型验证所需逻辑资源的问题,设计了一种可层叠组合式超大规模SoC验证系统。该系统采用了模块化设计,通过互补连接器和JTAG控制电路,支持最多5个原型模块的层叠组合,最多可提供2 500万门逻辑资源。经本系统验证的地面数字电视多媒体广播基带调制芯片(BHDTMBT1006)已成功流片。 展开更多
关键词 soc原型 FPGA系统 验证平台
在线阅读 下载PDF
一种基于8 bit CPU核的混合SoC验证平台的设计(英文) 被引量:1
16
作者 虞致国 魏敬和 《电子器件》 CAS 2009年第3期586-591,共6页
提出了一种基于8 bit CPU的混合信号SoC的验证平台。该平台能够完成IP模块验证、软硬件协同验证、混合验证等关键验证流程。该验证平台已经成功地应用在某混合信号SoC的设计上,并在0.35μm CMOS工艺上进行了实现。该验证平台对其它混合... 提出了一种基于8 bit CPU的混合信号SoC的验证平台。该平台能够完成IP模块验证、软硬件协同验证、混合验证等关键验证流程。该验证平台已经成功地应用在某混合信号SoC的设计上,并在0.35μm CMOS工艺上进行了实现。该验证平台对其它混合SoC设计具有一定的参考作用。 展开更多
关键词 混合soc 验证平台 8位CPU核 数模混合仿真
在线阅读 下载PDF
基于SoC设计的软硬件协同验证技术研究 被引量:9
17
作者 申敏 曹聪玲 《电子测试》 2009年第3期9-12,共4页
软硬件协同验证是SoC设计的核心技术。其主要目的是验证系统级芯片软硬件接口的功能和时序[1],验证系统级芯片软硬件设计的正确性,以及在芯片流片回来前开发应用软件。本文介绍了基于SoC设计的软硬件协同验证方法学原理及其验证流程。... 软硬件协同验证是SoC设计的核心技术。其主要目的是验证系统级芯片软硬件接口的功能和时序[1],验证系统级芯片软硬件设计的正确性,以及在芯片流片回来前开发应用软件。本文介绍了基于SoC设计的软硬件协同验证方法学原理及其验证流程。然后分析了SoC开发中采用的3种软硬件协同验证方案,ISS方案、CVE方案、FPGA/EMULATOR方案,对其验证速度、时间精度、调试性能、准备工作、价格成本、适用范围等各方面性能做出比较并提出应用建议。 展开更多
关键词 软硬件协同验证 soc 验证平台
在线阅读 下载PDF
基于FPGA的ARM SoC原型验证平台设计 被引量:13
18
作者 虞致国 魏敬和 《电子与封装》 2007年第5期25-28,共4页
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现... 基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。 展开更多
关键词 soc ARM7TDMI FPGA 原型 验证平台
在线阅读 下载PDF
SoC设计中虚部件构建与封装方法研究
19
作者 夏新军 文宏 陈吉华 《计算机应用与软件》 CSCD 北大核心 2005年第6期6-8,共3页
近年来,软硬件协同设计技术受到了系统级设计语言和基于平台设计方法的深刻影响。本文提出了一种基于层次平台的SoC系统设计方法,将SoC系统设计过程分为系统层、虚部件层和实部件层三个设计层次。分析了在虚部件层中设计虚部件时必须满... 近年来,软硬件协同设计技术受到了系统级设计语言和基于平台设计方法的深刻影响。本文提出了一种基于层次平台的SoC系统设计方法,将SoC系统设计过程分为系统层、虚部件层和实部件层三个设计层次。分析了在虚部件层中设计虚部件时必须满足的三个方面的需求,提出了一种新的虚部件构建和封装方法。 展开更多
关键词 封装方法 soc设计 部件 构建 系统设计方法 soc系统 设计语言 设计技术 设计过程 系统级 软硬件 系统层 平台
在线阅读 下载PDF
基于可重构SOC平台的嵌入式MPEG2解码器设计
20
作者 杨波 陈陵都 +1 位作者 刘忠立 朱明程 《电子器件》 CAS 2008年第4期1280-1283,共4页
利用FPGA的可重构特点,建立一个可重构的SOC设计平台。该平台第一层为可重构的FPGA,第二层为利用FP-GA资源搭建的LEON2SOC系统,由RISC处理器软核、AMBA总线以及IP模块结构组成,第三层是应用层,在SOC系统的基础上实现各种应用。为了实现... 利用FPGA的可重构特点,建立一个可重构的SOC设计平台。该平台第一层为可重构的FPGA,第二层为利用FP-GA资源搭建的LEON2SOC系统,由RISC处理器软核、AMBA总线以及IP模块结构组成,第三层是应用层,在SOC系统的基础上实现各种应用。为了实现这个目标,SOC系统中的IP模块应该具有两个特点:即插即用和参数化。基于该平台,成功实现了嵌入式MPEG2视频解码器的不同应用。证明了可重构的设计平台能够满足不同的应用需求。 展开更多
关键词 现场可编程门阵列 片上系统 可重构平台 MPEG2
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部