期刊文献+
共找到289篇文章
< 1 2 15 >
每页显示 20 50 100
基于锁相环的Flash FPGA时钟网络架构设计
1
作者 王雪萍 蔡永涛 +1 位作者 张长胜 马金龙 《电子与封装》 2026年第1期57-61,共5页
设计一种基于锁相环(PLL)的Flash FPGA时钟网络架构,该架构的全局时钟增加至3个,核心输出时钟额外增加2个,在芯片四周设计了1个带PLL的时钟调节电路和5个不带PLL的时钟调节电路,用于实现分频、倍频、相移和延时功能。仿真结果表明该架... 设计一种基于锁相环(PLL)的Flash FPGA时钟网络架构,该架构的全局时钟增加至3个,核心输出时钟额外增加2个,在芯片四周设计了1个带PLL的时钟调节电路和5个不带PLL的时钟调节电路,用于实现分频、倍频、相移和延时功能。仿真结果表明该架构可以满足整个芯片的时序配置需求。流片测试结果表明该架构的最高工作频率可达350 MHz,较原设计的时钟调节电路(180 MHz)有显著提升,达到国外同规模类型产品的水平。 展开更多
关键词 flash fpga 锁相环 时钟网络
在线阅读 下载PDF
应用于Flash型FPGA的正高压电荷泵 被引量:2
2
作者 江少祥 禹胜林 +1 位作者 马金龙 吴楚彬 《电子科技》 2025年第3期75-81,共7页
Flash型FPGA(Filed Programmable Gate Array)在进行编程操作时,电荷泵为编程管栅端提供正高压。为满足Flash型FPGA的上电及时运行性和编程稳定性,要求电荷泵不仅能输出高压,还应具有较快的启动速度和较小的输出电压纹波。文中基于传统... Flash型FPGA(Filed Programmable Gate Array)在进行编程操作时,电荷泵为编程管栅端提供正高压。为满足Flash型FPGA的上电及时运行性和编程稳定性,要求电荷泵不仅能输出高压,还应具有较快的启动速度和较小的输出电压纹波。文中基于传统交叉耦合电荷泵提出一种正高压电荷泵。电荷泵的主体采取并联双支路结构,降低了输出电压纹波,采用六相不交叠时钟和新增时钟升压模块对电荷泵进行时序控制,在消除了反向电流影响的同时提高了电荷泵启动速度。在输出端设置稳压模块进行稳压调节,保证编程稳定性。仿真结果表明,在电源电压为3.3 V、时钟频率为20 MHz、负载电容为50 pF的条件下,电荷泵启动时间为6.6μs,输出电压稳定到15 V,输出纹波仅有23 mV。采用0.18μm CMOS(Complementary Metal Oxide Semiconductor)工艺流片后,测试结果满足Flash型FPGA的编程需求。 展开更多
关键词 flashfpga 编程 高压 交叉耦合 并联双支路 六相不交叠时钟 纹波 电荷泵
在线阅读 下载PDF
大规模Flash型FPGA整体功能仿真验证方法研究
3
作者 蔺旭辉 马金龙 +3 位作者 曹杨 熊永生 曹靓 赵桂林 《电子与封装》 2025年第1期71-76,共6页
提出了一种大规模Flash型FPGA整体电路编程后功能仿真验证的方法。通过对核心Flash单元建立数字Verilog等效模型,采用整体数字仿真验证和模拟仿真验证的方法,结合编程功能案例,对器件内部所有的资源模块进行功能仿真验证,并且提出了加... 提出了一种大规模Flash型FPGA整体电路编程后功能仿真验证的方法。通过对核心Flash单元建立数字Verilog等效模型,采用整体数字仿真验证和模拟仿真验证的方法,结合编程功能案例,对器件内部所有的资源模块进行功能仿真验证,并且提出了加快整体电路数字仿真速度的方法。将提出的仿真验证方法成功应用于大规模Flash型FPGA芯片设计验证,得到了正确的验证结果,整体电路仿真验证速度得到了显著提升。 展开更多
关键词 flash fpga VERILOG 验证
在线阅读 下载PDF
基于FPGA控制的NAND Flash存储设计 被引量:15
4
作者 刘东海 任勇峰 储成君 《科学技术与工程》 北大核心 2013年第34期10349-10353,共5页
为实现大容量存储电路的设计,以FPGA作为控制核心,Flash作为存储芯片,采用组合指令的设计方法,提高控制指令的可靠性,并对其进行有限状态机检测,最大限度防止无效指令;针对存储芯片坏块问题,建立一种快速实时更新的无效块地址列表,将所... 为实现大容量存储电路的设计,以FPGA作为控制核心,Flash作为存储芯片,采用组合指令的设计方法,提高控制指令的可靠性,并对其进行有限状态机检测,最大限度防止无效指令;针对存储芯片坏块问题,建立一种快速实时更新的无效块地址列表,将所有无效块地址存储在FPGA内部RAM中,通过地址对比,实现数据的可靠存储。该设计具有一定的通用性,可以扩展到所有类似Flash存储系统中,对其他的电路具有一定的借鉴意义。 展开更多
关键词 flash fpga 三线控制 无效块地址列表
在线阅读 下载PDF
Flash型FPGA单粒子效应测试系统设计 被引量:13
5
作者 陈晨 徐微 张善从 《电子测量技术》 2014年第9期70-78,共9页
通过分析Flash型FPGA芯片的基本结构和应用需求,设计了针对各个FPGA功能模块的试验方法,并实现了一套单粒子效应测试系统。对Actel ProASIC3系列Flash型FPGA进行单粒子翻转(SEU)、单粒子功能中断(SEFI)以及单粒子闩锁(SEL)等各类单粒子... 通过分析Flash型FPGA芯片的基本结构和应用需求,设计了针对各个FPGA功能模块的试验方法,并实现了一套单粒子效应测试系统。对Actel ProASIC3系列Flash型FPGA进行单粒子翻转(SEU)、单粒子功能中断(SEFI)以及单粒子闩锁(SEL)等各类单粒子效应进行测试,并验证抗单粒子效应加固技术的有效性。测试系统包含硬件板卡设计、FPGA逻辑设计以及上位机软件设计等过程,并引入了自动测试技术优化测试流程。最终,测试系统能够满足单粒子效应试验的要求。 展开更多
关键词 flashfpga 单粒子效应 加固技术验证 自动测试
在线阅读 下载PDF
基于FPGA和Flash任意波形发生器的设计和实现 被引量:9
6
作者 王超 高梅国 +1 位作者 谢民 刘国满 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z3期2355-2357,共3页
本文介绍了基于FPGA和Flash的数据存储和回放系统,提出的系统采用大容量的NAND型Flash存储数据,数据存储容量为1Gbyte,转换速率100Msps。系统由PC104通过ISA总线进行控制,数据通过ISA总线和FPGA写入Flash,再由FPGA将数据循环读出送入DA... 本文介绍了基于FPGA和Flash的数据存储和回放系统,提出的系统采用大容量的NAND型Flash存储数据,数据存储容量为1Gbyte,转换速率100Msps。系统由PC104通过ISA总线进行控制,数据通过ISA总线和FPGA写入Flash,再由FPGA将数据循环读出送入DA,变成模拟信号后输出。此系统可对任意数采后的波形进行还原,具有数据存储容量大、体积小、功耗低和成本低等特点,经过验证系统满足实际的要求。 展开更多
关键词 任意波形产生器 fpga flash
在线阅读 下载PDF
基于大容量FLASH存储器的FPGA重构系统的设计与实现 被引量:8
7
作者 杨士宁 张虹 +2 位作者 李盛杰 石雪梅 张碚 《电子测量技术》 2017年第2期179-181,共3页
随着FPGA在各种工业应用越来越广泛,FPGA重构技术在快速的FPGA自动测试中应用越来越广泛。传统的基于JTAG方式和基于配置芯片的FPGA重构方案由于存储配置时间长,配置芯片成本高等原因越来越满足不了快速的多重配置需求。提出了一种基于... 随着FPGA在各种工业应用越来越广泛,FPGA重构技术在快速的FPGA自动测试中应用越来越广泛。传统的基于JTAG方式和基于配置芯片的FPGA重构方案由于存储配置时间长,配置芯片成本高等原因越来越满足不了快速的多重配置需求。提出了一种基于大容量FLASH存储器的FPGA重构技术,方案采用FPGA作为主控制器,大容量FLASH芯片用于存储目标FPGA的配置数据,可以实现绝大部分不同型号的FPGA器件的快速多重重构,从而满足FPGA芯片快速自动测试需求,提高了整体程序开发和测试效率,节约了芯片的测试成本。 展开更多
关键词 fpga重构 flash存储器 fpga测试
在线阅读 下载PDF
Flash型FPGA的单粒子效应测试系统研制 被引量:2
8
作者 王忠明 闫逸华 +5 位作者 陈荣梅 王园明 赵雯 张凤祁 郭晓强 郭红霞 《原子能科学技术》 EI CAS CSCD 北大核心 2015年第12期2266-2271,共6页
研制了一套Flash型FPGA的单粒子效应测试系统,其具有片上SRAM/Flash ROM单粒子翻转效应测试、D触发器单粒子效应测试、锁相环与时钟网络单粒子瞬态效应测试、单粒子瞬态脉冲宽度测试等功能。本文介绍了该系统的测试原理和软硬件实现方法。
关键词 单粒子效应 flashfpga 单粒子瞬态
在线阅读 下载PDF
Flash编程器的FPGA实现 被引量:11
9
作者 吴豫 孟宪元 《半导体技术》 CAS CSCD 北大核心 2003年第5期48-51,69,共5页
介绍了如何用FPGA可编程器件和VHDL硬件描述语言来实现Flash编程器,以及在编程时需要注意的问题,为Flash的编程提供了一种新的解决方案。
关键词 flash编程器 fpga VHDL硬件描述语言 现场可编程逻辑器件 闪速存储器
在线阅读 下载PDF
FPGA中的非挥发布线开关元素—Flash开关技术的研究 被引量:2
10
作者 吴春瑜 牛义 +2 位作者 李文昌 李威 陈巍 《辽宁大学学报(自然科学版)》 CAS 2008年第2期108-111,共4页
采用ISE器件模拟软件对Flash(快闪)开关进行建模和仿真.通过仿真结果,论证了Flash开关在速度和速度面积乘积上具有优势,可以代替NMOS导通晶体管作为FPGA(现场可编程门阵列)中的布线开关.同时还给出了提高Flash开关性能的方法及在3.3V单... 采用ISE器件模拟软件对Flash(快闪)开关进行建模和仿真.通过仿真结果,论证了Flash开关在速度和速度面积乘积上具有优势,可以代替NMOS导通晶体管作为FPGA(现场可编程门阵列)中的布线开关.同时还给出了提高Flash开关性能的方法及在3.3V单电源供电条件下的应用方案. 展开更多
关键词 flash fpga flash开关
在线阅读 下载PDF
一种Nand Flash ECC校验设计及FPGA实现 被引量:15
11
作者 李泽明 杨燕姣 张会新 《电视技术》 北大核心 2013年第17期73-75,共3页
基于汉明码设计了ECC校验算法,在基于FPGA的NAND Flash存储器上实现了纠错功能。该算法每4 kbyte生成3 byte ECC校验信息,能够检测双比特错误且纠正单比特错误,算法简单,占用硬件资源较少,提高了存储系统的可靠性,具有一定实用价值。
关键词 ECC fpga NAND flash
在线阅读 下载PDF
基于FPGA&FLASH实现非制冷IRFPA实时两点校正的研究 被引量:4
12
作者 吴和然 张宁 +2 位作者 周云 邢彦敏 蒋亚东 《红外技术》 CSCD 北大核心 2011年第4期202-206,共5页
通过对IRFPA非均匀性产生的原因分析,提出了一种基于FPGA&FLASH的处理方案,能够实现对红外探测器输出图像进行校正处理。实验结果表明:该方案有效的解决了器件各探测单元的非均匀性,有效提高成像质量。
关键词 fpga flash 非均匀性 两点校正
在线阅读 下载PDF
基于FPGA的NAND FLASH控制器 被引量:10
13
作者 刘思平 陈利学 《现代电子技术》 2007年第9期134-135,共2页
主要介绍现场可编程阵列FPGA在NAND FLASH芯片测试仪系统中的应用,由于芯片本身内部结构非常复杂,还可以允许坏块的存在,而且坏块的数目在使用过程中还可以增加,这使得对芯片进行操作变得非常难,而利用FPGA对NAND FLASH进行控制,可以非... 主要介绍现场可编程阵列FPGA在NAND FLASH芯片测试仪系统中的应用,由于芯片本身内部结构非常复杂,还可以允许坏块的存在,而且坏块的数目在使用过程中还可以增加,这使得对芯片进行操作变得非常难,而利用FPGA对NAND FLASH进行控制,可以非常方便地对他进行读写、擦除以及坏块判断等几种重要的操作,从而能快捷、准确、稳定地测试出芯片的好坏,为NAND FLASH厂商和用户提供更为准确的判断依据。 展开更多
关键词 NAND flash fpga VHDL BLOCK PAGE MODELSIM
在线阅读 下载PDF
基于Kintex7和SPI Flash实现FPGA的多重加载 被引量:11
14
作者 陈岚 李纪云 朱人杰 《电子技术应用》 北大核心 2014年第7期24-26,共3页
Xilinx 7系列FPGA是Xilinx公司最新推出的一个芯片系列,Kintex7是该系列芯片中的一种,拥有大量的可编程资源。即便如此,在一些多模式的大型复杂的系统设计中,芯片的资源还是远远不能满足设计需求。FPGA的多重加载可以解决可编程资源不... Xilinx 7系列FPGA是Xilinx公司最新推出的一个芯片系列,Kintex7是该系列芯片中的一种,拥有大量的可编程资源。即便如此,在一些多模式的大型复杂的系统设计中,芯片的资源还是远远不能满足设计需求。FPGA的多重加载可以解决可编程资源不足的难题。FPGA多重加载是将设计的多个模式的比特文件存储到Flash,用户可以根据需要选择加载不同模式的比特文件。FPGA的多重加载解决了可编程资源不足的问题,提高了FPGA可编程资源的利用率。 展开更多
关键词 重配置 fpga SPI flash XILINX
在线阅读 下载PDF
基于1553B和外部FLASH实现星上FPGA配置 被引量:3
15
作者 杨东军 方伟 叶新 《计算机测量与控制》 CSCD 北大核心 2012年第3期804-806,809,共4页
太阳辐射监测仪作为某卫星载荷之一,其控制系统主要由DSP+FPGA组成,文章利用1553B和外部Flash实现了系统上电后自动配置FPGA;首先,利用1553B通讯芯片上传FPGA和DSP代码到外部RAM,并通过DSP烧写程序分别烧写到Flash的合理区域;系统上电后... 太阳辐射监测仪作为某卫星载荷之一,其控制系统主要由DSP+FPGA组成,文章利用1553B和外部Flash实现了系统上电后自动配置FPGA;首先,利用1553B通讯芯片上传FPGA和DSP代码到外部RAM,并通过DSP烧写程序分别烧写到Flash的合理区域;系统上电后,DSP从Flash 0x0地址运行,初始化后运行FPGA配置程序,实现FPGA的动态配置;避免了FPGA跑飞后需要重新上电和归零,提高了系统的可靠性;省去了FPGA专用配置EPROM芯片,简化结构,降低了系统成本;实践证明,FPGA加载时间约2分钟,可定时加载或命令控制加载,该方法简单实用,适合星上载荷使用。 展开更多
关键词 1553B flash 配置 fpga
在线阅读 下载PDF
基于FPGA和NAND Flash的存储器ECC设计与实现 被引量:15
16
作者 邢开宇 曹晓曼 方火能 《电子科技》 2012年第10期70-73,共4页
针对以NAND Flash为存储介质的高速大容量固态存储器,在存储功能实现的过程中可能出现的错"位"现象,在存储器的核心控制芯片,即Xilinx公司Virtex-4系列FPGA XC4VLX80中,设计和实现了用于对存储数据进行纠错的ECC算法模块。在... 针对以NAND Flash为存储介质的高速大容量固态存储器,在存储功能实现的过程中可能出现的错"位"现象,在存储器的核心控制芯片,即Xilinx公司Virtex-4系列FPGA XC4VLX80中,设计和实现了用于对存储数据进行纠错的ECC算法模块。在数据存入和读出过程中,分别对其进行ECC编码,通过对两次生成的校验码比较,对发生错误的数据位进行定位和纠正,纠错能力为1 bit/4 kB。ECC算法具有纠错能力强、占用资源少、运行速度快等优点。该设计已应用于某星载存储系统中,为存储系统的可靠性提供了保证。 展开更多
关键词 fpga NAND flash ECC算法
在线阅读 下载PDF
基于Xilinx FPGA的SPI Flash控制器设计与验证 被引量:26
17
作者 关珊珊 周洁敏 《电子器件》 CAS 北大核心 2012年第2期216-220,共5页
基于Xilinx FPGA的SPI Flash控制器实现了一种在线配置Flash的方法。由于Flash芯片本身功能指令较多,使得对它进行直接操作变得非常困难,而利用FPGA丰富的逻辑资源以及产生精确时序的能力,以FPGA为主设备,SPI Flash为从设备,使FPGA一方... 基于Xilinx FPGA的SPI Flash控制器实现了一种在线配置Flash的方法。由于Flash芯片本身功能指令较多,使得对它进行直接操作变得非常困难,而利用FPGA丰富的逻辑资源以及产生精确时序的能力,以FPGA为主设备,SPI Flash为从设备,使FPGA一方面与电脑串口通信获得数据,另一方面对SPI Flash进行控制,这样就完成了FPGA配置数据的控制和存储。 展开更多
关键词 可编程逻辑门阵列 串行接口flash VERILOG HDL Isim仿真
在线阅读 下载PDF
DSP和FPGA共用FLASH进行配置的方法 被引量:6
18
作者 王宏义 董文娟 +1 位作者 黄宗福 陈曾平 《微计算机信息》 北大核心 2008年第26期101-102,110,共3页
本文举例分析了DSP的引导装载过程和FPGA的配置流程,并据此提出了一种使用单个FLASH存储器实现上述两个功能的方法。
关键词 flash DSP 引导装载 fpga
在线阅读 下载PDF
基于FPGA及FLASH的数据采集存储系统设计 被引量:24
19
作者 周治良 刘俊 张斌珍 《微计算机信息》 北大核心 2007年第03S期91-92,71,共3页
提出了一种多路数据采集存储系统的设计方法。介绍了闪存和现场可编程门阵列FPGA的功能特性,并利用外围接口电路及上述芯片设计并实现数据采集存储系统。介绍并口EPP模式控制的读数操作过程。给出了采集存储系统的接口电路,并阐述了它... 提出了一种多路数据采集存储系统的设计方法。介绍了闪存和现场可编程门阵列FPGA的功能特性,并利用外围接口电路及上述芯片设计并实现数据采集存储系统。介绍并口EPP模式控制的读数操作过程。给出了采集存储系统的接口电路,并阐述了它的实现原理。 展开更多
关键词 现场可编程门阵列 闪存 数据采集 数据存储
在线阅读 下载PDF
基于FPGA的NAND Flash坏块处理方法 被引量:34
20
作者 张胜勇 高世杰 +1 位作者 吴志勇 田丽霞 《计算机工程》 CAS CSCD 北大核心 2010年第6期239-240,243,共3页
针对NANDFlash在存储数据时对可靠性的要求,分析传统坏块管理方式的弊端,提出一种基于现场可编程门阵列(FPGA)的坏块处理方案,采用在FPGA内部建立屏蔽坏块函数的方法屏蔽坏块。该方法彻底屏蔽对坏块的操作,可以实现对Flash的可靠存储。... 针对NANDFlash在存储数据时对可靠性的要求,分析传统坏块管理方式的弊端,提出一种基于现场可编程门阵列(FPGA)的坏块处理方案,采用在FPGA内部建立屏蔽坏块函数的方法屏蔽坏块。该方法彻底屏蔽对坏块的操作,可以实现对Flash的可靠存储。实际工程应用证明其具有较高的可靠性。 展开更多
关键词 闪存 现场可编程门阵列 坏块
在线阅读 下载PDF
上一页 1 2 15 下一页 到第
使用帮助 返回顶部