期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
采用负电容结构的新型CTLE均衡器设计 被引量:4
1
作者 陆德超 郑旭强 +4 位作者 吕方旭 王和明 陈江 吴苗苗 刘涛 《电光与控制》 CSCD 北大核心 2022年第4期68-71,94,共5页
随着数据传输的速率不断提高,信道对数据的损耗愈发严重,采用传统的连续时间线性均衡器(CTLE)对信号的均衡补偿已无法抵消信道对信号的严重衰减。为了更好地补偿衰减,对传统的CTLE均衡器做了进一步的改进,提出了基于负电容的新型CTLE。... 随着数据传输的速率不断提高,信道对数据的损耗愈发严重,采用传统的连续时间线性均衡器(CTLE)对信号的均衡补偿已无法抵消信道对信号的严重衰减。为了更好地补偿衰减,对传统的CTLE均衡器做了进一步的改进,提出了基于负电容的新型CTLE。在传统的CTLE基础上,使用两个交叉耦合的MOS管构成负电容,将其叠加在传统一级CTLE的输出端,形成二级结构,可以增加高频增益和实现更大的带宽,以便更好地补偿信道的衰减。仿真结果显示,在25 Gibit/s的数据传输速率下,负电容结构的均衡器具有良好的补偿能力,经过均衡后,眼图的水平张开度达到了0.9个码元间隔(UI)以上,采用负电容结构的新型CTLE,对于提升整体传输数据速率具有重要意义。 展开更多
关键词 连续时间线性均衡器 负电容 信道 零极点 眼图
在线阅读 下载PDF
基于高速信号传输系统的新型CTLE均衡器 被引量:8
2
作者 阎芳 张美琴 +1 位作者 王鹏 刘金枝 《电光与控制》 CSCD 北大核心 2020年第10期109-112,共4页
随着航空电子系统模块化、集成化的程度越来越高,采用ARINC818协议使新一代航空电子系统能够高速、实时地传输大容量数字视频信息,其对传输的信号质量要求更高。基于ARINC818协议的高速信号传输系统,设计了新型连续时间线性均衡器(CTLE... 随着航空电子系统模块化、集成化的程度越来越高,采用ARINC818协议使新一代航空电子系统能够高速、实时地传输大容量数字视频信息,其对传输的信号质量要求更高。基于ARINC818协议的高速信号传输系统,设计了新型连续时间线性均衡器(CTLE)。在传统CTLE的基础上,将折叠式共源共栅型拓扑结构叠加在传统一级CTLE的输出端,形成二级结构,可以增加高频增益,达到信道补偿的目的。仿真结果显示在2.125 Gibit/s的速率下,二级均衡器结构有良好的补偿能力,均衡后的眼图水平张开度达到0.87UI。 展开更多
关键词 航空电子系统 ARINC818 CMOS 连续时间线性均衡器 折叠式共源共栅
在线阅读 下载PDF
基于TAS-TIS结构和前馈路径的两级CTLE的设计 被引量:3
3
作者 张春茗 徐阳臻 张璇 《半导体光电》 CAS 北大核心 2023年第5期736-740,共5页
在高速接口电路中,接收机通常采用连续时间线性均衡器(Continuous-Time Linear Equalizer,CTLE)消除符号间干扰(Inter-Symbol Interference,ISI)对信号传输的影响。为提高CTLE电路的高频增益和减少芯片面积,基于UMC(United Microelectro... 在高速接口电路中,接收机通常采用连续时间线性均衡器(Continuous-Time Linear Equalizer,CTLE)消除符号间干扰(Inter-Symbol Interference,ISI)对信号传输的影响。为提高CTLE电路的高频增益和减少芯片面积,基于UMC(United Microelectronics Corporation)28 nm工艺,设计了一款最大速率为50 Gbps的CTLE电路,其主体电路由跨导级联跨阻抗(Trans-Admittance Trans-impedance,TAS-TIS)结构和前馈路径的两级CTLE电路构成。在传统CTLE的基础上,使用有源电感做负载,以反相器为基础构建跨阻放大器和在输入管增加前馈通路等方式,有效地扩展了电路的工作频率。仿真结果显示,均衡后40 Gbps PAM4(4-Level Pulse Amplitude Modulation)信号、50 Gbps PAM4信号和28 Gbps NRZ(Non Return Zero Code)信号的眼图眼宽分别达到了0.68,0.5,0.92个码元间隔(UI),可满足后级电路对于输入信号的要求,对提升整体传输数据速率具有重要的意义。 展开更多
关键词 连续时间线性均衡器 跨导级联跨阻抗 跨阻放大器 前馈通路
原文传递
一种用于LPO场景的2 pJ/bit 4×112 Gbps的MZM驱动器
4
作者 张书安 朱文锐 +2 位作者 古元冬 雷萌 张建玲 《电子与信息学报》 北大核心 2025年第8期2945-2952,共8页
针对AI数据中心对光模块高集成度、低功耗的要求,该文提出连续时间线性均衡器(CTLE)与可变增益放大器联合设计的电流复用架构,将传统马赫曾德尔调制器驱动器的四级结构简化为两级;输出级采用集电极开路结构使输出级功耗降低一半。该文... 针对AI数据中心对光模块高集成度、低功耗的要求,该文提出连续时间线性均衡器(CTLE)与可变增益放大器联合设计的电流复用架构,将传统马赫曾德尔调制器驱动器的四级结构简化为两级;输出级采用集电极开路结构使输出级功耗降低一半。该文还首次提出高低频响应独立可调的CTLE架构,通过低频增益补偿有效抑制趋肤效应引起的非线性失真,通过高频增益调节有效补偿传输线的高频损耗。该芯片基于130 nm BiCMOS工艺流片,芯片具有4个通道,每个通道最大通信速率为112 Gbps。测试结果表明,该驱动器达到最大增益19.49 dB、增益可调节范围13 dB、最大峰值增益9.2 dB、差分输出摆幅3 V_(ppd)和总谐波失真低于3.5%,眼图线性度达到0.95,芯片功耗低至225.23 mW,达到2 pJ/bit的超高能效。实现了线性驱动可插拔光模块等应用场景所需的高性能与低功耗平衡。 展开更多
关键词 线性驱动可插拔光模块 马赫曾德尔调制器驱动器 连续时间线性均衡器 四电平脉冲幅度调制 电流复用
在线阅读 下载PDF
面向112 Gbps PAM4串行接收机的低误码协同自适应均衡器 被引量:3
5
作者 赖明澈 吕方旭 +1 位作者 张庚 许超龙 《计算机工程与科学》 CSCD 北大核心 2023年第6期951-960,共10页
高速串行接口是高性能计算机和数据中心芯片之间互连的核心关键IP。随着业界单通道速率由56 Gbps向112 Gbps发展,高速串行接口的误码率急剧增加,严重影响互连性能和系统稳定性。针对112 Gbps PAM4接收机误码率高的难题,首次采取一种协... 高速串行接口是高性能计算机和数据中心芯片之间互连的核心关键IP。随着业界单通道速率由56 Gbps向112 Gbps发展,高速串行接口的误码率急剧增加,严重影响互连性能和系统稳定性。针对112 Gbps PAM4接收机误码率高的难题,首次采取一种协同自适应均衡器构架,提出了面向3种均衡器的自适应协同均衡算法,能在高插入损耗条件下取得较低误码率;提出了基于判决反馈均衡器的盲自适应均衡算法,能缩短链路训练时间,减少硬件开销。采用12 nm CMOS工艺完成了基于协同自适应均衡器的接收机设计。仿真结果表明,针对经过36.5 dB信道的去加重112 Gbps PAM4信号,采取协同自适应均衡器的接收机误码率小于1e^(-12),收敛周期约400 ns,功耗增幅仅约2.3%。 展开更多
关键词 高速串行接口 自适应均衡算法 连续线性均衡器(ctle) 前向反馈均衡器(FFE) 判决反馈均衡器(DFE)
在线阅读 下载PDF
一个用于背板通信的24Gb/s高速自适应组合均衡器 被引量:10
6
作者 张明科 胡庆生 《电子学报》 EI CAS CSCD 北大核心 2017年第7期1608-1612,共5页
本文介绍了应用于背板通信系统中均衡器的设计与实现.该均衡器采用连续时间线性均衡器(Continuous Time Linear Equalizer,CTLE)和2抽头判决反馈均衡器(Decision Feedback Equalizer,DFE)的组合结构来消除信道码间干扰中的前标分量和后... 本文介绍了应用于背板通信系统中均衡器的设计与实现.该均衡器采用连续时间线性均衡器(Continuous Time Linear Equalizer,CTLE)和2抽头判决反馈均衡器(Decision Feedback Equalizer,DFE)的组合结构来消除信道码间干扰中的前标分量和后标分量.在设计中,CTLE采用双路均衡器结构补偿信道不同频率的损耗,减小了电路的面积和功耗;DFE采用半速率预处理结构来缓解传统DFE结构中关键反馈路径的时序限制,并采用模拟最小均方(Least Mean Square,LMS)算法电路控制DFE系数的自适应.电路采用IBM 0.13μm Bi CMOS工艺设计并实现,测试结果表明对于经过18英寸背板后眼图完全闭合的24Gb/s的信号,均衡后的眼图水平张开度达到了0.81UI.整个均衡器芯片包括焊盘在内的芯片面积为0.78×0.8mm^2,在3.3V的电源电压下,功耗为624m W. 展开更多
关键词 背板通信 连续时间线性均衡器(ctle) 判决反馈均衡器(DFE) 码间干扰(ISI)
在线阅读 下载PDF
采用自适应连续时间线性均衡器和判决反馈均衡器算法的一种16 Gbit/s并转串/串转并接口 被引量:3
7
作者 文溢 陈建军 +2 位作者 黄俊 姚啸虎 刘衡竹 《电子与信息学报》 EI CSCD 北大核心 2023年第11期3984-3990,共7页
该文在体硅CMOS工艺下设计了一种16 Gbit/s并转串/串转并接口(SerDes)芯片,该SerDes由4个通道(lanes)和2个锁相环(PLLs)组成。在接收器模拟前端(AFE)采用负阻抗结构连续时间线性均衡器(CTLE),得到22.9 dB高频增益,利用5-tap判决反馈均衡... 该文在体硅CMOS工艺下设计了一种16 Gbit/s并转串/串转并接口(SerDes)芯片,该SerDes由4个通道(lanes)和2个锁相环(PLLs)组成。在接收器模拟前端(AFE)采用负阻抗结构连续时间线性均衡器(CTLE),得到22.9 dB高频增益,利用5-tap判决反馈均衡器(DFE)进一步对信号码间干扰(ISI)做补偿,其中tap1做展开预计算处理,得到充足的时序约束条件。采用最小均方根(LMS)算法自适应控制CTLE和DFE的补偿系数来对抗工艺、电源和温度波动带来的影响。测试结果表明,芯片工作在16 Gbit/s时,总功耗为615 mW。发射器输出信号眼高为143 mV,眼宽43.8 ps(0.7UI),接收器抖动容忍指标在各频点均满足PCIe4.0协议要求,工作温度覆盖–55℃~125℃,电源电压覆盖0.9 V±10%,误码率小于1E-12。 展开更多
关键词 串转并/并转串接口 连续时间线性均衡器 判决反馈均衡器 最小均方根算法
在线阅读 下载PDF
A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver with 1/4 rate reconfigurable 4-tap FFE and half-rate slicer in a 28-nm CMOS 被引量:2
8
作者 Yukun He Zhao Yuan +5 位作者 Kanan Wang Renjie Tang Yunxiang He Xian Chen Zhengyang Ye Xiaoyan Gui 《Journal of Semiconductors》 EI CAS CSCD 2024年第6期35-46,共12页
A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver(TRx)designed in a 28-nm complementary metal-oxide-semiconduc-tor(CMOS)process is presented in this article.A voltage-mode(VM)driver featuring a 4-tap reconfigurable feed-fo... A 28/56 Gb/s NRZ/PAM-4 dual-mode transceiver(TRx)designed in a 28-nm complementary metal-oxide-semiconduc-tor(CMOS)process is presented in this article.A voltage-mode(VM)driver featuring a 4-tap reconfigurable feed-forward equal-izer(FFE)is employed in the quarter-rate transmitter(TX).The half-rate receiver(RX)incorporates a continuous-time linear equal-izer(CTLE),a 3-stage high-speed slicer with multi-clock-phase sampling,and a clock and data recovery(CDR).The experimen-tal results show that the TRx operates at a maximum speed of 56 Gb/s with chip-on board(COB)assembly.The 28 Gb/s NRZ eye diagram shows a far-end vertical eye opening of 210 mV with an output amplitude of 351 mV single-ended and the 56 Gb/s PAM-4 eye diagram exhibits far-end eye opening of 33 mV(upper-eye),31 mV(mid-eye),and 28 mV(lower-eye)with an output amplitude of 353 mV single-ended.The recovered 14 GHz clock from the RX exhibits random jitter(RJ)of 469 fs and deterministic jitter(DJ)of 8.76 ps.The 875 Mb/s de-multiplexed data features 593 ps horizontal eye opening with 32.02 ps RJ,at bit-error rate(BER)of 10-5(0.53 UI).The power dissipation of TX and RX are 125 and 181.4 mW,respectively,from a 0.9-V sup-ply. 展开更多
关键词 transceiver(TRx) feed-forward equalizer(FFE) clock and data recovery(CDR) continuous time linear equalizer(ctle)
在线阅读 下载PDF
基于65 nm工艺的双模自适应连续时间线性均衡器设计 被引量:4
9
作者 周云波 杨煜 《固体电子学研究与进展》 CAS 北大核心 2019年第2期138-143,149,共7页
描述了一种双模自适应连续时间线性均衡器(CTLE)的结构和电路设计。提出了一种结合HF-Boost、DC-Degeneration模式的双模CTLE,在5 Gb/s数据速率下提供最大的14 dB信道损耗补偿能力。该CTLE能够手动调节,也能进行基于二维眼图监视器算法... 描述了一种双模自适应连续时间线性均衡器(CTLE)的结构和电路设计。提出了一种结合HF-Boost、DC-Degeneration模式的双模CTLE,在5 Gb/s数据速率下提供最大的14 dB信道损耗补偿能力。该CTLE能够手动调节,也能进行基于二维眼图监视器算法的完全自适应调节。给出了均衡器电路的晶体管级设计和自适应算法引擎的模块级设计,并给出了仿真和测试结果。芯片采用65 nm高性能CMOS工艺制作,低剖面四边形平面封装。 展开更多
关键词 双模 自适应 连续时间线性均衡器 2D眼图监控
原文传递
一种用于背板传输的6.25 Gbps均衡和预加重电路设计
10
作者 张冰 吕晓滑 唐书林 《固体电子学研究与进展》 CSCD 北大核心 2017年第6期410-413,共4页
利用0.35μm SiGe BICMOS工艺,设计了一种接收均衡和发送预加重电路。均衡部分采用2级级联的连续时间线性均衡器,补偿由于传输通道损耗带入的信号高频分量衰减。预加重部分采用了一种新型的开关电容式,电流注入结构进行比特位预加重,对... 利用0.35μm SiGe BICMOS工艺,设计了一种接收均衡和发送预加重电路。均衡部分采用2级级联的连续时间线性均衡器,补偿由于传输通道损耗带入的信号高频分量衰减。预加重部分采用了一种新型的开关电容式,电流注入结构进行比特位预加重,对高频信号进行预补偿,以降低由于信道衰减造成的ISI。测试结果显示该电路速率范围可达DC^6.25Gbps,均衡器最大可补偿-14dB@3.125GHz的信号衰减,驱动器输出预加重比例为6dB。 展开更多
关键词 码间干扰 连续时间线性均衡器 预加重 高速传输
原文传递
A 64-Gb/s 0.33-pJ/Bit PAM4 Receiver Analog Front-End With a Single-Stage Triple-Peaking CTLE Achieving 22.5-dB Boost in 40-nm CMOS Process
11
作者 GUOQING WANG ZHAO ZHANG 《Integrated Circuits and Systems》 2024年第2期103-108,共6页
This work presents a PAM4 receiver analog frontend(AFE)operating up to 64 Gb/s.The electronic integrated circuit(EIC)is fabricated in 40-nm CMOS technology.This AFE is composed of a single-stage Continuous-Time Linear... This work presents a PAM4 receiver analog frontend(AFE)operating up to 64 Gb/s.The electronic integrated circuit(EIC)is fabricated in 40-nm CMOS technology.This AFE is composed of a single-stage Continuous-Time Linear Equalizer(CTLE),a Variable Gain Amplifier(VGA),an input impedance matching network,a buffer stage,and an output buffer.The single-stage triple-peaking CTLE proposed employs current reuse technique and a multi-feedback structure,enabling the adjustment of peaking in the low,mid,and high-frequency bands.Thus,only one-stage CTLE is sufficient to achieve an over-20-dB boost at Nyquist frequency to save power.The VGA adopts an enhanced structure based on the Gilbert cell,where the gain is manipulated by controlling the gate voltage of MOS transistors.The CTLE undergoes variations in its DC gain during the adjustment process to equalize channel losses.The role of the VGA is to stable the DC gain changes induced by the adjustment of the CTLE.The output buffer adopts two stages,aiming to ensure that the gain does not attenuate excessively while maintaining output impedance matching.The AFE consumes 21.1 mW with a supply voltage of 1.5/1 V.It can provide a maximum boost of 22.5 dB,and the data rate reaches up to 64 Gb/s.Additionally,it features peaking adjustment capabilities in the low,mid,and high-frequency bands.Finally,the measurement demonstrates its ability to effectively equalize a channel with a 12-dB loss at the Nyquist frequency of 16 GHz. 展开更多
关键词 Analog front-end(AFE) continuous-time linear equalizer(ctle) VGA triple peaking PAM4 low-power
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部