期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
不同布局规划方法对时序的影响综述
1
作者 蒋家宇 江富荣 《中国集成电路》 2026年第3期60-65,共6页
随着集成电路工艺越来越先进,布局规划对芯片时序收敛的影响日益显著。传统布局方法依赖设计者经验,难以应对多宏单元复杂设计,导致时序收敛效率低下。近年来,自动化布局技术逐渐成熟,显著提升了时序性能与布线质量。本研究基于传统布... 随着集成电路工艺越来越先进,布局规划对芯片时序收敛的影响日益显著。传统布局方法依赖设计者经验,难以应对多宏单元复杂设计,导致时序收敛效率低下。近年来,自动化布局技术逐渐成熟,显著提升了时序性能与布线质量。本研究基于传统布局、自由形式摆放(FFP)、混合FFP、机器学习以及约束机器学习这五种布局方式,在时序层面的表现展开系统综述。重点对比分析五种布局方式在22nm工艺节点下的拥塞状况,以及在多模多角(MMMC)条件下对比分析时序违例情况。研究结果表明,相较于其他四种布局方式,约束机器学习布局通过融合智能预测与物理设计约束,在时序收敛方面表现最优,为高性能低功耗芯片设计提供了有效支撑。 展开更多
关键词 布局规划 时序优化 22nm工艺
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部