期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
基于22nm工艺的GNSS芯片片上偏差的时序分析
1
作者 符强 黄三峰 +3 位作者 纪元法 肖有军 屈康杰 梁家瑞 《桂林电子科技大学学报》 2024年第4期401-408,共8页
静态时序分析是芯片设计的一个重要环节。在22nm工艺下的静态时序分析中,采用传统的OCV方法会导致时序不准确、性能不稳定和设计鲁棒性下降等问题。为了提高时序精确性和缩小设计周期,提出了一种基于22 nm工艺的GNSS导航芯片分析方法,使... 静态时序分析是芯片设计的一个重要环节。在22nm工艺下的静态时序分析中,采用传统的OCV方法会导致时序不准确、性能不稳定和设计鲁棒性下降等问题。为了提高时序精确性和缩小设计周期,提出了一种基于22 nm工艺的GNSS导航芯片分析方法,使用ICC2实现布局布线以及PrimeTime工具实现静态时序分析;将遵循正态分布的局部参数替代固定的全局参数,采用参数式片上偏差技术结合路径分析模式进行建模。实验结果表明,参数式片上偏差与路径相结合建模的分析方法相较于先进式片上偏差技术,WNS优化了约56.2%,TNS改善了约82.2%,总违例路径减少了58.7%,节省了高达50.8%的时序分析时间,验证了参数式片上偏差与路径相结合的方法的优越性,降低了悲观度,提高了时序精确性,缩小了设计周期。 展开更多
关键词 22nm工艺 静态时序分析 先进式片上偏差 参数式片上偏差 路径分析模式
在线阅读 下载PDF
Achronix与Intel合作将推出22nm工艺技术的FPGA产品
2
作者 丛秋波 《电子设计技术 EDN CHINA》 2011年第2期52-52,共1页
2010年6月,Achronix半导体公司与Intel公司合作,已战略性地获得了Intel公司22nm工艺技术的使用权,并计划开发最先进的现场可编程门阵列(FPGA)产品,型号为Speedster22iFPGA产品系列将于2011年的第四季度推出。
关键词 Speedster22i FPGA 22nm Achronix INTEL
原文传递
全新22nm 3D工艺FPGA面向目标应用
3
作者 陆楠 《电子设计技术 EDN CHINA》 2012年第6期24-25,共2页
日前,Achronix正式对外公布其Speedster22i FPGA系列的细节,该系列分为HD和HP两个产品系列,采用了英特尔22nm3D工艺制造,而在Achronix公布产品细节的前一天,英特尔也正式投产基于该工艺的产品。
关键词 22nm FINFET Speedster22i 高端FPGA Achronix
原文传递
高性能流处理器采用22nm 3D三维晶体管技术
4
作者 丛秋波 《电子设计技术 EDN CHINA》 2012年第6期16-16,共1页
专注于网络流处理器(NFP)开发的Netronome公司,日前推出首批基于英特尔业界领先的3D三维晶体管技术的流处理器。Netronome公司亚太区总裁石礼兴表示:"采用英特尔的定制化晶圆代工厂是Netronome的一个关键的差异化因素,
关键词 22nm 3D三维晶体管 流处理器 NETRONOME
原文传递
半导体制造:跟随还是超越摩尔定律 被引量:1
5
作者 李健 《电子产品世界》 2011年第8期25-31,共7页
摩尔定律指引下的半导体工艺车轮不断前行,今年又将碾过全新的制程节点,面对全新工艺对整个产业链的挑战,以及摩尔定律自身的挑战,本文将详细介绍整个半导体产业链如何应对。
关键词 半导体 晶圆 IDM FOUNDRY EDA 28nm 22nm
在线阅读 下载PDF
IC业在拐点生存
6
作者 迎九 《电子产品世界》 2008年第8期74-74,76,78,80,82,83,共6页
分析了IC业的众多特点,例如从90nm向65nm、45nm、32nm、22nm等拐点演进的困难,以及ESL、DFM拐点,制造是设计的拐点,FPGA与ASIC之间的拐点等热门问题。
关键词 EDA 65nm 45nm 22nm 光刻
在线阅读 下载PDF
中科院微电子所22纳米CMOS工艺研发取得突破
7
《自动化信息》 2013年第1期80-80,共1页
近日,中国科学院微电子研究所集成电路先导工艺研发中心在22纳米CMOS关键技术先导研发上取得突破性进展,在国内首次采用后高K工艺成功研制出包含先进的高Ⅺ金属栅模块的22纳米栅长MOSFETs,器件性能表现良好。22纳米CMOS技术是全球正... 近日,中国科学院微电子研究所集成电路先导工艺研发中心在22纳米CMOS关键技术先导研发上取得突破性进展,在国内首次采用后高K工艺成功研制出包含先进的高Ⅺ金属栅模块的22纳米栅长MOSFETs,器件性能表现良好。22纳米CMOS技术是全球正在研究开发的最新一代集成电路制造工艺,各国都投入了巨大资金力争抢占技术制高点:Intel开发的基于三栅器件结构的处理器已于近期实现量产; 展开更多
关键词 中科院 微电子所 22nm CMOS工艺
在线阅读 下载PDF
偏置电压和温度对22 nm FDSOI器件单粒子瞬态的影响研究 被引量:1
8
作者 黄潇枫 李臣明 +4 位作者 王海滨 孙永姝 王亮 郭刚 汪学明 《集成电路与嵌入式系统》 2024年第7期30-36,共7页
针对22 nm FDSOI工艺在辐射环境下的单粒子瞬态问题,基于Sentaurus TCAD仿真工具对22 nm FDSOI NMOS进行建模,仿真研究了22 nm FDSOI NMOS的单粒子瞬态敏感区域,以及不同偏置电压和工作温度对单粒子瞬态的影响机理。仿真结果表明,22 nm ... 针对22 nm FDSOI工艺在辐射环境下的单粒子瞬态问题,基于Sentaurus TCAD仿真工具对22 nm FDSOI NMOS进行建模,仿真研究了22 nm FDSOI NMOS的单粒子瞬态敏感区域,以及不同偏置电压和工作温度对单粒子瞬态的影响机理。仿真结果表明,22 nm FDSOI NMOS的敏感区域为体区和靠近体区的LDD区域;随着偏置电压的升高,漏端总收集电荷逐渐增大,漏端瞬态脉冲电流的脉冲宽度逐渐减小;相较于偏置电压对单粒子瞬态的影响,工作温度对22 nm FDSOI NMOS单粒子瞬态的影响并不明显。 展开更多
关键词 22 nm FDSOI 单粒子瞬态 亚阈值 TCAD
在线阅读 下载PDF
基于22 nm FDSOI RVT工艺的宽范围体偏置调节电路设计
9
作者 蓝浩源 蔡述庭 +6 位作者 熊晓明 王治安 张小辉 王建萍 郭金才 李建忠 李彬鸿 《广东工业大学学报》 CAS 2024年第6期39-44,共6页
泄漏功耗是集成电路应用中的关键问题,体偏置调节技术是最常用的功耗调节技术之一。传统的体偏置调节电路具有偏置电压范围小、多电源电压等问题,不仅增加了整个系统的成本,还限制了体偏置调节技术的优化效果。基于22 nm FDSOI(Fully De... 泄漏功耗是集成电路应用中的关键问题,体偏置调节技术是最常用的功耗调节技术之一。传统的体偏置调节电路具有偏置电压范围小、多电源电压等问题,不仅增加了整个系统的成本,还限制了体偏置调节技术的优化效果。基于22 nm FDSOI(Fully Depleted Silicon On Insulator)RVT(Regular Voltage Threshold)工艺,本文提出一种适用于22 nm FDSOI RVT数字集成电路的宽范围体偏置调节电路,该电路具有可编程的(0 V,±2 V)宽电压输出范围,可实现50 mV的偏置电压分辨率,而且不需要额外的电源输入。基于22 nm FDSOI工艺实现了测试电路,仿真结果表明,本文提出的体偏置调节电路可将测试电路的待机泄漏降低34%~92%,并具有较宽的性能跟踪范围。 展开更多
关键词 22 nm FDSOI 体偏置调节 泄漏功耗 反向偏置
在线阅读 下载PDF
基于V-UPF的GNSS芯片低功耗物理设计与验证
10
作者 曹荀 邓洪高 +3 位作者 孙少帅 肖有军 白杨 江富荣 《桂林电子科技大学学报》 2024年第2期142-147,共6页
导航GNSS芯片作为导航产品发展的核心部件,伴随其工艺制程越来越先进,功耗问题已成为影响其发展的关键因素,同时传统UPF(unified power format)低功耗物理设计流程存在纠错成本高,验证困难等缺点。以TSMC 22 nm工艺下GNSS芯片的DMAREQ_... 导航GNSS芯片作为导航产品发展的核心部件,伴随其工艺制程越来越先进,功耗问题已成为影响其发展的关键因素,同时传统UPF(unified power format)低功耗物理设计流程存在纠错成本高,验证困难等缺点。以TSMC 22 nm工艺下GNSS芯片的DMAREQ_2模块为例,提出一种V-UPF(Verfiery-UPF)流程,在物理设计前后应用VC LP对设计文件全面静态低功耗验证。设计中通过规划多电压域、插入多种特殊低功耗单元,同时对电源开关单元采用daisy chain连接和交叉布局来降低系统功耗,使用Blockage技术降低电压域之间电平信号转化带来的泄露功耗与峰值功耗。最后,通过Prime timePX进行功耗分析。结果表明,在不同的工作环境下,总体功耗最多降低37.4%,静态功耗最多降低45.2%,动态功耗最多降低23.2%,本设计功耗优化效果显著。 展开更多
关键词 UPF VC LP 低功耗验证 22 nm GNSS芯片 功耗优化
在线阅读 下载PDF
Fin Field Effect Transistor with Active 4-Bit Arithmetic Operations in 22 nm Technology
11
作者 S.Senthilmurugan K.Gunaseelan 《Intelligent Automation & Soft Computing》 SCIE 2023年第2期1323-1336,共14页
A design of a high-speed multi-core processor with compact size is a trending approach in the Integrated Circuits(ICs)fabrication industries.Because whenever device size comes down into narrow,designers facing many po... A design of a high-speed multi-core processor with compact size is a trending approach in the Integrated Circuits(ICs)fabrication industries.Because whenever device size comes down into narrow,designers facing many power den-sity issues should be reduced by scaling threshold voltage and supply voltage.Initially,Complementary Metal Oxide Semiconductor(CMOS)technology sup-ports power saving up to 32 nm gate length,but further scaling causes short severe channel effects such as threshold voltage swing,mobility degradation,and more leakage power(less than 32)at gate length.Hence,it directly affects the arithmetic logic unit(ALU),which suffers a significant power density of the scaled multi-core architecture.Therefore,it losses reliability features to get overheating and increased temperature.This paper presents a novel power mini-mization technique for active 4-bit ALU operations using Fin Field Effect Tran-sistor(FinFET)at 22 nm technology.Based on this,a diode is directly connected to the load transistor,and it is active only at the saturation region as a function.Thereby,the access transistor can cutoff of the leakage current,and sleep transis-tors control theflow of leakage current corresponding to each instant ALU opera-tion.The combination of transistors(access and sleep)reduces the leakage current from micro to nano-ampere.Further,the power minimization is achieved by con-necting the number of transistors(6T and 10T)of the FinFET structure to ALU with 22 nm technology.For simulation concerns,a Tanner(T-Spice)with 22 nm technology implements the proposed design,which reduces threshold vol-tage swing,supply power,leakage current,gate length delay,etc.As a result,it is quite suitable for the ALU architecture of a high-speed multi-core processor. 展开更多
关键词 FinFET(22 nm)technology diode connection arithmetic logic unit reduce threshold voltage swing gate length delay leakage power
在线阅读 下载PDF
22 nm带隙基准电压源的设计
12
作者 郭苹苹 《科技创新与应用》 2022年第5期97-100,共4页
集成电路的核心器件尺寸越来越小,传统工艺逐渐不能满足要求。文章基于Global Foundries 22 nm FDSOI先进工艺,利用自偏置折叠共源共栅运算放大器,设计了一款带隙基准电压源,仿真结果表明,在电源电压为1.53~1.8 V范围内,输出电压为800 ... 集成电路的核心器件尺寸越来越小,传统工艺逐渐不能满足要求。文章基于Global Foundries 22 nm FDSOI先进工艺,利用自偏置折叠共源共栅运算放大器,设计了一款带隙基准电压源,仿真结果表明,在电源电压为1.53~1.8 V范围内,输出电压为800 mV;在不同的工艺角下,温度从-40~125℃变化,输出电压在786.3~806.5 mV之间,变化范围为-14~6.5 mV,精确度为-1.75%~0.81%。 展开更多
关键词 带隙基准 22 nm全耗尽绝缘体上硅 温度系数
在线阅读 下载PDF
22 nm低压差线性稳压器的设计
13
作者 郭苹苹 《科技创新与应用》 2022年第4期108-110,113,共4页
片上系统芯片对电源管理电路的要求日益提高,通过深入研究,采用Global Foundries 22 nm FDSOI先进工艺设计一款低压差线性稳压器,仿真结果显示,在温度为25℃,电源电压为1.8 V时,LDO电路稳定输出电压为800 mV,最大负载电流为30 mA;负载... 片上系统芯片对电源管理电路的要求日益提高,通过深入研究,采用Global Foundries 22 nm FDSOI先进工艺设计一款低压差线性稳压器,仿真结果显示,在温度为25℃,电源电压为1.8 V时,LDO电路稳定输出电压为800 mV,最大负载电流为30 mA;负载电流在1μA到30 mA工作时,负载调整率为0.04 m V/mA,线性调整率为0.2%,低频时电源电压抑制比(PSRR)为61.26 dB,并且在稳定性方面表现良好。 展开更多
关键词 低压差线性稳压器 22 nm全耗尽绝缘体上硅 稳定性
在线阅读 下载PDF
刊首语
14
《微电脑世界》 2011年第12期2-2,共1页
2012 再有一个月时间,我们就要进入2012年了。一部古老的历法,一部电影,一些所谓科学家的预测,让这个即将到来的年份充满悲剧色彩。然而实际上2012年值得我们期待的东西很多很多,而且与IT巨变频发的2011年相比,2012年将使很多事... 2012 再有一个月时间,我们就要进入2012年了。一部古老的历法,一部电影,一些所谓科学家的预测,让这个即将到来的年份充满悲剧色彩。然而实际上2012年值得我们期待的东西很多很多,而且与IT巨变频发的2011年相比,2012年将使很多事情变得明朗,并且将会有很多新技术新产品值得我们期待。我列举了数个,姑且作为我自己的2012年期待列表。 展开更多
关键词 2012年 新技术 22nm工艺处理器 IPAD3 联网汽车 微投影
原文传递
Challenges of 22 nm and beyond CMOS technology 被引量:8
15
作者 HUANG Ru WU HanMing +8 位作者 KANG JinFeng XIAO DeYuan SHI XueLong AN Xia TIAN Yu WANG RunSheng ZHANG LiangLiang ZHANG Xing WANG YangYuan 《Science in China(Series F)》 2009年第9期1491-1533,共43页
It is predicted that CMOS technology will probably enter into 22 nm node around 2012. Scaling of CMOS logic technology from 32 to 22 nm node meets more critical issues and needs some significant changes of the technol... It is predicted that CMOS technology will probably enter into 22 nm node around 2012. Scaling of CMOS logic technology from 32 to 22 nm node meets more critical issues and needs some significant changes of the technology, as well as integration of the advanced processes. This paper will review the key processing technologies which can be potentially integrated into 22 nm and beyond technology nodes, including double patterning technology with high NA water immersion lithography and EUV lithography, new device architectures, high K/metal gate (HK/MG) stack and integration technology, mobility enhancement technologies, source/drain engineering and advanced copper interconnect technology with ultra-low-k process. 展开更多
关键词 CMOS technology 22 nm technology node device architectures metal gate^high K dielectrics ultra low K dielectrics
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部