期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
支持多播路径传输的片上网络并行测试方法
被引量:
4
1
作者
方芳
董建波
+1 位作者
韩银和
李晓维
《电子测量与仪器学报》
CSCD
2010年第10期911-917,共7页
针对基于NoC互连方式,具有多播路径传输功能的多核系统芯片,提出多播路径测试方法(Multicast paths testing method,MPTM)。首先,提出同构核的测试访问路径生成(test access path generation,TAPG)算法,消除路径死锁。其次,提出了支持...
针对基于NoC互连方式,具有多播路径传输功能的多核系统芯片,提出多播路径测试方法(Multicast paths testing method,MPTM)。首先,提出同构核的测试访问路径生成(test access path generation,TAPG)算法,消除路径死锁。其次,提出了支持片上响应比较的多播测试机制。最后,利用NoC中的虚通道设计,优化多条测试访问路径组合。实验结果表明,本方法比串行测试方法至少减少85%的测试时间;随着网络规模的扩大,效果更好。实验证明,同构核的集中分布也有利于进一步减少测试时间。
展开更多
关键词
片上网络
系统芯片
多播通信
同构核
测试访问路径
在线阅读
下载PDF
职称材料
SoC测试中IP核透明路径的构建
被引量:
1
2
作者
王飞
谭明
+1 位作者
何道君
徐金甫
《计算机工程》
CAS
CSCD
北大核心
2009年第1期224-225,228,共3页
大量IP核复用于SoC中,给IP核的测试复用带来困难。该文给出一种基于透明路径的测试访问机制构建方法,对PARWAN处理器构建透明路径。实验结果表明,增加透明路径后的PARWAN处理器只增加少量占用的资源。将构建了透明路径的PARWAN处理器作...
大量IP核复用于SoC中,给IP核的测试复用带来困难。该文给出一种基于透明路径的测试访问机制构建方法,对PARWAN处理器构建透明路径。实验结果表明,增加透明路径后的PARWAN处理器只增加少量占用的资源。将构建了透明路径的PARWAN处理器作为测试访问机制应用于SoC中,对其他IP核进行测试,能减少测试向量施加时间。
展开更多
关键词
测试访问机制
透明路径
扇出分支
在线阅读
下载PDF
职称材料
系统芯片IP核透明路径构建中的可测性分析
3
作者
邢建辉
王红
+1 位作者
杨士元
成本茂
《计算机工程》
CAS
CSCD
北大核心
2007年第3期6-8,14,共4页
系统芯片的设计方法为测试技术带来新挑战。知识产权模块(IP核)测试访问机制成为测试复用的关键。构建IP核透明路径会对电路的故障覆盖率产生影响。基于门级透明路径的构建方法,通过分析插入电路的控制门和多路器的激活和传播条件,对路...
系统芯片的设计方法为测试技术带来新挑战。知识产权模块(IP核)测试访问机制成为测试复用的关键。构建IP核透明路径会对电路的故障覆盖率产生影响。基于门级透明路径的构建方法,通过分析插入电路的控制门和多路器的激活和传播条件,对路径构建对于IP核单固定型故障覆盖率的影响进行分析,给出可测性条件和故障覆盖率的计算公式,无需故障仿真即可估计构造透明路径后电路的故障覆盖率。通过故障仿真实验,证明该故障覆盖率的分析和计算方法是有效的。
展开更多
关键词
系统芯片
测试访问机制
透明路径
IP核
可测性分析
在线阅读
下载PDF
职称材料
构造SoC级透明路径的0-1规划方法
4
作者
邢建辉
王红
+1 位作者
杨士元
成本茂
《清华大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007年第1期147-149,153,共4页
为解决如何以低面积开销为系统芯片(SoC)构建透明路径测试访问机制从而有效进行测试复用的问题,提出了SoC级透明路径构建方法,将透明路径构建问题转化为0-1规划问题,同时考虑测试调度,以缩短测试加载时间和减小面积开销为优化目标,利用I...
为解决如何以低面积开销为系统芯片(SoC)构建透明路径测试访问机制从而有效进行测试复用的问题,提出了SoC级透明路径构建方法,将透明路径构建问题转化为0-1规划问题,同时考虑测试调度,以缩短测试加载时间和减小面积开销为优化目标,利用IP模块内部的透明路径和模块间互连关系为每个待测模块构建测试访问通路。实验结果表明:该透明路径构建方法的面积开销比Ghosh方法降低50%,测试加载时间比Yoneda方法大大缩短,验证了该方法的有效性。
展开更多
关键词
测试和检验
系统芯片
测试访问机制
透明路径
整数规划
原文传递
题名
支持多播路径传输的片上网络并行测试方法
被引量:
4
1
作者
方芳
董建波
韩银和
李晓维
机构
合肥工业大学
中国科学院计算机系统结构重点实验室
出处
《电子测量与仪器学报》
CSCD
2010年第10期911-917,共7页
基金
国家"973"重点基础研究发展计划(编号:2005CB321604)
国家自然科学基金重点项目(编号:70631003)
博士点基金新教师项目(编号:200803591033)
文摘
针对基于NoC互连方式,具有多播路径传输功能的多核系统芯片,提出多播路径测试方法(Multicast paths testing method,MPTM)。首先,提出同构核的测试访问路径生成(test access path generation,TAPG)算法,消除路径死锁。其次,提出了支持片上响应比较的多播测试机制。最后,利用NoC中的虚通道设计,优化多条测试访问路径组合。实验结果表明,本方法比串行测试方法至少减少85%的测试时间;随着网络规模的扩大,效果更好。实验证明,同构核的集中分布也有利于进一步减少测试时间。
关键词
片上网络
系统芯片
多播通信
同构核
测试访问路径
Keywords
networks-on-chip
system-on-chip
multicast communication
homogenous cores
test access path
分类号
TP306.2 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
SoC测试中IP核透明路径的构建
被引量:
1
2
作者
王飞
谭明
何道君
徐金甫
机构
解放军信息工程大学电子技术学院
总参谋部第五十一研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2009年第1期224-225,228,共3页
文摘
大量IP核复用于SoC中,给IP核的测试复用带来困难。该文给出一种基于透明路径的测试访问机制构建方法,对PARWAN处理器构建透明路径。实验结果表明,增加透明路径后的PARWAN处理器只增加少量占用的资源。将构建了透明路径的PARWAN处理器作为测试访问机制应用于SoC中,对其他IP核进行测试,能减少测试向量施加时间。
关键词
测试访问机制
透明路径
扇出分支
Keywords
test
access
Mechanism(TAM)
transparent
path
fanout branches
分类号
TN407 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
系统芯片IP核透明路径构建中的可测性分析
3
作者
邢建辉
王红
杨士元
成本茂
机构
清华大学自动化系
出处
《计算机工程》
CAS
CSCD
北大核心
2007年第3期6-8,14,共4页
基金
国家自然科学基金资助项目(90207016)
文摘
系统芯片的设计方法为测试技术带来新挑战。知识产权模块(IP核)测试访问机制成为测试复用的关键。构建IP核透明路径会对电路的故障覆盖率产生影响。基于门级透明路径的构建方法,通过分析插入电路的控制门和多路器的激活和传播条件,对路径构建对于IP核单固定型故障覆盖率的影响进行分析,给出可测性条件和故障覆盖率的计算公式,无需故障仿真即可估计构造透明路径后电路的故障覆盖率。通过故障仿真实验,证明该故障覆盖率的分析和计算方法是有效的。
关键词
系统芯片
测试访问机制
透明路径
IP核
可测性分析
Keywords
System on chip (SoC)
test
access
mechanism (TAM)
Transparency
path
Intellectual property (IP) core
test
ability analysis
分类号
TN407 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
构造SoC级透明路径的0-1规划方法
4
作者
邢建辉
王红
杨士元
成本茂
机构
清华大学自动化系
出处
《清华大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007年第1期147-149,153,共4页
基金
国家"九七三"基础研究项目(2005CB321604)
国家自然科学基金资助项目(90207016)
文摘
为解决如何以低面积开销为系统芯片(SoC)构建透明路径测试访问机制从而有效进行测试复用的问题,提出了SoC级透明路径构建方法,将透明路径构建问题转化为0-1规划问题,同时考虑测试调度,以缩短测试加载时间和减小面积开销为优化目标,利用IP模块内部的透明路径和模块间互连关系为每个待测模块构建测试访问通路。实验结果表明:该透明路径构建方法的面积开销比Ghosh方法降低50%,测试加载时间比Yoneda方法大大缩短,验证了该方法的有效性。
关键词
测试和检验
系统芯片
测试访问机制
透明路径
整数规划
Keywords
test
and check
system on chip (SoC)
test
access
mechanism (TAM)
transparency
path
integer programming
分类号
TN407 [电子电信—微电子学与固体电子学]
原文传递
题名
作者
出处
发文年
被引量
操作
1
支持多播路径传输的片上网络并行测试方法
方芳
董建波
韩银和
李晓维
《电子测量与仪器学报》
CSCD
2010
4
在线阅读
下载PDF
职称材料
2
SoC测试中IP核透明路径的构建
王飞
谭明
何道君
徐金甫
《计算机工程》
CAS
CSCD
北大核心
2009
1
在线阅读
下载PDF
职称材料
3
系统芯片IP核透明路径构建中的可测性分析
邢建辉
王红
杨士元
成本茂
《计算机工程》
CAS
CSCD
北大核心
2007
0
在线阅读
下载PDF
职称材料
4
构造SoC级透明路径的0-1规划方法
邢建辉
王红
杨士元
成本茂
《清华大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2007
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部