This paper analyses the performance of the ATM switch fabric with Combined-Input/ Output Buffering(C-IOB) under two different service principles for the cells at the head of line (HOL) positions of input buffers: Firs...This paper analyses the performance of the ATM switch fabric with Combined-Input/ Output Buffering(C-IOB) under two different service principles for the cells at the head of line (HOL) positions of input buffers: First Come First Service (FCFS)/Random Service(RS) for the set of HOL cells addressed to a given output port with different/same "age" (the waiting time at the HOL position) and Pure Random Service(PRS) for all HOL cells addressed to a given output port regardless of their "ages" while the Queue Loss (QL) transfer scheme is adopted for interaction between input and output buffers in the ATM switch fabric. The results obtained show that the C-IOB ATM switch fabric with PRS service policy and the QL transfer scheme is better than other buffering ATM switch fabrics.展开更多
列级读出电路是目前提升平面图像传感器读出效率最为明显的方式,但是对于亿级像素超大面阵规模下的大数据大负载高速读出,列级到输出级并串转换中的列级缓冲设计面临极大的挑战.本文提出一种基于双反馈环路的列级缓冲设计方法,该方法通...列级读出电路是目前提升平面图像传感器读出效率最为明显的方式,但是对于亿级像素超大面阵规模下的大数据大负载高速读出,列级到输出级并串转换中的列级缓冲设计面临极大的挑战.本文提出一种基于双反馈环路的列级缓冲设计方法,该方法通过在列级缓冲的近端输出与远端输出间实现双反馈环路,有效抑制了列级总线的超大寄生参数对建立时间的影响,同时确保了低噪声高动态下的模拟信号精度.基于55 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺,在一款12288×12288像素规模的红外图像传感器中进行了成功的应用,结果表明:与传统列级缓冲相比,本文提出的双反馈环路列级缓冲设计方法可以将上升建立时间缩短23.4%,下降建立时间缩短21.9%,亿级高速图像传感器的帧率提升29.6%.展开更多
针对高速数字视频系统印刷电路板(PCB)设计中由于传输线的高频特性导致的信号完整性问题,通过输入/输出缓冲器信息规范(input/output buffer information specification,IBIS)模型对TI公司提供的TMS320DM642芯片扩展的外部存储器的反射...针对高速数字视频系统印刷电路板(PCB)设计中由于传输线的高频特性导致的信号完整性问题,通过输入/输出缓冲器信息规范(input/output buffer information specification,IBIS)模型对TI公司提供的TMS320DM642芯片扩展的外部存储器的反射仿真以及对同步动态随机存储器(SDRAM)的时序仿真来优化数字视频系统的PCB的设计.结果表明,使用这些设计方案可以有效地提高信号完整性,从而增强高速数字视频系统的可靠性.展开更多
文摘This paper analyses the performance of the ATM switch fabric with Combined-Input/ Output Buffering(C-IOB) under two different service principles for the cells at the head of line (HOL) positions of input buffers: First Come First Service (FCFS)/Random Service(RS) for the set of HOL cells addressed to a given output port with different/same "age" (the waiting time at the HOL position) and Pure Random Service(PRS) for all HOL cells addressed to a given output port regardless of their "ages" while the Queue Loss (QL) transfer scheme is adopted for interaction between input and output buffers in the ATM switch fabric. The results obtained show that the C-IOB ATM switch fabric with PRS service policy and the QL transfer scheme is better than other buffering ATM switch fabrics.
文摘列级读出电路是目前提升平面图像传感器读出效率最为明显的方式,但是对于亿级像素超大面阵规模下的大数据大负载高速读出,列级到输出级并串转换中的列级缓冲设计面临极大的挑战.本文提出一种基于双反馈环路的列级缓冲设计方法,该方法通过在列级缓冲的近端输出与远端输出间实现双反馈环路,有效抑制了列级总线的超大寄生参数对建立时间的影响,同时确保了低噪声高动态下的模拟信号精度.基于55 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺,在一款12288×12288像素规模的红外图像传感器中进行了成功的应用,结果表明:与传统列级缓冲相比,本文提出的双反馈环路列级缓冲设计方法可以将上升建立时间缩短23.4%,下降建立时间缩短21.9%,亿级高速图像传感器的帧率提升29.6%.
文摘针对高速数字视频系统印刷电路板(PCB)设计中由于传输线的高频特性导致的信号完整性问题,通过输入/输出缓冲器信息规范(input/output buffer information specification,IBIS)模型对TI公司提供的TMS320DM642芯片扩展的外部存储器的反射仿真以及对同步动态随机存储器(SDRAM)的时序仿真来优化数字视频系统的PCB的设计.结果表明,使用这些设计方案可以有效地提高信号完整性,从而增强高速数字视频系统的可靠性.