期刊文献+
共找到47篇文章
< 1 2 3 >
每页显示 20 50 100
USB设备控制器IP Core的设计与实现 被引量:1
1
作者 孙丰军 余春暄 《微计算机信息》 北大核心 2005年第11Z期80-81,126,共3页
本文介绍一款USB设备控制器IPCORE的设计与实现。论文首先介绍了USB设备控制器的设计原理,模块划分及每个模块的功能。然后介绍了该IPCORE在ModelsimSE中的功能仿真及FPGA验证结果。
关键词 usb设备控制器 IP core Verflog FPGA
在线阅读 下载PDF
USB IP Core的Verilog HDL语言设计方法
2
作者 凌朝东 刘蓉 +1 位作者 林春德 戴在平 《莆田学院学报》 2002年第3期48-52,共5页
通用串行总线(USB)作为一种崭新的微机总线接口规范,具有即插即用、扩展方便等优点,已成为计算机必备的一个接口。采用VerilogHDL语言设计USBIPCore,分析时序设计要点。实现对主机发送的标准设备请求,返回设备描述符、传送数据等操作,并... 通用串行总线(USB)作为一种崭新的微机总线接口规范,具有即插即用、扩展方便等优点,已成为计算机必备的一个接口。采用VerilogHDL语言设计USBIPCore,分析时序设计要点。实现对主机发送的标准设备请求,返回设备描述符、传送数据等操作,并在MaxplusⅡ环境下进行了波形仿真和时序分析。时序仿真满足设计要求。 展开更多
关键词 设计方法 IP core usb VERILOG HDL语言 标准设备描述符 数字逻辑系统 串行总线 微机总线接口
在线阅读 下载PDF
USB IPCore的设计
3
作者 孙文剑 陆光华 《浙江万里学院学报》 2003年第4期82-87,共6页
USB(通用串行总线)是一种新的外设连接技术,凭借其速度上的优势和良好的通用性等优点得到了广大使用者的认可,已经逐步成为PC机的一种标准接口.USB设备端接口控制芯片是一个USB应用设备与主机通信的桥梁,而USB内核(USB Core)则是芯片内... USB(通用串行总线)是一种新的外设连接技术,凭借其速度上的优势和良好的通用性等优点得到了广大使用者的认可,已经逐步成为PC机的一种标准接口.USB设备端接口控制芯片是一个USB应用设备与主机通信的桥梁,而USB内核(USB Core)则是芯片内部的一个关键模块.本文以USB设备端接口控制芯片的设计项目为背景,简单介绍了USB1.1规范的协议层内容,讨论了USB设备控制芯片的整体框架,重点描述了芯片中USB内核的功能结构及设计思路,此外,还介绍了对USB内核的功能仿真和系统验证. 展开更多
关键词 usb IP core设计 IP core验证
在线阅读 下载PDF
高速USB IP核的设计与开发 被引量:6
4
作者 付华杰 刘丽君 张遂南 《微电子学与计算机》 CSCD 北大核心 2008年第7期127-129,共3页
嵌入式系统向小型化和低功耗的方向发展要求减小板级设计的面积提高速率.基于以上设计的要求对USB系统进行模块划分并利用Verilog语言设计出高速USB接口IP核.经过仿真验证,该IP核满足USB2.0的传输要求.
关键词 usb 通信接口 IP核 FPGA
在线阅读 下载PDF
USB2.0设备控制器IP核的Verilog HDL设计 被引量:3
5
作者 周芳 吴宁 《南京师范大学学报(工程技术版)》 CAS 2003年第4期66-70,共5页
介绍了一种设计USB 2 0设备控制器IP核的方法 .着重分析了UTMI接口、协议层、存储器接口、仲裁器及控制和状态寄存器等几个结构模块及其设计 .使用上述方法在XilinxISE软件平台上 ,实现了USB 2
关键词 usb IP核 VERILOG HDL
在线阅读 下载PDF
一种嵌入式USB2.0主机控制器IP核的研究与设计 被引量:2
6
作者 胡锦 胡立琴 陈训亮 《微电子学与计算机》 CSCD 北大核心 2009年第1期133-136,共4页
用硬件描述语言verilogHDL设计实现了一种嵌入式USB2.0主机控制器IP核,简要介绍了嵌入式USB主机设计背景,重点描述了USB主机控制器IP核的结构划分和各模块的设计分析,最后给出了nc-verilog功能仿真方案以及FPGA验证方案.通过nc-verilog... 用硬件描述语言verilogHDL设计实现了一种嵌入式USB2.0主机控制器IP核,简要介绍了嵌入式USB主机设计背景,重点描述了USB主机控制器IP核的结构划分和各模块的设计分析,最后给出了nc-verilog功能仿真方案以及FPGA验证方案.通过nc-verilog功能仿真及FPGA验证表明,此IP核可以作为一个独立模块应用到嵌入式系统中. 展开更多
关键词 usb主机 IP核 控制器 FPGA
在线阅读 下载PDF
基于FPGA的USB控制器IP核设计 被引量:2
7
作者 冉全 钱环环 《兵工自动化》 2008年第4期88-89,96,共3页
根据USB1.1通信协议,设计基于AlteraFPGA的USB控制器核,包括接口电路设计,USB控制器设计。其接口电路负责连接USB控制器和微控制器,实现微控制器总线与SIE控制总线和EP0总线上的信号转换;USB控制器实现SIE控制、端点、EP0及收发器总线... 根据USB1.1通信协议,设计基于AlteraFPGA的USB控制器核,包括接口电路设计,USB控制器设计。其接口电路负责连接USB控制器和微控制器,实现微控制器总线与SIE控制总线和EP0总线上的信号转换;USB控制器实现SIE控制、端点、EP0及收发器总线上信号的转换。所有信号都是由采用带清除预置功能的DFF触发器实现的,信号与信号的转换都是由组合逻辑电路来实现的。 展开更多
关键词 FPGA usb IP核
在线阅读 下载PDF
USB1.1设备控制器IP核的设计与实现 被引量:1
8
作者 杨先文 李峥 +1 位作者 王安 张宇 《小型微型计算机系统》 CSCD 北大核心 2010年第11期2300-2304,共5页
针对安全USB设备与PC主机数据通信的需要,依据USB1.1标准规范,文章设计一种USB1.1设备控制器IP核.该控制器IP核支持全速模式下控制、批量、中断三种传输方式,且传输端点数可配置.基于FPGA平台,对控制器IP核进行了实现,并在8051的配合下... 针对安全USB设备与PC主机数据通信的需要,依据USB1.1标准规范,文章设计一种USB1.1设备控制器IP核.该控制器IP核支持全速模式下控制、批量、中断三种传输方式,且传输端点数可配置.基于FPGA平台,对控制器IP核进行了实现,并在8051的配合下对实现进行了测试.测试结果表明其与主机之间的数据通信是可行的,可应用于SoC集成设计,为密码安全USB设备的开发奠定了基础. 展开更多
关键词 通用串行总线 usb协议 IP核 FPGA 微控制器
在线阅读 下载PDF
可配置总线接口USB控制器IP核的设计与实现 被引量:1
9
作者 张建民 李思昆 黎铁军 《微电子学》 CAS CSCD 北大核心 2004年第6期640-643,共4页
 设计并实现了USB1.1器件IP软核、固核和硬核。详细介绍了USBIP软核的设计和验证技术以及基于0.18μm标准单元的固核与硬核的实现方法。为了提高USBIP的可重用性,引入了总线适配器和可配置总线接口IP核的概念,设计了三种总线适配器。对...  设计并实现了USB1.1器件IP软核、固核和硬核。详细介绍了USBIP软核的设计和验证技术以及基于0.18μm标准单元的固核与硬核的实现方法。为了提高USBIP的可重用性,引入了总线适配器和可配置总线接口IP核的概念,设计了三种总线适配器。对USBIP核的可配置端点数及基于FPGA的三种总线适配器进行了性能分析和评价。 展开更多
关键词 通用串行接口 IP核 软核/固核/硬核 总线适配器 可配置总线接口
在线阅读 下载PDF
USB 3.0控制端点的功能验证方法 被引量:5
10
作者 吴从中 王杰 +1 位作者 James Y.Wang 吴雨多 《电子测量与仪器学报》 CSCD 2012年第6期508-513,共6页
根据USB 3.0协议,提出一种可用于指导USB 3.0设备控制器IP核控制端点的功能验证的方法。以控制端点和控制传输的功能及特点为基础,从测试平台的搭建出发,按照控制传输的设置阶段、数据阶段和状态阶段分别给出了USB 3.0主机和设备的控制... 根据USB 3.0协议,提出一种可用于指导USB 3.0设备控制器IP核控制端点的功能验证的方法。以控制端点和控制传输的功能及特点为基础,从测试平台的搭建出发,按照控制传输的设置阶段、数据阶段和状态阶段分别给出了USB 3.0主机和设备的控制端点之间的交互所必须遵循的规则。另外,整个验证流程采用流程控制状态机来加以控制。最后以一款USB 3.0设备控制器IP核作为测试对象,对该验证方法进行了实践检验,验证结果显示该验证方法可以用于指导USB 3.0设备控制器IP核控制端点的功能验证工作。 展开更多
关键词 usb 3.0设备控制器 IP核 控制端点 功能验证
在线阅读 下载PDF
基于SOPC的USB设备控制器IP核设计 被引量:3
11
作者 戴迎珺 《计算机工程与设计》 CSCD 北大核心 2008年第20期5234-5236,共3页
可编程片上系统将处理器、存储器I、/O接口等系统设计必需的功能模块集成到一个可编程逻辑器件上,具有灵活的设计方式、可裁减、可扩充、可升级等优点,并具备软件硬件在系统可编程的功能。详细给出了基于Altera公司的SOPC器件完成USB设... 可编程片上系统将处理器、存储器I、/O接口等系统设计必需的功能模块集成到一个可编程逻辑器件上,具有灵活的设计方式、可裁减、可扩充、可升级等优点,并具备软件硬件在系统可编程的功能。详细给出了基于Altera公司的SOPC器件完成USB设备控制器IP核的设计方法和过程。首先是对USB控制器IP核功能模块的划分,然后是分模块进行具体的设计。重点讲述了串行接口引擎控制状态机和端点控制器的设计。最后,在实现USB设备控制器的基础上,对整个设计进行对仿真、验证和综合。 展开更多
关键词 通用串行总线 可编程片上系统 IP核 串行接口引擎 端点控制器
在线阅读 下载PDF
基于DSP和VDK内核的USB通信系统 被引量:1
12
作者 陈元林 汤心溢 《计算机工程》 CAS CSCD 北大核心 2010年第17期258-259,263,共3页
针对ADSP-TS201 DSP的USB通信需求,设计一个完整的USB通信系统,其中,硬件系统采用CY7C68013A USB控制器和FPGA扩展USB主机接口,软件系统引入VDK实时内核、消息函数注册机制和数据缓冲队列。该通信系统可以提高USB通信资源的利用率,提供... 针对ADSP-TS201 DSP的USB通信需求,设计一个完整的USB通信系统,其中,硬件系统采用CY7C68013A USB控制器和FPGA扩展USB主机接口,软件系统引入VDK实时内核、消息函数注册机制和数据缓冲队列。该通信系统可以提高USB通信资源的利用率,提供友好的通信接口,便于应用程序调用。 展开更多
关键词 DSP芯片 usb接口 VDK内核 CY7C68013A控制器 消息注册 数据缓冲队列
在线阅读 下载PDF
USB2.0设备控制器IP核设计 被引量:1
13
作者 金钊 《电子科技》 2007年第4期18-21,26,共5页
通用串行总线技术是一种为实现计算机与各种外设进行数据交换提出的工业标准。它具有快速、双向、支持实时传输、支持即插即用等技术优点。其控制核心包括USB主机控制器和设备控制器。文中设计了符合USB2.0规范的USB设备控制器IP软核... 通用串行总线技术是一种为实现计算机与各种外设进行数据交换提出的工业标准。它具有快速、双向、支持实时传输、支持即插即用等技术优点。其控制核心包括USB主机控制器和设备控制器。文中设计了符合USB2.0规范的USB设备控制器IP软核。首先通过对USB2.0设备控制器进行分析,为设计划分层次和模块;然后逐个模块地进行结构设计和细节设计;最后对USB设备控制器的设计进行整体逻辑功能仿真。 展开更多
关键词 usb控制器 usb UTM usb SIE IP核
在线阅读 下载PDF
双核嵌入式处理器的低成本USB接口设计
14
作者 叶志龙 张刚 李静 《太原理工大学学报》 CAS 北大核心 2006年第4期446-449,共4页
对照数据手册的时序要求优化硬件逻辑设计,解决了双核嵌入式处理器TMS320VC5471和USB芯片PDIUSBD12时序不兼容的问题。在此基础上完成了USB系统的底层固件编程,顺利实现了双核嵌入式处理器与USB部件的通信。最后详细介绍了USB的工作原... 对照数据手册的时序要求优化硬件逻辑设计,解决了双核嵌入式处理器TMS320VC5471和USB芯片PDIUSBD12时序不兼容的问题。在此基础上完成了USB系统的底层固件编程,顺利实现了双核嵌入式处理器与USB部件的通信。最后详细介绍了USB的工作原理及初始化枚举等的工作过程。由于PDIUSBD12有价格低廉、性能可靠等诸多优点,所以既保证了USB系统的整体性能,又有效地降低了ARM系统的成本。 展开更多
关键词 时序 固件编程 usb 双核处理器
在线阅读 下载PDF
基于WISHBONE片上总线的USB2.0设备控制器IP核的设计 被引量:1
15
作者 孙爱良 徐磊 《自动化与仪器仪表》 2009年第1期29-31,共3页
随着SOC技术的广泛发展和USB协议的普遍应用,在芯片设计时嵌入USB设备控制器IP核变得越来越重要。WISHBONE片上总线为IP核的相互通信提供了一种更为简单灵活的实现方法。本文基于WISHBONE片上总线,设计了符合USB2.0协议的设备控制器IP软... 随着SOC技术的广泛发展和USB协议的普遍应用,在芯片设计时嵌入USB设备控制器IP核变得越来越重要。WISHBONE片上总线为IP核的相互通信提供了一种更为简单灵活的实现方法。本文基于WISHBONE片上总线,设计了符合USB2.0协议的设备控制器IP软核,并通过仿真验证,符合设备使用要求。 展开更多
关键词 SOC IP软核 WISHBONE总线 usb设备控制器
在线阅读 下载PDF
基于SOC+USB的高精度便携式差阻传感器检测仪
16
作者 彭辉 李豹 +1 位作者 舒乃秋 李自品 《仪表技术与传感器》 CSCD 北大核心 2009年第3期25-26,29,共3页
介绍了一种针对差阻传感器的特点研制的差阻传感器便携式检测仪。检测仪采用了高性能SOC(system-on-a-chip)芯片和USB通讯技术,五芯测量法解决了差阻传感器测量中长引线、接线电阻引入误差等问题,24位A/D转换器构成的高精度采样电路有... 介绍了一种针对差阻传感器的特点研制的差阻传感器便携式检测仪。检测仪采用了高性能SOC(system-on-a-chip)芯片和USB通讯技术,五芯测量法解决了差阻传感器测量中长引线、接线电阻引入误差等问题,24位A/D转换器构成的高精度采样电路有效提高了测量精度,实现了应变和温度数据的采集、显示、存储和查询。测试结果表明:该仪器具有测量精度高、便于携带、操作简单等优点,在实际工程中有着广阔的应用前景。 展开更多
关键词 SOC usb 差阻传感器 五芯测量法
在线阅读 下载PDF
USB设备接口IP核的设计 被引量:4
17
作者 吴小霞 葛元庆 《微电子学与计算机》 CSCD 北大核心 2005年第3期39-42,共4页
讨论了用Verilog硬件描述语言来实现USB设备接口IP核的方法,并进行了FPGA的验证。简要介绍USB系统的体系结构,重点描述USB设备接口IP核的结构划分和各模块的设计思想,最后给出FPGA验证方案及其实验结果,结果表明此IP核可作为一个独立的... 讨论了用Verilog硬件描述语言来实现USB设备接口IP核的方法,并进行了FPGA的验证。简要介绍USB系统的体系结构,重点描述USB设备接口IP核的结构划分和各模块的设计思想,最后给出FPGA验证方案及其实验结果,结果表明此IP核可作为一个独立的模块嵌入到SoC系统中。 展开更多
关键词 usb IP核 VERILOG FPGA SOC
在线阅读 下载PDF
媒体处理器协同仿真平台中集成USB接口的研究 被引量:1
18
作者 陈若愚 姚庆栋 +2 位作者 刘鹏 王维东 蒋志迪 《计算机工程》 EI CAS CSCD 北大核心 2005年第1期225-227,共3页
分析了USB接口总线和媒体处理器的紧密联系,根据USB接口的规范协议,设计了集成于媒体处理器的USB1.1 IP核,开发了驱动程序。并在媒体处理器软硬件协同仿真验证平台上验证了USB核和驱动程序的正确性和稳定性。
关键词 媒体处理器软硬件协同仿真验证平台 usb 驱动程序
在线阅读 下载PDF
USB IP核在深亚微米设计平台中的设计与实现 被引量:1
19
作者 黄志强 林争辉 《微电子学》 CAS CSCD 北大核心 2004年第4期443-445,454,共4页
 将USBIP核集成到一块MP3解码芯片上,其设计在0.18μm工艺平台中进行。它可作为一个成熟的IP核嵌入到其它ASIC芯片中。
关键词 usb IP核 深亚微米设计 ASIC 专用集成电路
在线阅读 下载PDF
一种具有身份认证功能的USB IP核设计与实现 被引量:1
20
作者 李翠 任杰 郁滨 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2013年第5期580-585,共6页
针对USB存储设备身份认证机制容易被旁路,数据安全得不到有效保证的问题,文章给出了安全USB IP核结构,设计了USB系统的身份认证协议,实现了在硬件接口层响应主机端身份认证请求的安全USB IP核。结果表明,该安全USB IP核能够为USB设备上... 针对USB存储设备身份认证机制容易被旁路,数据安全得不到有效保证的问题,文章给出了安全USB IP核结构,设计了USB系统的身份认证协议,实现了在硬件接口层响应主机端身份认证请求的安全USB IP核。结果表明,该安全USB IP核能够为USB设备上层功能层提供统一的身份认证服务,安全性高。 展开更多
关键词 usb设备控制器 安全usb IP核 身份认证协议
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部