期刊文献+
共找到129篇文章
< 1 2 7 >
每页显示 20 50 100
A Novel High-Performance Lekage-Tolerant, Wide Fan-In Domino Logic Circuit in Deep-Submicron Technology
1
作者 Ajay Dadoria Kavita Khare +1 位作者 T. K. Gupta R. P. Singh 《Circuits and Systems》 2015年第4期103-111,共9页
As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design f... As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design for low power consumption, faster circuit speed and high performance. Due to wide fan-in domino logic, its logic gate suffer from noise sensitivity, if we improve sensitivity, sub-threshold and gate oxide leakage current dominate in evaluation network, which increases the power consumption and reduces the performance of the circuit. The proposed circuit improves the dynamic power consumption and reduces the delay which improves the speed of the circuit. Simulation is performed in BISM4 Cadence environment at 65 nm process technology, with supply voltage 1 V at 100 MHz frequency and bottleneck operating temperature of 27&deg;C with CL = 1 fF. From the result average power improvement by proposed circuit 1 & 2 for 8 input OR gate is 10.1%, 15.28% SFLD, 48.56%, 51.49% CKD, 55.17%, 57.71% HSD and improvement of delay is 1.10%, 12.76% SFLD, 19.13%, 28.63% CKD, 4.32%, 15.59% HSD, 19.138%, 44.25% DFD respectively. 展开更多
关键词 high speed Integrated CIRCUIT Dynamic logic CIRCUIT UNITY Noise Gain (UNG) DOMINO logic CIRCUIT Noise Immunity
暂未订购
THE NEW SUPER-HIGH-SPEED DIGITAL CIRCUIT BASED ON LINEAR AND-OR GATES
2
作者 王守觉 石寅 +1 位作者 吴训威 金瓯 《Journal of Electronics(China)》 1995年第4期289-297,共9页
The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-spee... The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-speed and can be multi-cascaded. On the basis of analyzing the high-speed switch units which coordinate with linear AND-OR gates, two kinds of emitter coupled logic circuits are designed. The paper also discusses the design principles of super-high-speed digital circuits, and some examples of combinational and sequential circuits using linear AND-OR gate are given. 展开更多
关键词 LINEAR AND-OR gate Super-high-speed digital CIRCUITS DYL(Duo YUAN logic it means MULTICELL type logic CIRCUITS
在线阅读 下载PDF
High-speed logic gates based on multiple-β transistor
3
作者 吴训威 蒋保伟 《Chinese Science Bulletin》 SCIE EI CAS 1996年第4期343-347,共5页
1 Multiple-β transistor and linear AND-OR gate The high-speed and real-time processing of information requires a higher and higher operating speed for digital-integrated circuits. Making efforts to exploit silicon-in... 1 Multiple-β transistor and linear AND-OR gate The high-speed and real-time processing of information requires a higher and higher operating speed for digital-integrated circuits. Making efforts to exploit silicon-integrated circuits with high speed, scientists pay attention to the bipolar-integrated circuits. 展开更多
关键词 multiple-β TRANSISTOR linear AND-OR GATE differential current SWITCH high-speed logic gate.
在线阅读 下载PDF
基于模糊逻辑生成高铁越区切换数据集
4
作者 成淑婷 王永星 +1 位作者 陆文雪 陆羽琪 《电工技术》 2025年第22期1-3,共3页
在高速铁路场景下,随着列车速度的不断提高,列车经过相邻基站覆盖区域重叠部分的时间大幅缩减,这对传统越区切换数据处理能力提出了更高的要求。基于此背景,提出一种基于模糊逻辑生成高铁越区切换场景数据集的方法,通过设计科学、合理... 在高速铁路场景下,随着列车速度的不断提高,列车经过相邻基站覆盖区域重叠部分的时间大幅缩减,这对传统越区切换数据处理能力提出了更高的要求。基于此背景,提出一种基于模糊逻辑生成高铁越区切换场景数据集的方法,通过设计科学、合理的模糊规则,将输入变量与输出变量“迟滞门限值”紧密关联,显著提高了数据生成的准确性。 展开更多
关键词 越区切换 高铁通信 模糊逻辑 LTE-R
在线阅读 下载PDF
Ultra2 SCSI PCB设计中的阻抗匹配问题 被引量:3
5
作者 赵忠文 曾峦 王建成 《装备指挥技术学院学报》 2000年第4期63-66,共4页
在高速逻辑设计中,需要考虑避免出现振铃、串扰等传输线现象.就此,详细讨论了在Ultra2 SCSI单端和差分模式兼容下PCB的两种输出阻抗及其与连接电缆的阻抗匹配问题的解决方法,简单介绍了在这样的高速逻辑系统中,PCB设计通常要考虑的一些... 在高速逻辑设计中,需要考虑避免出现振铃、串扰等传输线现象.就此,详细讨论了在Ultra2 SCSI单端和差分模式兼容下PCB的两种输出阻抗及其与连接电缆的阻抗匹配问题的解决方法,简单介绍了在这样的高速逻辑系统中,PCB设计通常要考虑的一些其它问题. 展开更多
关键词 Ultra2SCSI Fast—40 PCB 高速逻辑设计
在线阅读 下载PDF
上、下位机数据高速通讯方法及其在大型锻压机中的应用 被引量:6
6
作者 舒招强 谭建平 陈晖 《锻压技术》 CAS CSCD 北大核心 2013年第1期121-126,共6页
分析了大型锻压设备常用监控系统中上位机WinCC系统与下位机S7-300可编程控制器之间数据通讯的局限性,以提高上、下位机数据通讯速率为目的,根据上位机WinCC系统与下位机可编程控制器的特点,提出一种上、下位机数据高速通讯新方法。该... 分析了大型锻压设备常用监控系统中上位机WinCC系统与下位机S7-300可编程控制器之间数据通讯的局限性,以提高上、下位机数据通讯速率为目的,根据上位机WinCC系统与下位机可编程控制器的特点,提出一种上、下位机数据高速通讯新方法。该方法首先通过下位机可编程控制器对现场数据进行高速采集及打包存放,接着采用S7数据通讯协议,通过PROFIBUS工业现场总线将数据包整体传送至上位机WinCC系统,最后在上位机WinCC系统中通过编写C脚本和函数趋势控件对数据进行解包,并实现高速数据记录、显示及查询等功能。对该方法进行了实验测试,并将其应用于300MN模锻水压机工业现场,结果表明,该高速数据通讯方法能够有效解决传统的上位机WinCC系统与下位机S7-300可编程控制器之间数据通讯速率低的问题,研究为上下位机数据高速通讯提供了一种低成本、实用、可靠的解决方案。 展开更多
关键词 数据高速通讯 可编程控制器 WINCC
原文传递
高速FIFO存储芯片IDT7207在虚拟逻辑分析仪设计中的应用 被引量:11
7
作者 李爱华 王章瑞 《仪表技术与传感器》 CSCD 北大核心 2003年第3期39-42,共4页
IDT72 0 7是IDT公司生产的新型先进先出 (FIFO)双端口存储器 ,它具有 32k× 9bit的存储容量 ,外围电路简单 ,不需要地址发生器 ,它由标志控制位来控制其读写操作 ,因而其接口简单、方便 ,能对大容量的数据进行高速缓存。介绍了它的... IDT72 0 7是IDT公司生产的新型先进先出 (FIFO)双端口存储器 ,它具有 32k× 9bit的存储容量 ,外围电路简单 ,不需要地址发生器 ,它由标志控制位来控制其读写操作 ,因而其接口简单、方便 ,能对大容量的数据进行高速缓存。介绍了它的特点和功能 ;并分析了其字深与字长的扩展方法 ;给出了它在数据采集中的应用 ;另外还给出了在设计的虚拟逻辑分析仪中 ,IDT72 0 展开更多
关键词 先进先出存储器(FIFO) 高速数据采集 虚拟逻辑分析仪
在线阅读 下载PDF
核脉冲计数数据采集系统研制 被引量:2
8
作者 赵修良 曹舟 +3 位作者 周剑良 雷龙 金晓峰 贺三军 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第12期1432-1437,共6页
为满足核辐射探测器输出脉冲信号数据采集的需求,基于西门子PLC(S7-200)高速计数器HC4、HC5,研发了核脉冲计数数据采集系统。根据S7-200内嵌高速计数器原理,设计了周期脉冲计数数据采集实验,实验发现符合TTL标准的脉冲信号并不一定能被... 为满足核辐射探测器输出脉冲信号数据采集的需求,基于西门子PLC(S7-200)高速计数器HC4、HC5,研发了核脉冲计数数据采集系统。根据S7-200内嵌高速计数器原理,设计了周期脉冲计数数据采集实验,实验发现符合TTL标准的脉冲信号并不一定能被PLC高速计数器正确进行计数率测量。为此特别设计的甄别电路,满足了核辐射探测器输出信号经过放大器与甄别电路后转换为适合S7-200高速计数器HC4和HC5的输入信号。此外利用S7-200丰富的指令系统,执行核脉冲计数率连续测量和数据处理,并通过文本显示单元完成系统数据实时显示,实现了对核脉冲计数数据采集。 展开更多
关键词 可编程逻辑控制器 高速计数器 甄别电路 连续测量
在线阅读 下载PDF
MOS电流模逻辑加法器结构设计 被引量:1
9
作者 梁蓓 马奎 傅兴华 《微电子学与计算机》 CSCD 北大核心 2013年第2期60-64,共5页
为克服传统静态CMOS电路在高频工作时的缺陷,引入了MOS电流模逻辑(MOS Current Mode Logic,MCML)电路.MCML电路是一种差分对称结构逻辑电路,与传统的CMOS电路比较,在高频段工作时功耗相对较低,具有典型的高速低功耗特性.在对MCML电路的... 为克服传统静态CMOS电路在高频工作时的缺陷,引入了MOS电流模逻辑(MOS Current Mode Logic,MCML)电路.MCML电路是一种差分对称结构逻辑电路,与传统的CMOS电路比较,在高频段工作时功耗相对较低,具有典型的高速低功耗特性.在对MCML电路的开关条件以及具有不同输入端的MCML逻辑门电路进行分析后,提出了实现MCML加法器的两种电路结构,并给出了不同结构的应用条件.仿真结果验证了电路结构设计的有效性. 展开更多
关键词 MCML 高速低功耗电路 加法器结构 差分逻辑电路
在线阅读 下载PDF
模糊逻辑在高速数控中的应用 被引量:1
10
作者 吴光琳 林建平 +1 位作者 李从心 阮雪榆 《机床与液压》 北大核心 2000年第6期45-46,95,共3页
本文提出了一个基于模糊逻辑的速度控制系统。该系统根据测出的高速数控加工中刀具行至行程终点前与行程终点的距离值和模糊集合的相关理论 ,算出此时的刀具应具有的速度值。介绍了该方法的原理 ,阐明了该系统的建立过程的有关技术的处理。
关键词 模糊集合 模糊逻辑 高速数控 速度控制系统
在线阅读 下载PDF
PWM方式控制的水轮机电液调速器研究 被引量:5
11
作者 张忠南 林义忠 +1 位作者 吉慧丹 张海明 《机床与液压》 北大核心 2010年第5期35-37,共3页
设计并开发了一种基于PLC并采用PID控制算法的水轮机电液调速器。该调速器的电液随动系统以高速开关阀为控制核心,采用PWM脉宽调制方法进行控制。并建立水轮机调速系统的数学模型,在MATLAB SimuLink环境下进行仿真。在实验室进行空载状... 设计并开发了一种基于PLC并采用PID控制算法的水轮机电液调速器。该调速器的电液随动系统以高速开关阀为控制核心,采用PWM脉宽调制方法进行控制。并建立水轮机调速系统的数学模型,在MATLAB SimuLink环境下进行仿真。在实验室进行空载状态下的静特性试验及随动系统扰动试验,证明了系统在此工况下具有较优的控制性能。 展开更多
关键词 水轮机调速器 PWM 高速开关阀 PLC
在线阅读 下载PDF
基于线性“与或”门的新型超高速数字电路 被引量:10
12
作者 王守觉 吴训威 +1 位作者 石寅 金瓯 《电子科学学刊》 CSCD 1995年第4期337-344,共8页
本文指出了线性“与或”门与发射极功能逻辑(EFL)的联系,通过理论计算与PSPICE模拟证明了线性“与或”门的极高速工作特性和可多级级联工作能力。在对线性“与或”门所需配用的高速开关分析基础上,设计了两种ECL电路。本文还讨论了应用... 本文指出了线性“与或”门与发射极功能逻辑(EFL)的联系,通过理论计算与PSPICE模拟证明了线性“与或”门的极高速工作特性和可多级级联工作能力。在对线性“与或”门所需配用的高速开关分析基础上,设计了两种ECL电路。本文还讨论了应用线性“与或”门设计超高速数字电路的准则以及有关的组合和时序电路设计实例。 展开更多
关键词 与门 或门 数字电路 双极型 集成电路
在线阅读 下载PDF
建立高速数字I/O缓冲器宏模型的模糊逻辑方法 被引量:3
13
作者 沈建国 郭裕顺 刘公致 《电路与系统学报》 CSCD 北大核心 2010年第3期48-53,共6页
如何构造精确有效的数字电路I/O缓冲器宏模型用于系统级的仿真,是高速电路信号完整性分析中的重要问题。本文提出了一种基于模糊逻辑,对数字电路的I/O缓冲器瞬态行为建模的方法。采用一阶Sugeno模糊系统,用平均分割法生成初始模型,再通... 如何构造精确有效的数字电路I/O缓冲器宏模型用于系统级的仿真,是高速电路信号完整性分析中的重要问题。本文提出了一种基于模糊逻辑,对数字电路的I/O缓冲器瞬态行为建模的方法。采用一阶Sugeno模糊系统,用平均分割法生成初始模型,再通过BP-最小二乘混合学习算法消除误差。模型可综合成SPICE环境下的子电路,应用十分方便。计算实例表明方法是有效的。 展开更多
关键词 高速数字I/O缓冲器 电路宏模型 信号完整性分析 模糊逻辑
在线阅读 下载PDF
基于FPGA的高速数据采集存储系统设计 被引量:19
14
作者 任勇峰 张凯华 程海亮 《电子器件》 CAS 北大核心 2015年第1期135-139,共5页
针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修... 针对飞行器在飞行状态下需要对外部环境进行识别和参数记录任务,提出基于FPGA的高速数据采集存储方案。通过对AD9254芯片前端电路进行合理设计,实现其对视频信号的高速采集,采样速率为132 Msample/s。利用FPGA静态仿真实现逻辑控制的修正,解决了因内部时钟传输占空比失真而导致误码产生的问题。数据存储采用二级流水线的操作方式,写速率可达62 Mbyte/s。系统设备经地面联试试验已成功应用于工程实践,具有较高的可靠性和稳定性。 展开更多
关键词 高速数据采集 视频信号 静态仿真 逻辑控制 数据存储
在线阅读 下载PDF
机电液集成控制的数字液压缸研究 被引量:7
15
作者 刘忠 李伟 彭金艳 《制造技术与机床》 CSCD 北大核心 2009年第11期51-54,共4页
提出一种新型数字液压缸系统,它将油缸、控制阀组和反馈机构集于一体,以高速开关阀作为逻辑锥阀的先导阀,由滚珠丝杠组和编码器构成的反馈机构实时反馈活塞的位移和速度,通过控制器产生PWM信号控制高速开关阀的输出,对锥阀输出流量比例... 提出一种新型数字液压缸系统,它将油缸、控制阀组和反馈机构集于一体,以高速开关阀作为逻辑锥阀的先导阀,由滚珠丝杠组和编码器构成的反馈机构实时反馈活塞的位移和速度,通过控制器产生PWM信号控制高速开关阀的输出,对锥阀输出流量比例调节,从而实现液压缸活塞位移和速度的数字控制。 展开更多
关键词 数字液压缸 高速开关阀PWM逻辑锥阀 闭环控制
在线阅读 下载PDF
一种新的周期信号的高速数据采集方法研究 被引量:12
16
作者 刘能 徐晓 +1 位作者 邓华秋 周俊生 《仪器仪表学报》 EI CAS CSCD 北大核心 2007年第4期765-768,共4页
本文介绍了一种新颖、简单的针对周期信号的高速数据采集方法,论证了该方法的可行性,完成了一个基于该方法的、采用CPLD和单片机的系统设计,并给出了硬件设计框图。实验表明,该系统工作稳定,满足实际应用的需要,适用于高速数字信号处理。
关键词 数字信号处理 周期信号 高速数据采集系统 复杂可编程逻辑器件
在线阅读 下载PDF
单ADC多通道同步等间隔数据采集的高速时序逻辑实现 被引量:2
17
作者 罗杰 《微电子学与计算机》 CSCD 北大核心 2002年第6期50-51,54,共3页
文章给出了一种基于单ADC多通道系统结构的数据采集高速实现方法。通过设计一套高速时序控制逻辑,实现了多个信号同步精确等间隔高速数据采集,能最大限度地发挥数据采集硬件的效能,系统有较高的性价比。
关键词 数据采集 高速时序逻辑 时序逻辑控制 同步等间隔 单ADC多通道系统
在线阅读 下载PDF
宽带变压器参数测试信号的高速采集 被引量:1
18
作者 李德识 雷鸣 +1 位作者 吴亚东 陈健 《武汉大学学报(工学版)》 CAS CSCD 北大核心 2005年第2期110-112,共3页
提出了利用锁相环技术结合复杂可编程逻辑器件(CPLD)实现对变压器测试信号的高速采集、存储、传输的方法,很好地解决了对变压器高频特性信号的采集.该设计方法不仅能够在设计前期对系统进行软件仿真、验证,而且在产品成形以后能按照需... 提出了利用锁相环技术结合复杂可编程逻辑器件(CPLD)实现对变压器测试信号的高速采集、存储、传输的方法,很好地解决了对变压器高频特性信号的采集.该设计方法不仅能够在设计前期对系统进行软件仿真、验证,而且在产品成形以后能按照需求进行固件升级,无需修改硬件结构.设计采用高速采集、低速I/O读取方式,能同时满足高速和低速处理器工作,具有较强的兼容性. 展开更多
关键词 复杂可编程逻辑器件(CPLD) 高速 数据采集
在线阅读 下载PDF
超高速高精度并行ADC系统设计与实现 被引量:9
19
作者 李云 《微计算机信息》 北大核心 2008年第20期307-309,共3页
介绍了一种超高速高精度并行ADC系统,给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成。对软件功能模块及信号处理算法做了简要介绍,利用嵌入式逻辑分析仪对4路信号采集的数据进行了测试,并对测试误差做了分析。该... 介绍了一种超高速高精度并行ADC系统,给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成。对软件功能模块及信号处理算法做了简要介绍,利用嵌入式逻辑分析仪对4路信号采集的数据进行了测试,并对测试误差做了分析。该超高速高精度并行采样系统可实现1GHz的采样速率,12bit的分辨率,且后续信号处理平台具有一定的通用性和工程应用价值。 展开更多
关键词 超高速 时间交叉采样 高精度 嵌入式逻辑分析仪
在线阅读 下载PDF
基于PLC的高精度飞剪控制系统 被引量:6
20
作者 李天真 蒉秀惠 《机电工程》 CAS 2010年第1期100-102,共3页
针对国产高线飞剪系统剪切定位不精确、运行不稳定以及剪切速度不高等缺陷,设计了基于GE 90-30可编程逻辑控制器(PLC)的高线高精度飞剪控制系统,实现了轧线信号及处理、夹送辊操作、飞剪驱动模块、头部剪切操作、尾部剪切操作、单剪切... 针对国产高线飞剪系统剪切定位不精确、运行不稳定以及剪切速度不高等缺陷,设计了基于GE 90-30可编程逻辑控制器(PLC)的高线高精度飞剪控制系统,实现了轧线信号及处理、夹送辊操作、飞剪驱动模块、头部剪切操作、尾部剪切操作、单剪切、报警等功能。结果表明:剪切速度最大可达22 m/s,剪切精度达到误差小于10 mm,具有良好的剪切精确度和响应速度。 展开更多
关键词 高速线材 飞剪 可编程逻辑控制器 控制系统
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部