期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
An analytical model for nanowire junctionless SOI FinFETs with considering three-dimensional coupling effect 被引量:3
1
作者 刘凡宇 刘衡竹 +1 位作者 刘必慰 郭宇峰 《Chinese Physics B》 SCIE EI CAS CSCD 2016年第4期344-352,共9页
In this paper, the three-dimensional (3D) coupling effect is discussed for nanowire junctionless silicon-on-insulator (SOI) FinFETs. With fin width decreasing from 100 nm to 7 nm, the electric field induced by the... In this paper, the three-dimensional (3D) coupling effect is discussed for nanowire junctionless silicon-on-insulator (SOI) FinFETs. With fin width decreasing from 100 nm to 7 nm, the electric field induced by the lateral gates increases and therefore the influence of back gate on the threshold voltage weakens. For a narrow and tall fin, the lateral gates mainly control the channel and therefore the effect of back gate decreases. A simple two-dimensional (2D) potential model is proposed for the subthreshold region of junctionless SO1 FinFET. TCAD simulations validate our model. It can be used to extract the threshold voltage and doping concentration. In addition, the tuning of back gate on the threshold voltage can be predicted. 展开更多
关键词 coupling effect threshold voltage subthreshold region SOI FinFETs junctionless front gate lateral gate back gate
原文传递
侧链功能化并噻吩型-异靛蓝基有机半导体材料的合成与性能研究
2
作者 周启鑫 李红杰 +1 位作者 方龙 何汉平 《湖北大学学报(自然科学版)》 2025年第6期801-811,共11页
近年来,同时含有富电子和缺电子单元的第三代给体—受体(donor-acceptor, D-A)共轭聚合物材料被广泛研究,因为D-A型策略可以操控前沿分子轨道(FMO)以促进远程电荷离域,同时增强分子内电荷传输(ICT效应)。异靛蓝(IID)是传统染料分子靛蓝(... 近年来,同时含有富电子和缺电子单元的第三代给体—受体(donor-acceptor, D-A)共轭聚合物材料被广泛研究,因为D-A型策略可以操控前沿分子轨道(FMO)以促进远程电荷离域,同时增强分子内电荷传输(ICT效应)。异靛蓝(IID)是传统染料分子靛蓝(indigo)的异构体,近年来被报道的一种酰胺型受体单元。该分子中存在两个酰胺结构而具有很强的缺电子性,也保证了较低的HOMO/LUMO能级,并且异靛蓝基有机半导体材料表现出优异的结晶性和密集的π-π堆积,这有利于提高半导体材料的载流子迁移率。在本论文中,我们将4种不同功能化烷基侧链修饰的异靛蓝作为受体,以2,5-双(三甲基锡烷基)噻吩并[3,2-b]噻吩作为供体,两者参与stille偶联制备得到4种功能化D-A型有机聚合物半导体材料,并且对这4种功能化有机半导体材料进行光学、电化学和热稳定性测试分析,结果表明4种功能化异靛蓝基聚合物有机半导体材料均具有优良的电化学稳定性和更低的LUMO能级。最后通过场效应晶体管性能研究,结果同样表明这4种材料构建的溶液栅场效应晶体管拥有优异的性能,这将便于该类有机场效应晶体管(OFETs)在生物传感中的应用。 展开更多
关键词 供/吸电子基团 Stille偶联 光电性能 溶液栅场效应晶体管
在线阅读 下载PDF
基于时间门方法的随机耦合模型在复杂腔体电磁预测中的应用 被引量:3
3
作者 郝建红 潘慧东 范杰清 《电波科学学报》 CSCD 北大核心 2021年第1期61-67,共7页
利用随机耦合模型(random coupling model,RCM)预测复杂腔体电磁效应时,通常要通过测量辐射阻抗来实现,但实验过程中满足混沌腔体以及耦合通道的腔体加工、实验过程模拟等条件要求较高,且实验步骤繁琐.为了克服上述问题,文中采用时间门... 利用随机耦合模型(random coupling model,RCM)预测复杂腔体电磁效应时,通常要通过测量辐射阻抗来实现,但实验过程中满足混沌腔体以及耦合通道的腔体加工、实验过程模拟等条件要求较高,且实验步骤繁琐.为了克服上述问题,文中采用时间门方法(time gating method,TGM),通过对散射参数进行频域-时域-频域转换,结合门控函数,计算腔体辐射散射参数,并分析了门控时间对计算结果的影响.不同频段内TGM计算结果与实验结果的统计特性,验证了该方法的适用性.TGM与RCM相结合用于复杂金属屏蔽腔体电磁脉冲耦合效应的研究,可以简化原有RCM的繁琐过程. 展开更多
关键词 随机耦合模型(RCM) 电磁脉冲耦合效应 辐射阻抗 时间门方法(TGM) 散射参数
在线阅读 下载PDF
应用于变化条件下延时分析的反相器模型 被引量:1
4
作者 王新胜 喻明艳 《电子学报》 EI CAS CSCD 北大核心 2013年第7期1448-1452,共5页
本文提出了一个考虑衬底耦合效应的门延迟模型.该模型在考虑衬底耦合效应下转换CMOS反相器的延迟为等效电阻和电容(RC)网络延迟.考虑工艺参数扰动和衬底耦合效应对门延时的影响,建立基于工艺扰动的简单开关电容门延迟模型,结合随机配置... 本文提出了一个考虑衬底耦合效应的门延迟模型.该模型在考虑衬底耦合效应下转换CMOS反相器的延迟为等效电阻和电容(RC)网络延迟.考虑工艺参数扰动和衬底耦合效应对门延时的影响,建立基于工艺扰动的简单开关电容门延迟模型,结合随机配置法和多项式的混沌展开法分析门延时.利用数值计算方法对本模型和分析方法进行验证,结果表明与HSPICE精确模型仿真结果的相对误差小于2%,证明本模型和分析方法的有效性. 展开更多
关键词 工艺变化 反相器门延时模型 衬底耦合效应 多项式混沌
在线阅读 下载PDF
应用于辐照实验的通用CCD测试电路设计 被引量:1
5
作者 张乐情 郭旗 +4 位作者 李豫东 卢健 张兴尧 胥佳灵 于新 《半导体技术》 CAS CSCD 北大核心 2012年第7期562-566,共5页
电荷耦合器件(CCD)辐射效应测试系统需具备通用性。通常情况下需要为每一种CCD设计一款测试电路,无法满足通用性要求,通用性电路的难点在于不同CCD要求不同的驱动通道数、驱动时序、信号占空比及工作点。提出了一种适用于多种CCD的测试... 电荷耦合器件(CCD)辐射效应测试系统需具备通用性。通常情况下需要为每一种CCD设计一款测试电路,无法满足通用性要求,通用性电路的难点在于不同CCD要求不同的驱动通道数、驱动时序、信号占空比及工作点。提出了一种适用于多种CCD的测试电路设计方法。以现场可编程门阵列(FPGA)负责时序发生、工作点调节及整个系统的控制,驱动模块采用工作点可调的模式,并结合电荷泵技术,仅需更改FPGA设计及给驱动模块提供不同的工作点电压,便可使以上驱动参数可调,实现测试电路的通用性。采用该方法进行测试还可以适应CCD辐照后工作点的变化。最后通过正确驱动TCD1209线阵CCD和4096×96型TDI-CCD,并对TDI-CCD总剂量辐照实验进行正确的参数测试,验证了通用测试电路设计方法的可行性。 展开更多
关键词 电荷耦合器件 辐射效应 现场可编程门阵列 通用测试电路 电离总剂量
原文传递
GaN E-D HEMT集成逻辑门电路特性研究 被引量:1
6
作者 刘涛 刘昊 +6 位作者 周建军 孔岑 陆海燕 董逊 张有涛 孔月婵 陈堂胜 《固体电子学研究与进展》 CAS CSCD 北大核心 2013年第6期509-513,521,共6页
基于金属有机化学气相沉积(MOCVD)生长的高质量AlGaN/GaN异质结构材料,采用选择性栅挖槽结合栅介质工艺实现GaN增强型/耗尽型(E/D)HEMT器件的集成,应用直接耦合场效应管逻辑(DCFL)设计并研制GaN E/D HEMT集成逻辑门电路。通过对GaN E/D... 基于金属有机化学气相沉积(MOCVD)生长的高质量AlGaN/GaN异质结构材料,采用选择性栅挖槽结合栅介质工艺实现GaN增强型/耗尽型(E/D)HEMT器件的集成,应用直接耦合场效应管逻辑(DCFL)设计并研制GaN E/D HEMT集成逻辑门电路。通过对GaN E/D器件性能以及逻辑门电路性能的分析讨论,研究了GaN E/D器件性能对逻辑门电路性能的影响。同时还对选择性栅挖槽结合栅介质工艺实现GaN E/D器件存在的问题进行了分析讨论。 展开更多
关键词 铝镓氮 氮化镓 氮化镓增强型 耗尽型高电子迁移率晶体管 直接耦合场效应管逻辑 逻辑门结构 阈值电压漂移
在线阅读 下载PDF
基于金属氧化物薄膜晶体管的高速行集成驱动电路 被引量:5
7
作者 张立荣 马雪雪 +7 位作者 王春阜 李冠明 夏兴衡 罗东向 吴为敬 徐苗 王磊 彭俊彪 《物理学报》 SCIE EI CAS CSCD 北大核心 2016年第2期352-359,共8页
本文提出了一种基于非晶铟锌氧化物薄膜晶体管的高速行集成驱动电路,该电路采用输入级复用的驱动结构,一级输入级驱动三级输出级,不仅减少电路输入级2/3晶体管的数量,实现AMOLED或AMLCD显示屏的窄边框显示,而且输入级的工作频率是输出级... 本文提出了一种基于非晶铟锌氧化物薄膜晶体管的高速行集成驱动电路,该电路采用输入级复用的驱动结构,一级输入级驱动三级输出级,不仅减少电路输入级2/3晶体管的数量,实现AMOLED或AMLCD显示屏的窄边框显示,而且输入级的工作频率是输出级的1/3,该结构适用于高速驱动电路.电路内部产生了三次电容耦合效应,每一次电容耦合效应都可以提高相应节点的电压,保证了信号完整传输.输出级采用了一个二极管接法的薄膜晶体管,该薄膜晶体管连接了输出级的控制信号和上拉薄膜晶体管的栅极,利用的每一级输出级输出时所产生的电容耦合效应,增加上拉薄膜晶体管的栅极电压,有效地提高电路输出能力和工作速度.仿真表明电路能够输出脉宽达到4μs速度.最后成功地制作了10级行集成驱动电路,包括10级输入级电路和30级输出级电路,负载为R=10k?和C=100pF,实验结果验证,该电路满足4k×8k显示屏在120 Hz刷新频率下的驱动需求. 展开更多
关键词 In-Zn-O薄膜晶体管 高速行集成驱动电路 输入级复用 电容耦合效应
在线阅读 下载PDF
ICP刻蚀4H-SiC栅槽工艺研究 被引量:1
8
作者 户金豹 邓小川 +4 位作者 申华军 杨谦 李诚瞻 刘可安 刘新宇 《真空科学与技术学报》 EI CAS CSCD 北大核心 2015年第5期570-574,共5页
为避免金属掩膜易引起的微掩膜,本文采用SiO2介质作为掩膜,SF6/O2/Ar作为刻蚀气体,利用感应耦合等离子体刻蚀(ICP)技术对4H-SiC trench MOSFET栅槽刻蚀工艺进行了研究。本文详细研究了ICP刻蚀的不同工艺参数对刻蚀速率、刻蚀选择比以及... 为避免金属掩膜易引起的微掩膜,本文采用SiO2介质作为掩膜,SF6/O2/Ar作为刻蚀气体,利用感应耦合等离子体刻蚀(ICP)技术对4H-SiC trench MOSFET栅槽刻蚀工艺进行了研究。本文详细研究了ICP刻蚀的不同工艺参数对刻蚀速率、刻蚀选择比以及刻蚀形貌的影响。实验结果表明:SiC刻蚀速率随着ICP功率和RF偏压功率的增大而增加;随着气体压强的增大刻蚀选择比降低;而随着氧气含量的提高,不仅刻蚀选择比增大,而且能够有效地消除微沟槽效应。刻蚀栅槽形貌和表面粗糙度分别通过扫描电子显微镜和原子力显微镜进行表征,获得了优化的栅槽结构,RMS表面粗糙度<0.4nm。 展开更多
关键词 微掩膜 感应耦合等离子体 碳化硅 栅槽 微沟槽效应
原文传递
PD SOI MOSFET低频噪声研究进展 被引量:1
9
作者 范雪梅 毕津顺 +1 位作者 刘梦新 杜寰 《微电子学》 CAS CSCD 北大核心 2008年第6期817-822,共6页
随着器件尺寸的不断减小,PD SOI器件的低频噪声特性对电路稳定性的影响越来越大。研究了PD SOI器件低频过冲噪声现象,分析了此类器件在发生浮体效应、栅致浮体效应以及前背栅耦合效应时低频过冲噪声的产生机理及影响因素。最后指出,可... 随着器件尺寸的不断减小,PD SOI器件的低频噪声特性对电路稳定性的影响越来越大。研究了PD SOI器件低频过冲噪声现象,分析了此类器件在发生浮体效应、栅致浮体效应以及前背栅耦合效应时低频过冲噪声的产生机理及影响因素。最后指出,可以通过添加体接触或将PD SOI器件改进为双栅结构,达到有效抑制低频过冲噪声的目的。 展开更多
关键词 PD SOI MOSFET 低频噪声 浮体效应 前背栅耦合效应
在线阅读 下载PDF
某深孔平面钢闸门失事原因分析 被引量:2
10
作者 何宜佳 李同春 齐慧君 《水电能源科学》 北大核心 2016年第4期158-161,共4页
针对某水电站深孔平面钢闸门在运行过程中损坏的问题,考虑流固耦合作用,建立闸门与水体三维有限元模型,分析了闸门自振特性及动力响应,探讨了闸门失事原因。结果表明,闸门的一阶频率与水流脉动主频较接近,有发生共振的可能;动水作用下,... 针对某水电站深孔平面钢闸门在运行过程中损坏的问题,考虑流固耦合作用,建立闸门与水体三维有限元模型,分析了闸门自振特性及动力响应,探讨了闸门失事原因。结果表明,闸门的一阶频率与水流脉动主频较接近,有发生共振的可能;动水作用下,闸门部分构件出现了较大的位移与应力,超过了规范容许最大值。闸门失事可能由振动破坏、强度破坏等原因导致,研究结果为平面钢闸门的工程设计和应用提供了参考。 展开更多
关键词 平面钢闸门 结构破坏 流固耦合效应 三维有限元 动力响应
原文传递
考虑背栅偏置的FOI FinFET电流模型
11
作者 张峰源 刘凡宇 +5 位作者 李博 李彬鸿 张旭 罗家俊 韩郑生 张青竹 《半导体技术》 CAS 北大核心 2020年第6期438-443,共6页
建立了绝缘体上鳍(FOI)鳍式场效应晶体管(FinFET)的电流模型,通过推导出背栅对前栅的耦合系数,使电流模型可以预测背栅电压对沟道电流的影响。该模型可以较为精准地预测实验数据和TCAD仿真结果,并且对于FOI FinFET的鳍宽和侧壁倾斜角等... 建立了绝缘体上鳍(FOI)鳍式场效应晶体管(FinFET)的电流模型,通过推导出背栅对前栅的耦合系数,使电流模型可以预测背栅电压对沟道电流的影响。该模型可以较为精准地预测实验数据和TCAD仿真结果,并且对于FOI FinFET的鳍宽和侧壁倾斜角等几何参数有较宽的适用范围。通过提取耦合系数,证明了背栅对前栅的耦合效应将随着鳍宽和侧壁倾角的增大而增强,而鳍底部的夹角对沟道的影响可以忽略。所提出的模型可以用于建立BSIM模型,指导设计者优化器件性能,以及进行背栅偏置的低功耗集成电路设计。 展开更多
关键词 绝缘体上鳍(FOI) 鳍式场效应晶体管(FinFET) 电流模型 背栅偏置 耦合效应 耦合系数
原文传递
调频连续波引信高功率微波前门耦合效应研究 被引量:8
12
作者 陈凯柏 高敏 +1 位作者 周晓东 惠江海 《兵工学报》 EI CAS CSCD 北大核心 2020年第5期881-889,共9页
针对调频连续波引信在高功率微波辐照下的前门耦合问题,对引信射频前端进行场路联合仿真实验。利用仿真软件建立引信射频前端模型,采用先辐照、后注入的实验方法对引信前门耦合效应进行分析。实验结果表明:引信射频前端敏感元器件容易... 针对调频连续波引信在高功率微波辐照下的前门耦合问题,对引信射频前端进行场路联合仿真实验。利用仿真软件建立引信射频前端模型,采用先辐照、后注入的实验方法对引信前门耦合效应进行分析。实验结果表明:引信射频前端敏感元器件容易被耦合进入的高功率微波毁伤,当脉冲信号上升时间较短时,毁伤效果更为明显;当高功率微波源与引信距离较远时,引信的正常测距功能会受到干扰,但脉冲信号的平顶宽度变化所造成的干扰效应并不明显。 展开更多
关键词 调频连续波引信 高功率微波 前门耦合效应 联合仿真
在线阅读 下载PDF
介观电路中量子逻辑门的研究
13
作者 睢坚 温廷敦 《测试技术学报》 2007年第3期278-281,共4页
在介观电路的研究中,提出了用超晶格量子阱如何实现基本量子门及量子开关,同时展示了在超晶格量子阱中量子信息位的具体转化过程.对垒阱中电子波动行为及隧穿情况做了详细的理论分析,并给出如何避免隧穿效应的具体条件.
关键词 超晶格 量子位 耦合垒 驻波振荡 隧穿效应 量子逻辑门
在线阅读 下载PDF
四通道差分式超声应力检测仪的设计与实现 被引量:1
14
作者 马加涛 何攀聪 +2 位作者 骆琦 纪轩荣 袁懋诞 《无损检测》 CAS 2023年第9期74-80,共7页
金属构件在加工和服役过程中产生的残余应力会使其产生形变或应力疲劳,严重危害关键结构的安全性。现有超声应力检测技术存在温度耦合效应大且无法检测不同深度应力等问题,基于临界折射纵波的声弹性原理,设计并研制了四通道差分式超声... 金属构件在加工和服役过程中产生的残余应力会使其产生形变或应力疲劳,严重危害关键结构的安全性。现有超声应力检测技术存在温度耦合效应大且无法检测不同深度应力等问题,基于临界折射纵波的声弹性原理,设计并研制了四通道差分式超声应力检测仪。该仪器基于现场可编程门阵列(FPGA)设计,由超声发射电路、接收电路、信号处理电路和操作软件等部分组成。配合定制的组合式超声激励探头与双宽带接收探头,可以实现4个不同频率的超声临界折射纵波应力同步测量,有效地避免了温度耦合和不同频率探头声学耦合的问题。通过标准拉伸试验对铝合金和钛合金试样进行了应力测量,表明该仪器可以满足四通道应力测量。 展开更多
关键词 临界折射波 声弹性效应 声学耦合 现场可编程门阵列
在线阅读 下载PDF
一种新型金属探测器的设计 被引量:2
15
作者 戚茂会 王东平 +1 位作者 俞峰 章莉莉 《电子测试》 2012年第8期59-63,共5页
本文简述了金属探测器的原理,在此基础上,着重介绍了一种采用数字合成技术产生信号和变压器耦合功率放大电路的金属探测器的设计方法。采用平衡式线圈结构,利用FPGA直接频率合成的方式设计信号源,直接进行频率合成,功率放大方面采用了... 本文简述了金属探测器的原理,在此基础上,着重介绍了一种采用数字合成技术产生信号和变压器耦合功率放大电路的金属探测器的设计方法。采用平衡式线圈结构,利用FPGA直接频率合成的方式设计信号源,直接进行频率合成,功率放大方面采用了变压器耦合功率放大电路。文中给出了系统的硬件组成和设计方法,最后通过实验验证了该计算方法的有效性。具有灵敏度高,稳定性好,能够得到稳定的控制效果的特点。可用于食品加工、制药等行业,大大提高了生产率并显著改善了产品的质量。 展开更多
关键词 现场可编程门阵列 直接数字式频率合成(DDS) 变压器耦合功率放大 磁效应 涡流效应
在线阅读 下载PDF
栅耦合型静电泄放保护结构设计 被引量:4
16
作者 王源 贾嵩 +3 位作者 孙磊 张钢刚 张兴 吉利久 《物理学报》 SCIE EI CAS CSCD 北大核心 2007年第12期7242-7247,共6页
提出了一种新型栅耦合型静电泄放(ESD)保护器件——压焊块电容栅耦合型保护管.该结构不仅解决了原有栅耦合型结构对特定ESD冲击不能及时响应的问题,而且节省了版图面积,提高了ESD失效电压.0.5μm标准互补型金属氧化物半导体工艺流片测... 提出了一种新型栅耦合型静电泄放(ESD)保护器件——压焊块电容栅耦合型保护管.该结构不仅解决了原有栅耦合型结构对特定ESD冲击不能及时响应的问题,而且节省了版图面积,提高了ESD失效电压.0.5μm标准互补型金属氧化物半导体工艺流片测试结果表明,该结构人体模型ESD失效电压超过8kV.给出了栅耦合型ESD保护结构中ESD检测结构的设计方法,能够精确计算检测结构中电容和电阻的取值. 展开更多
关键词 静电泄放 栅耦合 金属氧化物半导体场效应管 压焊块电容
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部