期刊文献+
共找到278篇文章
< 1 2 14 >
每页显示 20 50 100
基于FPGA/CPLD和USB技术的无损图像采集卡 被引量:3
1
作者 姚聪 汪敏 +1 位作者 潘志浩 张之江 《电子技术应用》 北大核心 2003年第10期48-51,共4页
介绍了外置式USB无损图像采集卡的设计和实现方案,它用于特殊场合的图像处理及其相关领域。针对图像传输的特点,结合FPGA/CPLD和USB技术,给出了硬件实现框图,同时给出了FPGA/CPLD内部时序控制图和USB程序流程图,结合框图和部分程序源代... 介绍了外置式USB无损图像采集卡的设计和实现方案,它用于特殊场合的图像处理及其相关领域。针对图像传输的特点,结合FPGA/CPLD和USB技术,给出了硬件实现框图,同时给出了FPGA/CPLD内部时序控制图和USB程序流程图,结合框图和部分程序源代码,具体讲述了课题中遇到的难点和相应的解决方案。 展开更多
关键词 无损图像采集 图像处理 fpga/cpld USB SAA7111A 数据传输
在线阅读 下载PDF
单片机与FPGA/CPLD总线接口逻辑设计 被引量:5
2
作者 游志宇 董秀成 +1 位作者 杜杨 张洪 《微计算机信息》 北大核心 2008年第29期121-123,共3页
设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。在设计中采用VHDL语言,实现MCS-51单... 设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。在设计中采用VHDL语言,实现MCS-51单片机与FPGA/CPLD的总线接口逻辑设计。试验表明,该总线接口逻辑工作稳定、可靠,使MCS-51单片机与FPGA/CPLD能够完美结合。 展开更多
关键词 单片机 可编程逻辑器件 fpga/cpld 总线 接口 VHDL
在线阅读 下载PDF
基于FPGA/CPLD的高速和低速UART的设计及其应用 被引量:7
3
作者 王永州 范多旺 《铁路计算机应用》 2006年第10期1-4,共4页
利用计算机软件技术(EDA技术)和FPGA/CPLD的灵活性可以方便快速地设计高速和低速的UART。高速的UART可以用在光纤通信上,低速的UART可以用在FPGA/CPLD和单片机的通信上。设计中包含UART的发送模块、接收模块和波特率发生器,所有功能的... 利用计算机软件技术(EDA技术)和FPGA/CPLD的灵活性可以方便快速地设计高速和低速的UART。高速的UART可以用在光纤通信上,低速的UART可以用在FPGA/CPLD和单片机的通信上。设计中包含UART的发送模块、接收模块和波特率发生器,所有功能的实现全部采用VHDL硬件描述语言来进行描述。设计、综合、仿真在QUARTUSII软件开发环境下实现。 展开更多
关键词 UART VHDL fpga/cpld 设计
在线阅读 下载PDF
基于ALTERA的FPGA/CPLD下载电路设计 被引量:4
4
作者 翟玉文 董萍 +1 位作者 杨潇 艾学忠 《吉林化工学院学报》 CAS 2004年第1期82-83,共2页
介绍了ALTERACPLD/FPGA可编程逻辑器件在系统配置方法,给出了ALTERAMAX和FLEX系列器件的下载电路.
关键词 ALTERA 可编程逻辑器件 现场可编程门阵列 下城电路 fpga/cpld
在线阅读 下载PDF
MCS-51与FPGA/CPLD总线接口逻辑设计 被引量:7
5
作者 游志宇 张洪 +1 位作者 董秀成 杜杨 《单片机与嵌入式系统应用》 2008年第1期29-32,共4页
设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑电路,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。设计中采用VHDL语言,实现MCS-51... 设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑电路,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。设计中采用VHDL语言,实现MCS-51单片机与FPGA/CPLD的总线接口逻辑设计。实验表明,该总线接口逻辑电路工作稳定、可靠,使MCS-51单片机与FPGA/CPLD能够完美结合。 展开更多
关键词 可编程逻辑器件 fpga/cpld 总线接口 VHDL
在线阅读 下载PDF
一种基于FPGA/CPLD的脉冲测距系统译码方案 被引量:1
6
作者 孙晔 陈高平 郭岩 《弹箭与制导学报》 CSCD 北大核心 2006年第3期256-258,共3页
在数字化脉冲测距系统中,译码电路起着至关重要的作用。它可以提高系统的抗干扰性和测距准确性的能力。因此选择一套有效、简捷的译码电路是十分必要的。文中在研究了脉冲延迟译码的基础上,提出了一种更为简捷的译码方案,它在功能上可... 在数字化脉冲测距系统中,译码电路起着至关重要的作用。它可以提高系统的抗干扰性和测距准确性的能力。因此选择一套有效、简捷的译码电路是十分必要的。文中在研究了脉冲延迟译码的基础上,提出了一种更为简捷的译码方案,它在功能上可以完全替代前者,并且这种方案具有较强的灵活性、可扩展性,使设计者在设计时提高效率。 展开更多
关键词 脉冲测距系统 fpga/cpld 相关性解调
在线阅读 下载PDF
基于小波变换与FPGA/CPLD的视频采集压缩系统的设计 被引量:1
7
作者 曲红 林争辉 +1 位作者 林涛 于超 《现代电子技术》 2004年第21期75-76,79,共3页
介绍了一种基于小波变换及 F PGA /CPL D的视频采集压缩系统的实现方案 ,他适用于多种图像处理及相关领域。文中给出了硬件实现框图 ,具体讲述了 F PGA/CPL D对双帧缓存的读写控制 ,以及基于小波变换的视频压缩算法的
关键词 fpga/cpld 视频采集 视频压缩 小波变换
在线阅读 下载PDF
FPGA/CPLD同步设计若干问题浅析 被引量:3
8
作者 彭俊峰 宋家友 崔建华 《自动化与仪器仪表》 2006年第4期83-85,共3页
针对FPGA/CPLD同步设计过程中一些容易被忽视的问题进行了研究,分析了问题产生的原因、对可靠性的影响,并给出了解决方案。
关键词 fpga/cpld 同步设计 时钟 亚稳态
在线阅读 下载PDF
基于FPGA/CPLD的小型片上系统的设计 被引量:1
9
作者 李如春 秦苗 《浙江工业大学学报》 CAS 2001年第3期312-315,共4页
通过例举基于FPGA的数字频率计的设计 ,阐述了如何利用FPGA/CPLD实现片上系统。
关键词 fpga/cpld 数字频率计 片上系统 SOC 设计
在线阅读 下载PDF
基于FPGA/CPLD数控系统插补智能芯片设计 被引量:9
10
作者 汪木兰 左健民 王中华 《中国制造业信息化(学术版)》 2006年第11期50-54,共5页
基于数控智能芯片的架构和软件硬化的理念,利用FPGA/CPLD设计插补模块既保留了硬件电路运算速度快(纳秒级)、插补思路清晰的优点,又克服了原有数字逻辑插补电路灵活性差的缺点。选用美国Altera公司的CycloneⅡ系列芯片进行下载配置,实... 基于数控智能芯片的架构和软件硬化的理念,利用FPGA/CPLD设计插补模块既保留了硬件电路运算速度快(纳秒级)、插补思路清晰的优点,又克服了原有数字逻辑插补电路灵活性差的缺点。选用美国Altera公司的CycloneⅡ系列芯片进行下载配置,实现了脉冲增量式插补中的逐点比较法轮廓插补算法,定义出了芯片的输入/输出接口,通过VHDL语言进行编程仿真,获得了输出脉冲波形,完成了直线和圆弧轮廓4个象限的插补功能。 展开更多
关键词 计算机数控系统 插补算法 fpga/cpld VHDL
在线阅读 下载PDF
基于FPGA/CPLD的通用异步通信接口UART的设计 被引量:13
11
作者 姜宁 范多旺 《信息技术与信息化》 2006年第1期86-88,共3页
UART(通用异步接收发送设备)是一种短距离串行传输接口。在数字通信和控制系统中得到广泛应用。FPGA/CPLD是大规模集成电路技术发展的产物,是一种半定制的集成电路。结合计算机软件技术(EDA技术)可以快速、方便地构建数字系统。本文介... UART(通用异步接收发送设备)是一种短距离串行传输接口。在数字通信和控制系统中得到广泛应用。FPGA/CPLD是大规模集成电路技术发展的产物,是一种半定制的集成电路。结合计算机软件技术(EDA技术)可以快速、方便地构建数字系统。本文介绍一种采用可编程逻辑器件FPGA/CPLD实现UART的方法,将UART的核心功能集成到FPGA/CPLD上,本设计包含UART的发送模块、接收模块和波特率发生器,所有功能的实现全部采用VHDL硬件描述语言来进行描述。设计、综合、仿真在QUARTUSII软件开发环境下实现。 展开更多
关键词 UART VHDL fpga/cpld 仿真
在线阅读 下载PDF
基于VB的上位机与FPGA/CPLD器件的通讯 被引量:1
12
作者 范秋华 《青岛大学学报(工程技术版)》 CAS 2004年第1期61-64,共4页
介绍了基于VB的上位机与基于VHDL的FPGA/CPLD器件的通讯过程。通讯过程中,可以设置更高的波特率,通过巧妙的选取取数时刻,避免了误差。设计完成后该模块可以被其他系统重复使用。仿真结果表明,设计简单实用。
关键词 VB 硬件描述语言 现场可编程门阵列 复杂可编程逻辑器件 通讯 程序设计 fpga/cpld器件
在线阅读 下载PDF
超前滞后型数字锁相环LL-DPLL在FPGA/CPLD中的实现 被引量:1
13
作者 汪璇 《湖北大学学报(自然科学版)》 CAS 北大核心 2009年第4期360-362,共3页
研究超前滞后型数字锁相环的系统原理.讨论了数字信号在3个功能模块超前滞后的原理,给出了它们在FPGA/CPLD中实现的方式,为需要全数字锁相环控制的设备提供了一种可行的电路设计方案.
关键词 数字锁相环 fpga/cpld 数字鉴相器 数字环路滤波器 数控振荡器
在线阅读 下载PDF
基于系统级FPGA/CPLD的SoPC嵌入式开发研究 被引量:2
14
作者 梁玉红 黄晓林 《广东自动化与信息工程》 2005年第4期33-36,共4页
针对基于系统级FPGA/CPLD的SoPC嵌入式设计特点,介绍采用SoPCBuilder设计工具有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到PLD器件上,也可以通过自定义用户逻辑集成到PLD器件上的开发方法,构建高效SoC。文中分析了嵌入... 针对基于系统级FPGA/CPLD的SoPC嵌入式设计特点,介绍采用SoPCBuilder设计工具有选择地将处理器、存储器、I/O等系统设计所需的IP组件集成到PLD器件上,也可以通过自定义用户逻辑集成到PLD器件上的开发方法,构建高效SoC。文中分析了嵌入式处理器Nios软核的特性,并给出了基于Nios内核的SoPC软硬件开发流程和自定义用户逻辑的软硬件设计过程。 展开更多
关键词 系统级fpga/cpld SoC(片上系统) Sopc(可编程片上系统) SOPC BUILDER SoPC嵌入式开发
在线阅读 下载PDF
基于独立学院FPGA/CPLD课程教学的改革与实践 被引量:2
15
作者 邓茜 梁小朋 《大众科技》 2012年第9期114-115,共2页
社会对FPGA人才的需求量巨大,国内的独立学院通信电子类专业相继开设了FPGA/CPLD技术的相关课程。文章就独立学院开设FPGA/CPLD技术课程的重要性及存在的包括实验平台建设、理论教学改革实践、实验成绩考核方式的改革以及提升学生学习... 社会对FPGA人才的需求量巨大,国内的独立学院通信电子类专业相继开设了FPGA/CPLD技术的相关课程。文章就独立学院开设FPGA/CPLD技术课程的重要性及存在的包括实验平台建设、理论教学改革实践、实验成绩考核方式的改革以及提升学生学习兴趣等问题展开讨论。结合FPGA行业动态和独立学院的实际情况提出了几点改进措施和建议,发挥本课程的作用,有利于培养应用型、创新型人才。 展开更多
关键词 fpga/cpld技术 独立学院 教学方法 成绩考核
在线阅读 下载PDF
基于FPGA/CPLD技术的数字频率计设计 被引量:2
16
作者 苏青 张红 《兰州石化职业技术学院学报》 2007年第1期17-20,共4页
简述了基于FPGA/CPLD技术的数字频率计的总体设计。利用MUX+PLUSⅡ和protel99对系统原理图进行设计以及仿真;使用vhdl软件对硬件系统进行编程、仿真、测试;使用Protel99软件制作印刷电路板;运用单片机编程语言对AT89C51编程并通过仿真... 简述了基于FPGA/CPLD技术的数字频率计的总体设计。利用MUX+PLUSⅡ和protel99对系统原理图进行设计以及仿真;使用vhdl软件对硬件系统进行编程、仿真、测试;使用Protel99软件制作印刷电路板;运用单片机编程语言对AT89C51编程并通过仿真器将程序写入芯片,对系统进行调试,实现了测频功能。 展开更多
关键词 数字频率计 电子设计自动化 fpga/cpld可编程逻辑器件 在系统编程技术
在线阅读 下载PDF
基于FPGA/CPLD设计与实现UART 被引量:3
17
作者 井新宇 《今日电子》 2004年第7期94-95,共2页
UART是广泛使用的串行数据通讯电路。本设计包含UART发送器、接收器和波特率发生器。设计应用EDA技术,基于FPGA/CPLD器件设计与实现UART。
关键词 fpga/cpld UART 发送器 EDA技术 器件设计 接收器 发生器 通讯电路 波特率 串行数据
在线阅读 下载PDF
Verilog HDL语言在FPGA/CPLD系统设计中的几个原则
18
作者 李兵 吴周桥 《中南民族大学学报(自然科学版)》 CAS 2002年第2期47-50,共4页
根据 FPGA/ CPL D硬件结构的特点 ,从系统设计的实际出发 ,提出了利用 Verilog HDL 进行 FPGA/CPL D设计的一些描述风格的基本原则 ,这些原则中 ,有些是传统电路设计中不存在的 ,但是对设计的性能具有直接的影响 .这些原则也可以用于指... 根据 FPGA/ CPL D硬件结构的特点 ,从系统设计的实际出发 ,提出了利用 Verilog HDL 进行 FPGA/CPL D设计的一些描述风格的基本原则 ,这些原则中 ,有些是传统电路设计中不存在的 ,但是对设计的性能具有直接的影响 .这些原则也可以用于指导用原理图进行设计 . 展开更多
关键词 VerilogHLD语言 fpga/cpld 系统设计 硬件描述语言 可编程逻辑器件 设计原则 快速原型设计 电路设计
在线阅读 下载PDF
VHDL语言在FPGA/CPLD开发中的应用 被引量:2
19
作者 张凌 《电子工程师》 2002年第4期9-10,30,共3页
通过设计实例详细介绍了用 VHDL( VHSIC Hardware DescriptionLanguage)语言开发 FPGA/CPLD的方法 ,以及与电路图输入和其它 HDL语言相比 。
关键词 VHDL语言 fpga/cpld 程序设计
在线阅读 下载PDF
面向FPGA/CPLD的数字系统设计与实践
20
作者 冼志妙 《广西师范大学学报(自然科学版)》 CAS 北大核心 2005年第1期38-41,共4页
介绍一种在EDA软件平台上,应用VHDL对FPGA/CPLD进行自动化设计的流程,并用实例说明了在EDA平台上进行电路设计、实验的具体方法及研究.
关键词 fpga/cpld EDA VHDL 设计流程 MAX+PLUS
在线阅读 下载PDF
上一页 1 2 14 下一页 到第
使用帮助 返回顶部