期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
40
篇文章
<
1
2
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
SXGA TFT-LCD驱动电路的设计
被引量:
9
1
作者
杨虹
凌志华
+3 位作者
王刚
唐志勇
黄锡珉
金圣经
《微电子学》
CAS
CSCD
北大核心
2000年第4期268-272,共5页
文中详细分析了一种分辨率为 SXGA的液晶显示器驱动电路的设计概要,介绍了其所 使用的驱动方法——三级电压驱动方法、数据驱动器和扫描驱动器的结构及其功能,对在驱动中的 灰度级产生方法进行了分析。并阐述了电路中电磁干扰(...
文中详细分析了一种分辨率为 SXGA的液晶显示器驱动电路的设计概要,介绍了其所 使用的驱动方法——三级电压驱动方法、数据驱动器和扫描驱动器的结构及其功能,对在驱动中的 灰度级产生方法进行了分析。并阐述了电路中电磁干扰(EMI)的解决方法,对接口中所应用的 LVDS技术进行了说明。
展开更多
关键词
SXGA
液晶显示屏
TFT-LCD
驱动电路
在线阅读
下载PDF
职称材料
基于神经网络混沌加密算法的专用芯片设计
被引量:
4
2
作者
郭东辉
何小娟
陈彩生
《计算机学报》
EI
CSCD
北大核心
2000年第11期1230-1232,共3页
根据一种基于神经网络混沌加密算法所提出的对称密钥密码方案 ,设计了一种安全实用的加解密专用芯片 .该芯片是采用 VHDL 语言设计的 ,并用 FPGAs实现 .文中主要介绍该加解密专用芯片的设计原理和方法 .
关键词
神经网络
混沌加密算法
专用芯片
VHDL语言
在线阅读
下载PDF
职称材料
一种JTAG主控器芯片的改进设计与逻辑实现
被引量:
1
3
作者
江先阳
沈绪榜
张天序
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2001年第1期63-65,共3页
提出了对JTAG主控器的一种改进方法 ,并在逻辑上实现了这一改进 .改进后的主控器可以提供连续寻址 16MB存储器页空间的访问方式 ,从而为测试软件程序员提供了良好的平台 .仿真表明该芯片能够提供满足IEEEP1149.1协议的测试信号 .
关键词
JTAG主控器
芯片测试
逻辑实现
访问方式
测试信号
结构
设计
在线阅读
下载PDF
职称材料
CPU桥ASIC设计中CPU模拟器的设计
被引量:
1
4
作者
邓让钰
邢座程
谢伦国
《计算机工程与应用》
CSCD
北大核心
2001年第1期99-100,共2页
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。
关键词
ASIC
专用集成电路
设计
微处理器
CPU
模拟器
在线阅读
下载PDF
职称材料
SDH开销处理专用集成电路的设计
被引量:
2
5
作者
孟李林
徐东明
《电子技术应用》
北大核心
2001年第2期79-80,共2页
介绍了用于STM-1/STM-4模式下段开销处理的专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。根据该方案设计的专用集成电路已通过了FPGA验证。实验证明所设计的电路稳定可靠。该集成电路在实际应用中具有重要...
介绍了用于STM-1/STM-4模式下段开销处理的专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。根据该方案设计的专用集成电路已通过了FPGA验证。实验证明所设计的电路稳定可靠。该集成电路在实际应用中具有重要的使用价值。
展开更多
关键词
SDH
FPGA
专用集成电路
电路设计
在线阅读
下载PDF
职称材料
STM-1/STM-4段开销处理ASIC设计
被引量:
1
6
作者
孟李林
黄海生
《半导体技术》
CAS
CSCD
北大核心
2001年第3期48-50,共3页
介绍了光同步数字体系中用于STM-1/STM-4模式下段开销处理专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。实验证明所设计的电路稳定可靠。
关键词
专用集成电路
STM-1
STM-4
段开销处理
电路设计
在线阅读
下载PDF
职称材料
ASIC与HDL
被引量:
12
7
作者
黄红
《信息技术》
2001年第1期32-32,40,共2页
ASIC设计技术是EDA的关键 ,HDL语言的运用使ASIC设计具有更大的灵活性和更高的通用性 ,能更有效地缩短设计周期 ,降低成本 ,是ASIC硬件设计领域的一次变革 ,对系统的硬件ASIC的设计将产生巨大影响。
关键词
电子设计现代化
专用集成电路
硬件描述语言
在线阅读
下载PDF
职称材料
数字视频图像采集和存储的ASIC芯片设计
被引量:
2
8
作者
孟李林
《现代电子技术》
2001年第4期28-29,共2页
介绍了基于电话线传输系统的远程视频报警系统中 ,其数字视频图像的采集和存储的 ASIC芯片设计。分析了设计方面的技术难点并给出了相应的解决方案。使用硬件描述语言( VHDL)和采用自顶向下 ( TOP- DOWN)的设计方法在可编程器件 XC951 0...
介绍了基于电话线传输系统的远程视频报警系统中 ,其数字视频图像的采集和存储的 ASIC芯片设计。分析了设计方面的技术难点并给出了相应的解决方案。使用硬件描述语言( VHDL)和采用自顶向下 ( TOP- DOWN)的设计方法在可编程器件 XC951 0 8- 7- TQ1 0 0上实现了具体电路。应用表明该 ASIC芯片的电路设计正确 ,工作稳定可靠。
展开更多
关键词
电路设计
ASIC
图像存储
数字视频图像采集
专用集成电路
在线阅读
下载PDF
职称材料
采用射频识别技术的门禁系统电路设计
被引量:
3
9
作者
黄智伟
陈和
《电子工程师》
2001年第4期51-53,共3页
简要介绍了 TEMIC公司的 e5550射频识别集成电路、U2 2 70 B读 /写基站集成电路、微控制器芯片 M44C2 60和电控锁构成的非接触门禁系统电路及电路设计中应注意的一些问题。
关键词
射频识别
门禁系统
非接触控制
微控制器
电路设计
专用集成电路
在线阅读
下载PDF
职称材料
LS-DSP地址产生器生成算法与逻辑实现
10
作者
车德亮
沈绪榜
王忠
《信号处理》
CSCD
北大核心
2005年第5期534-538,493,共6页
由于传统的内嵌地址产生器不能有效地支持数字信号处理应用的需要,在开发面向航天应用的高速信号处理器LS-DSP时,设计支持数字信号处理应用的地址产生器成为LS-DSP开发中的重要环节。本文通过研究常用的数字信号处理计算的数据地址运算...
由于传统的内嵌地址产生器不能有效地支持数字信号处理应用的需要,在开发面向航天应用的高速信号处理器LS-DSP时,设计支持数字信号处理应用的地址产生器成为LS-DSP开发中的重要环节。本文通过研究常用的数字信号处理计算的数据地址运算特点,提出了LS-DSP地址产生器的生成算法。在根据该算法逻辑实现LS-DSP地址产生器时,为了减小地址产生器面积,针对循环类地址计算又提出了一种快速的动态START、END产生方法。实验结果表明,LS-DSP使用本文的地址产生器比采用传统的地址产生器可有效的提高数字信号处理运算的速度。
展开更多
关键词
数字信号处理器
地址产生器
数字信号处理算法
生成算法
逻辑实现
产生器
地址
数字信号处理
高速信号处理器
航天应用
在线阅读
下载PDF
职称材料
基于ISP技术开发定时/计数接口芯片
11
作者
刘燕
李敏
陈兴文
《大连民族学院学报》
CAS
2003年第3期29-30,共2页
结合定时/计数接口芯片的开发实例,讨论了ISP技术在电子设计自动化中的应用。同时给出了实例的具体例程和时序仿真波形。
关键词
定时/计数接口芯片
ISP
电子设计自动化
在系统可编程
工作方式
专用集成电路
在线阅读
下载PDF
职称材料
无失真并行数据压缩的脉动阵列ASIC设计
12
作者
顾静
帅典勋
顾清
《电子学报》
EI
CAS
CSCD
北大核心
2000年第9期135-136,共2页
本文提出适用于无失真并行数据压缩的超大规模ASIC的逻辑电路设计 .与其他传统的串行或小规模并行无失真数据压缩的硬件或软件方法相比 ,本文的Systolic阵列结构有更好的并行性、实时性和普适性 .对ASIC的时序和功能进行的模拟验证 ,证...
本文提出适用于无失真并行数据压缩的超大规模ASIC的逻辑电路设计 .与其他传统的串行或小规模并行无失真数据压缩的硬件或软件方法相比 ,本文的Systolic阵列结构有更好的并行性、实时性和普适性 .对ASIC的时序和功能进行的模拟验证 ,证明了逻辑和电路设计的正确性和有效性 .
展开更多
关键词
数据压缩
遗传算法
ASIC
脉动阵列
在线阅读
下载PDF
职称材料
基于0.35μm门阵的SDH段开销处理ASIC设计
13
作者
徐东明
李玉山
黄海生
《微电子学与计算机》
CSCD
北大核心
2000年第6期40-44,共5页
根据 ITU关于 SDH技术体制的建议,文章讨论了 STM— 1和 STM- 4开销处理、 STM- 4的复用和解复用实现的方案。介绍了流片前 IC设计的厂家流程及 IC设计所遇到的问题及解决方法。利用电路 CAD软件的仿真结果以及硬件测试结果都证明我...
根据 ITU关于 SDH技术体制的建议,文章讨论了 STM— 1和 STM- 4开销处理、 STM- 4的复用和解复用实现的方案。介绍了流片前 IC设计的厂家流程及 IC设计所遇到的问题及解决方法。利用电路 CAD软件的仿真结果以及硬件测试结果都证明我们设计的电路符合 ITU的指标要求,该设计已投入工程应用。
展开更多
关键词
同步数字系列
开销处理
FPGA
ASIC设计
在线阅读
下载PDF
职称材料
一种2.048Mb/s信号异步映射器的设计与实现
14
作者
黄海生
徐东明
《微电子学与计算机》
CSCD
北大核心
2001年第1期55-58,共4页
文章根据 SDH帧结构的特点,提出用固定码速调整和随机码速调整相结合的方法设计 2.048Mb/s支路信号异步映射电路。同时,数据缓冲存储器电路选用具有自指针功能的 FIFO电路,使得映射器电路结构简单、规模小、性能好。这种电路非常适...
文章根据 SDH帧结构的特点,提出用固定码速调整和随机码速调整相结合的方法设计 2.048Mb/s支路信号异步映射电路。同时,数据缓冲存储器电路选用具有自指针功能的 FIFO电路,使得映射器电路结构简单、规模小、性能好。这种电路非常适合于大规模集成。
展开更多
关键词
同步数字系列
专用集成电路
信号异步映射器
设计
在线阅读
下载PDF
职称材料
可编程信号处理器的低功耗设计
15
作者
陈健
《半导体技术》
CAS
CSCD
北大核心
2001年第4期1-4,共4页
可编程信号处理器已获得广泛应用,随着VLSI技术的发展,现在已可利用信号处理器实现SOC功能。实现SOC功能还必须降低处理器的功耗。本文首先叙述可编程信号处理器降低功耗的各种途径,然后介绍低功耗可编程处理器的结构设计...
可编程信号处理器已获得广泛应用,随着VLSI技术的发展,现在已可利用信号处理器实现SOC功能。实现SOC功能还必须降低处理器的功耗。本文首先叙述可编程信号处理器降低功耗的各种途径,然后介绍低功耗可编程处理器的结构设计,最后对最新的TMS320C55X的低功耗性能进行分析。
展开更多
关键词
可编程信号处理器
低功耗
VLSI
专用集成电路
设计
在线阅读
下载PDF
职称材料
多频彩显行S校正原理及电路分析
16
作者
李良光
《电视技术》
北大核心
2000年第8期82-84,共3页
主要介绍多频彩色显示器的行S校正原理及新型专用集成电路WT8045的特点与应用电路。
关键词
S校正
扫描模式
彩色显示器
多频
专用集成电路
在线阅读
下载PDF
职称材料
高可靠大功率专用电路的国产化封装设计
17
作者
母继荣
姚秀华
《微处理机》
2001年第1期19-21,共3页
对高可靠大功率专用电路的封装思路进行了介绍 ,同时结合我国国情及现有条件 ,对高可靠专用电路 2 86 Eп4进行了封装 。
关键词
高可靠大功率专用电路
封装设计
286En4
集成电路
在线阅读
下载PDF
职称材料
扫描单元及其在ASIC可测性设计中的应用
18
作者
于宗光
何晓娃
《微电子技术》
2000年第5期33-38,共6页
本文首先论述 ASIC可测性的必要性,然后介绍了几种常见的扫描单元, 最后给出了多种选择触发器方法、时钟扫描方法、电平敏感扫描方法等几种内部 扫描方法。
关键词
扫描单元
ASIC
可测性
在线阅读
下载PDF
职称材料
脑电信号检测专用集成电路的设计
19
作者
李国刚
骆妙艺
+1 位作者
叶媲舟
凌朝东
《华侨大学学报(自然科学版)》
CAS
北大核心
2010年第2期162-165,共4页
采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电...
采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862-0.902V范围内,输入和输出都是线性关系,且共模抑制比可达114dB,符合设计要求.
展开更多
关键词
脑电信号
专用集成电路
带隙基准电路
差分差值放大器
跨导运算放大器
在线阅读
下载PDF
职称材料
用可编程逻辑器件实现专用数字集成电路的功能设计
被引量:
1
20
作者
王彦芳
王小平
+1 位作者
王彦永
马月辉
《半导体情报》
2000年第5期48-51,共4页
以计算机科学和微电子技术为先导的 EDA技术已成为电子设计领域的一个新技术 ,它的高速发展为电子系统和集成电路的设计带来了一场革命。本文用具体的例子说明了用 EDA软件开发平台将可编程逻辑器件设计为专用数字集成电路的具体方法。
关键词
可编程逻辑器件
专用集成电路
数字集成电路
在线阅读
下载PDF
职称材料
题名
SXGA TFT-LCD驱动电路的设计
被引量:
9
1
作者
杨虹
凌志华
王刚
唐志勇
黄锡珉
金圣经
机构
中国科学院长春精密光学机械与物理研究所
吉林彩晶总厂
出处
《微电子学》
CAS
CSCD
北大核心
2000年第4期268-272,共5页
基金
中科院"九五"重大项目!(KY951-A1-502)
吉林省科委"九五"科技攻关项目!(吉科合字第970103-01号)
文摘
文中详细分析了一种分辨率为 SXGA的液晶显示器驱动电路的设计概要,介绍了其所 使用的驱动方法——三级电压驱动方法、数据驱动器和扫描驱动器的结构及其功能,对在驱动中的 灰度级产生方法进行了分析。并阐述了电路中电磁干扰(EMI)的解决方法,对接口中所应用的 LVDS技术进行了说明。
关键词
SXGA
液晶显示屏
TFT-LCD
驱动电路
Keywords
TFT
LCD
Three level drive
Dot inversion
Electromagnetic interferenH
分类号
TN873.93 [电子电信—信息与通信工程]
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于神经网络混沌加密算法的专用芯片设计
被引量:
4
2
作者
郭东辉
何小娟
陈彩生
机构
厦门大学技术物理研究所
出处
《计算机学报》
EI
CSCD
北大核心
2000年第11期1230-1232,共3页
基金
国家自然科学基金!(6 96 86 0 0 4
6 9886 0 0 2 )
福建省青年重点基金!(F982 0 0 1)
文摘
根据一种基于神经网络混沌加密算法所提出的对称密钥密码方案 ,设计了一种安全实用的加解密专用芯片 .该芯片是采用 VHDL 语言设计的 ,并用 FPGAs实现 .文中主要介绍该加解密专用芯片的设计原理和方法 .
关键词
神经网络
混沌加密算法
专用芯片
VHDL语言
Keywords
chaotic encryption, neural networks, VHDL
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
一种JTAG主控器芯片的改进设计与逻辑实现
被引量:
1
3
作者
江先阳
沈绪榜
张天序
机构
华中科技大学图像识别与人工智能研究所图像信息处理与智能控制教育部重点实验室
出处
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2001年第1期63-65,共3页
文摘
提出了对JTAG主控器的一种改进方法 ,并在逻辑上实现了这一改进 .改进后的主控器可以提供连续寻址 16MB存储器页空间的访问方式 ,从而为测试软件程序员提供了良好的平台 .仿真表明该芯片能够提供满足IEEEP1149.1协议的测试信号 .
关键词
JTAG主控器
芯片测试
逻辑实现
访问方式
测试信号
结构
设计
Keywords
JTAG controller
chip design
chip test
simulation
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
CPU桥ASIC设计中CPU模拟器的设计
被引量:
1
4
作者
邓让钰
邢座程
谢伦国
机构
国防科技大学计算机学院
出处
《计算机工程与应用》
CSCD
北大核心
2001年第1期99-100,共2页
文摘
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。
关键词
ASIC
专用集成电路
设计
微处理器
CPU
模拟器
Keywords
ASIC, CPU bridge, multiprocessor, synchronize
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
SDH开销处理专用集成电路的设计
被引量:
2
5
作者
孟李林
徐东明
机构
西安邮电学院ASIC设计中心
出处
《电子技术应用》
北大核心
2001年第2期79-80,共2页
文摘
介绍了用于STM-1/STM-4模式下段开销处理的专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。根据该方案设计的专用集成电路已通过了FPGA验证。实验证明所设计的电路稳定可靠。该集成电路在实际应用中具有重要的使用价值。
关键词
SDH
FPGA
专用集成电路
电路设计
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
STM-1/STM-4段开销处理ASIC设计
被引量:
1
6
作者
孟李林
黄海生
机构
西安邮电学院ASIC设计中心
出处
《半导体技术》
CAS
CSCD
北大核心
2001年第3期48-50,共3页
文摘
介绍了光同步数字体系中用于STM-1/STM-4模式下段开销处理专用集成电路的设计。重点分析了设计方面的难点并给出了相应的解决方案。实验证明所设计的电路稳定可靠。
关键词
专用集成电路
STM-1
STM-4
段开销处理
电路设计
Keywords
SDH
overhead
ASIC
FPGA
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
ASIC与HDL
被引量:
12
7
作者
黄红
机构
华中理工大学汉口分校自控系
出处
《信息技术》
2001年第1期32-32,40,共2页
文摘
ASIC设计技术是EDA的关键 ,HDL语言的运用使ASIC设计具有更大的灵活性和更高的通用性 ,能更有效地缩短设计周期 ,降低成本 ,是ASIC硬件设计领域的一次变革 ,对系统的硬件ASIC的设计将产生巨大影响。
关键词
电子设计现代化
专用集成电路
硬件描述语言
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TP312 [自动化与计算机技术—计算机软件与理论]
在线阅读
下载PDF
职称材料
题名
数字视频图像采集和存储的ASIC芯片设计
被引量:
2
8
作者
孟李林
机构
西安邮电学院ASIC设计中心
出处
《现代电子技术》
2001年第4期28-29,共2页
文摘
介绍了基于电话线传输系统的远程视频报警系统中 ,其数字视频图像的采集和存储的 ASIC芯片设计。分析了设计方面的技术难点并给出了相应的解决方案。使用硬件描述语言( VHDL)和采用自顶向下 ( TOP- DOWN)的设计方法在可编程器件 XC951 0 8- 7- TQ1 0 0上实现了具体电路。应用表明该 ASIC芯片的电路设计正确 ,工作稳定可靠。
关键词
电路设计
ASIC
图像存储
数字视频图像采集
专用集成电路
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TN919.8 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
采用射频识别技术的门禁系统电路设计
被引量:
3
9
作者
黄智伟
陈和
机构
南华大学电气工程学院
出处
《电子工程师》
2001年第4期51-53,共3页
文摘
简要介绍了 TEMIC公司的 e5550射频识别集成电路、U2 2 70 B读 /写基站集成电路、微控制器芯片 M44C2 60和电控锁构成的非接触门禁系统电路及电路设计中应注意的一些问题。
关键词
射频识别
门禁系统
非接触控制
微控制器
电路设计
专用集成电路
Keywords
RFID,gate ban,untouched control, microcontroller
分类号
TU899 [建筑科学]
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
LS-DSP地址产生器生成算法与逻辑实现
10
作者
车德亮
沈绪榜
王忠
机构
西安微电子技术研究所
出处
《信号处理》
CSCD
北大核心
2005年第5期534-538,493,共6页
基金
国防预研项目(41308010203)资助
文摘
由于传统的内嵌地址产生器不能有效地支持数字信号处理应用的需要,在开发面向航天应用的高速信号处理器LS-DSP时,设计支持数字信号处理应用的地址产生器成为LS-DSP开发中的重要环节。本文通过研究常用的数字信号处理计算的数据地址运算特点,提出了LS-DSP地址产生器的生成算法。在根据该算法逻辑实现LS-DSP地址产生器时,为了减小地址产生器面积,针对循环类地址计算又提出了一种快速的动态START、END产生方法。实验结果表明,LS-DSP使用本文的地址产生器比采用传统的地址产生器可有效的提高数字信号处理运算的速度。
关键词
数字信号处理器
地址产生器
数字信号处理算法
生成算法
逻辑实现
产生器
地址
数字信号处理
高速信号处理器
航天应用
Keywords
digital signal processor
address generation unit
algorithm of digital signal process
分类号
TP391.41 [自动化与计算机技术—计算机应用技术]
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于ISP技术开发定时/计数接口芯片
11
作者
刘燕
李敏
陈兴文
机构
大连民族学院机电信息工程系
出处
《大连民族学院学报》
CAS
2003年第3期29-30,共2页
文摘
结合定时/计数接口芯片的开发实例,讨论了ISP技术在电子设计自动化中的应用。同时给出了实例的具体例程和时序仿真波形。
关键词
定时/计数接口芯片
ISP
电子设计自动化
在系统可编程
工作方式
专用集成电路
Keywords
ISP
EDA
timer/counter inlerface chip
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
无失真并行数据压缩的脉动阵列ASIC设计
12
作者
顾静
帅典勋
顾清
机构
华东理工大学计算机科学与工程系
清华大学智能技术和系统国家重点实验室
出处
《电子学报》
EI
CAS
CSCD
北大核心
2000年第9期135-136,共2页
基金
973国家重点基础研究规划项目基金!(No .G1 9990 32 70 7)
国家自然科学基金!(No .697730 37)
文摘
本文提出适用于无失真并行数据压缩的超大规模ASIC的逻辑电路设计 .与其他传统的串行或小规模并行无失真数据压缩的硬件或软件方法相比 ,本文的Systolic阵列结构有更好的并行性、实时性和普适性 .对ASIC的时序和功能进行的模拟验证 ,证明了逻辑和电路设计的正确性和有效性 .
关键词
数据压缩
遗传算法
ASIC
脉动阵列
Keywords
data compression
genetic algorithm
timing simulation
functional simulation
ASIC (Application Specific Integrated Circuit)
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于0.35μm门阵的SDH段开销处理ASIC设计
13
作者
徐东明
李玉山
黄海生
机构
西安电子科技大学电路CAD所
西安邮电学院ASIC中心
出处
《微电子学与计算机》
CSCD
北大核心
2000年第6期40-44,共5页
文摘
根据 ITU关于 SDH技术体制的建议,文章讨论了 STM— 1和 STM- 4开销处理、 STM- 4的复用和解复用实现的方案。介绍了流片前 IC设计的厂家流程及 IC设计所遇到的问题及解决方法。利用电路 CAD软件的仿真结果以及硬件测试结果都证明我们设计的电路符合 ITU的指标要求,该设计已投入工程应用。
关键词
同步数字系列
开销处理
FPGA
ASIC设计
Keywords
SDH
Overhead processing
FPGA
ASIC Design
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
一种2.048Mb/s信号异步映射器的设计与实现
14
作者
黄海生
徐东明
机构
西安邮电学院计算机系ASIC设计中心
出处
《微电子学与计算机》
CSCD
北大核心
2001年第1期55-58,共4页
文摘
文章根据 SDH帧结构的特点,提出用固定码速调整和随机码速调整相结合的方法设计 2.048Mb/s支路信号异步映射电路。同时,数据缓冲存储器电路选用具有自指针功能的 FIFO电路,使得映射器电路结构简单、规模小、性能好。这种电路非常适合于大规模集成。
关键词
同步数字系列
专用集成电路
信号异步映射器
设计
Keywords
SDH,ASIC,Mapper
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
可编程信号处理器的低功耗设计
15
作者
陈健
机构
上海交通大学DSP技术中心
出处
《半导体技术》
CAS
CSCD
北大核心
2001年第4期1-4,共4页
文摘
可编程信号处理器已获得广泛应用,随着VLSI技术的发展,现在已可利用信号处理器实现SOC功能。实现SOC功能还必须降低处理器的功耗。本文首先叙述可编程信号处理器降低功耗的各种途径,然后介绍低功耗可编程处理器的结构设计,最后对最新的TMS320C55X的低功耗性能进行分析。
关键词
可编程信号处理器
低功耗
VLSI
专用集成电路
设计
Keywords
programmable signal processor
low power VLSI
SOC
DSP
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TN911.7 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
多频彩显行S校正原理及电路分析
16
作者
李良光
机构
淮南工业学院电气系
出处
《电视技术》
北大核心
2000年第8期82-84,共3页
文摘
主要介绍多频彩色显示器的行S校正原理及新型专用集成电路WT8045的特点与应用电路。
关键词
S校正
扫描模式
彩色显示器
多频
专用集成电路
Keywords
Hor. S-compensation
scan model
color monitor
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TP334.1 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
高可靠大功率专用电路的国产化封装设计
17
作者
母继荣
姚秀华
机构
沈阳化工学院
东北微电子研究所
出处
《微处理机》
2001年第1期19-21,共3页
文摘
对高可靠大功率专用电路的封装思路进行了介绍 ,同时结合我国国情及现有条件 ,对高可靠专用电路 2 86 Eп4进行了封装 。
关键词
高可靠大功率专用电路
封装设计
286En4
集成电路
Keywords
High reliable and power special circuit,Packaging design,286Eп4 special circuit
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
扫描单元及其在ASIC可测性设计中的应用
18
作者
于宗光
何晓娃
机构
信息产业部无锡微电子科研中心
出处
《微电子技术》
2000年第5期33-38,共6页
基金
国防重点实验室(电子元器件可靠性物理及应用技术)基金资助
文摘
本文首先论述 ASIC可测性的必要性,然后介绍了几种常见的扫描单元, 最后给出了多种选择触发器方法、时钟扫描方法、电平敏感扫描方法等几种内部 扫描方法。
关键词
扫描单元
ASIC
可测性
Keywords
Scan cell
ASIC
Design for testability
分类号
TN492.02 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
脑电信号检测专用集成电路的设计
19
作者
李国刚
骆妙艺
叶媲舟
凌朝东
机构
华侨大学信息科学与工程学院
厦门市专用集成电路系统重点实验室
出处
《华侨大学学报(自然科学版)》
CAS
北大核心
2010年第2期162-165,共4页
基金
福建省自然科学基金资助项目(A0640005)
厦门市科技计划项目(3502Z20073037
3502Z20080010)
文摘
采用CSMC双层多晶、双层金属、N阱0.6μm互补金属氧化物半导体工艺,设计一种脑电信号检测专用集成电路(ASIC).系统包含基于斩波技术的差分差值放大器、跨导运算放大器(OTA)-C低通滤波电路、增益调整电路、两相非重叠时钟产生电路和带隙电压基准等电路.仿真结果表明,输入信号在-0.862-0.902V范围内,输入和输出都是线性关系,且共模抑制比可达114dB,符合设计要求.
关键词
脑电信号
专用集成电路
带隙基准电路
差分差值放大器
跨导运算放大器
Keywords
electroencephalogram
application specific integrated circuit
band-gap voltage circuit
digital differential analyzer
operational transconductance amplifier
分类号
TN492.02 [电子电信—微电子学与固体电子学]
R741.044 [医药卫生—神经病学与精神病学]
在线阅读
下载PDF
职称材料
题名
用可编程逻辑器件实现专用数字集成电路的功能设计
被引量:
1
20
作者
王彦芳
王小平
王彦永
马月辉
机构
石家庄铁道学院电子工程系
河北宝石集团
出处
《半导体情报》
2000年第5期48-51,共4页
文摘
以计算机科学和微电子技术为先导的 EDA技术已成为电子设计领域的一个新技术 ,它的高速发展为电子系统和集成电路的设计带来了一场革命。本文用具体的例子说明了用 EDA软件开发平台将可编程逻辑器件设计为专用数字集成电路的具体方法。
关键词
可编程逻辑器件
专用集成电路
数字集成电路
Keywords
Programmable logic device Applications specific integrated circuit EDA
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TN431.2 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
SXGA TFT-LCD驱动电路的设计
杨虹
凌志华
王刚
唐志勇
黄锡珉
金圣经
《微电子学》
CAS
CSCD
北大核心
2000
9
在线阅读
下载PDF
职称材料
2
基于神经网络混沌加密算法的专用芯片设计
郭东辉
何小娟
陈彩生
《计算机学报》
EI
CSCD
北大核心
2000
4
在线阅读
下载PDF
职称材料
3
一种JTAG主控器芯片的改进设计与逻辑实现
江先阳
沈绪榜
张天序
《华中科技大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2001
1
在线阅读
下载PDF
职称材料
4
CPU桥ASIC设计中CPU模拟器的设计
邓让钰
邢座程
谢伦国
《计算机工程与应用》
CSCD
北大核心
2001
1
在线阅读
下载PDF
职称材料
5
SDH开销处理专用集成电路的设计
孟李林
徐东明
《电子技术应用》
北大核心
2001
2
在线阅读
下载PDF
职称材料
6
STM-1/STM-4段开销处理ASIC设计
孟李林
黄海生
《半导体技术》
CAS
CSCD
北大核心
2001
1
在线阅读
下载PDF
职称材料
7
ASIC与HDL
黄红
《信息技术》
2001
12
在线阅读
下载PDF
职称材料
8
数字视频图像采集和存储的ASIC芯片设计
孟李林
《现代电子技术》
2001
2
在线阅读
下载PDF
职称材料
9
采用射频识别技术的门禁系统电路设计
黄智伟
陈和
《电子工程师》
2001
3
在线阅读
下载PDF
职称材料
10
LS-DSP地址产生器生成算法与逻辑实现
车德亮
沈绪榜
王忠
《信号处理》
CSCD
北大核心
2005
0
在线阅读
下载PDF
职称材料
11
基于ISP技术开发定时/计数接口芯片
刘燕
李敏
陈兴文
《大连民族学院学报》
CAS
2003
0
在线阅读
下载PDF
职称材料
12
无失真并行数据压缩的脉动阵列ASIC设计
顾静
帅典勋
顾清
《电子学报》
EI
CAS
CSCD
北大核心
2000
0
在线阅读
下载PDF
职称材料
13
基于0.35μm门阵的SDH段开销处理ASIC设计
徐东明
李玉山
黄海生
《微电子学与计算机》
CSCD
北大核心
2000
0
在线阅读
下载PDF
职称材料
14
一种2.048Mb/s信号异步映射器的设计与实现
黄海生
徐东明
《微电子学与计算机》
CSCD
北大核心
2001
0
在线阅读
下载PDF
职称材料
15
可编程信号处理器的低功耗设计
陈健
《半导体技术》
CAS
CSCD
北大核心
2001
0
在线阅读
下载PDF
职称材料
16
多频彩显行S校正原理及电路分析
李良光
《电视技术》
北大核心
2000
0
在线阅读
下载PDF
职称材料
17
高可靠大功率专用电路的国产化封装设计
母继荣
姚秀华
《微处理机》
2001
0
在线阅读
下载PDF
职称材料
18
扫描单元及其在ASIC可测性设计中的应用
于宗光
何晓娃
《微电子技术》
2000
0
在线阅读
下载PDF
职称材料
19
脑电信号检测专用集成电路的设计
李国刚
骆妙艺
叶媲舟
凌朝东
《华侨大学学报(自然科学版)》
CAS
北大核心
2010
0
在线阅读
下载PDF
职称材料
20
用可编程逻辑器件实现专用数字集成电路的功能设计
王彦芳
王小平
王彦永
马月辉
《半导体情报》
2000
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
2
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部