期刊文献+

基于分布式算法和FPGA实现基带信号成形的研究 被引量:6

在线阅读 下载PDF
导出
摘要 提出了一种采用现场可编程门阵列FPGA实现基带信号成形FIR的数字滤波器硬件电路的方案。该方案基于分布式算法的思想,利用FPGA丰富的查找表资源,从时域上对基带信号直接进行成形。因为所采用的成形方法运算量小、精度高,所以适用于实时系统。所设计的电路通过硬件仿真,证明能够满足系统的要求,具有一定的理论和实际意义。
出处 《电子技术应用》 北大核心 2004年第5期67-69,共3页 Application of Electronic Technique
  • 相关文献

参考文献2

  • 1Suk Ho Lee.The Role of Distributed Arithmetic in FPGA-based Signal Processing. Naval Postgraduate School Monterey. California AD-A164-199,1999:33-45
  • 2Luis Aberto Munoz. FPGA-based FIR Filter Using BitSerial Digital Signal Processing. Naval Postgraduate School Monterey. California AD-A264-522,1999:25-36

同被引文献24

引证文献6

二级引证文献5

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部