期刊文献+

高速数字存储示波器的超前滞后电路设计

A Design to Realize the Lead and Lag Control in Digitizing Oscilloscope
在线阅读 下载PDF
导出
摘要 数字存储示波器的核心是时基电路,超前/滞后控制电路是时基电路的核心。其设计是数字存储示波器的关键。用可编程语言FPGA实现设计了用前置计数器和后置计数器控制触发点前后的采集样点数和数据的方案。 The core of digitizing storage oscilloscope is the time-based circuit,while the lead and lag control circuit is the core of the time-based circuit,the design of which is the crux of the digitizing storage oscilloscope.This paper gives a design with the programming language FPGA to realize the control of the samples before and after the trigger point and data storage by the software MUXPLUS.
出处 《重庆师范大学学报(自然科学版)》 CAS 2003年第4期31-33,共3页 Journal of Chongqing Normal University:Natural Science
关键词 高速数字存储示波器 电路设计 超前控制 滞后控制 计数器 CPLD digitizing storage oscilloscope the lead and lag control counter CPLD simulation
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部