期刊文献+

虚拟仪器硬件平台控制芯片CPLD实现

Implementation of a Controlling Chip for Virtual Instruments by CPLD
在线阅读 下载PDF
导出
摘要 提出了一种虚拟仪器硬件平台控制芯片的设计方法和硬件软件化的设计思路,用Verilog HDL硬件描述语言进行设计,用EDA工具进行综合和仿真,在单片CPLD上实现了虚拟仪器硬件平台的控制和EPP并口通信的功能。 A method for designing Controlling Chip of Virtual Instruments by using EDA technology is presented. By VerilogHDL programming, synthesizing, simulating, the controlling and the communication (through EPP port ) functions of Virtual Instrument in a single CPLD chip are implemented.
出处 《电子测量技术》 2002年第6期39-40,共2页 Electronic Measurement Technology
关键词 虚拟仪器 硬件平台 控制芯片 CPLD VERILOGHDL 增强型并品EPP Virtual Instruments VerilogHDL EPP CPLD
  • 相关文献

参考文献2

共引文献3

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部