期刊文献+

多核DSP下的SIFT算法优化 被引量:3

在线阅读 下载PDF
导出
摘要 由于SIFT特征匹配算法可以准确地解决若干幅图像间出现平移、旋转以及仿射变换等情况下的匹配问题,同时可以实现对不同角度拍摄图像与光强变化下采集图像的比较可靠的匹配。基于TI的C6000系列多核DSP,本文主要研究SIFT算法配准图像并对其进行优化。先通过网口将保存在计算机中的图像数据传入DSP中,DSP会对所得的图像数据进行SIFT配准计算,最后将计算得出的匹配结果通过网口反馈至计算机。本文对代码进行编译器优化后,针对特征描述子匹配阶段特别采用了多核并行处理。测试结果表明,对于有丰富特征点的图像,采用多核并行技术进行描述子匹配计算,使得匹配阶段的耗时仅约为单核计算的1/4,提高了匹配效率。
作者 许飞 刘威
出处 《信息通信》 2012年第5期42-43,共2页 Information & Communications
  • 相关文献

参考文献5

二级参考文献15

  • 1杜文,沈勇,唐昆.DM642上TCP/IP协议的实现及性能测试[J].微计算机信息,2006,22(05Z):149-152. 被引量:4
  • 2TMS320C6000 Network Developer's Kit (NDK) Software User's Guide,SPRU523C[R].TI Inc.January 2009.
  • 3Getting Started With the C6000 Network Development Kit (NDK),SPRAAX4[R].TI Inc.July 2008.
  • 4Software Operation of Gigabit Ethernet Media Access Controller on TMS320C645X DSP.SPRAA90[R].TI Inc.October 2006.
  • 5Network Developer's Kit(NDK) Benchmark and Sizing,SPRAAQ5A[R].TI Inc.June 2008.
  • 6刘涛,钟晓峰,许希斌.NDK在视频传输系统中的应用[J].微计算机信息,2007,23(03Z):1-2. 被引量:2
  • 7Texas Instruments. Texas Instruments TMS320C6000 TCP/IP Network Developer's Kit-User's Guide[J]. Revision 1.60.303,12 - Jun - 03.
  • 8Texas Instruments. Texas Instruments TMS320C6000 TCP/IP Network Developer's Kit-Platform Porting Guide[J ]. Revision 1.60. 303,12- Jun-03.
  • 9Texas Instruments. Texas Instruments TMS320C6000 TCP/IP Network Developer's Kit-Programmer's Reference guide[J].Revision 1.60.303, 12- Jun-03.
  • 10艾海舟.图像处理、分析与机器视觉[M].北京:人民邮电出版社,2003..

共引文献34

同被引文献20

  • 1Texas Instrument Inc. TMS320C66x DSP Cache User Guide [ M ].Texas Instrument Inc, 2011.
  • 2GARDNER F M.Interpolation in Digital Modems Part I: Fundamentals [ J ]. IEEE Transactions on Communications, 1993,41 ( 3 ) : 501-507.
  • 3LOWED. Distinctive image features from scale - invariant keypoints [J]. International Journal of Computer Vision,200d-,60(2) :91-110.
  • 4PAUL V,MICHAEL J. Robust real-time object detection[ S]. 2001.
  • 5GONZALEZ R,WOODS R. Digital image pressing[ M]. [ s. n. ] :Ad- dison-Wesley Publishing Company, 1992.
  • 6YAN K,RAHUL S. PCA-SIFT:a more distinctive respresentation for lo- cal image descriptors [ C ]//Proc. Conf. Computer Vision and Pattern Recognition. [ S. 1. ] :IEEE Press ,2004:511-517.
  • 7BONATO V,MARQUES E,CONSTANTINIDES G. A parallel hardware ar- chitecture for scale and rotation invariant feature detection[ J ]. IEEE Trans. Circuits and Systems for Video Technology,20,18(12) :1703-1712.
  • 8QIU J,HUANG T,IKENAGA T. A FPGA-based dual-pixel processing pipelined hardware accelerator for feature point detection Part in sIFr [C]//Proc. the 5th International Joint Conference on INC, IMS and IDC. IS. 1. ] :IEEE Press,2009:1668-1674.
  • 9HUANG F, HUANG S, KER J, et al. High-performance sift hardware ac- celerator for real-time image feature extraction [ J ]. IEEE Trans. Circuits and Systems for Video Technology, 2012,22 ( 3 ) : 340-351.
  • 10方兴,陈书明.支持细粒度并行性开发的多核DSP快速核间通信机制[J].计算机工程与科学,2009,31(4):130-133. 被引量:2

引证文献3

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部