期刊文献+

用可编程逻辑器件实现CPU零地址仿真

plem entation ofCPU zero addressw ith program m able logicarrays
在线阅读 下载PDF
导出
摘要 提出了CPU 零地址仿真的实现方案。该方案用单片GAL20V8器件以ABELHDL硬件描述语言实现CPU 零地址仿真, 合理地利用CPU 的存储空间, 从而降低了成本。其中的硬件是针对应用最广泛的MCS51系列中的8031单片机设计的。该方法可以推广应用于其他CPU, 对电路的设计以及仿真器的设计有一定的参考价值。 An im plem entation schem e ofCPU zero addressisproposed.Theem ulation of the schem e w ith GAL20V8 device and ABEL HDLprogram m ing languageisrealized, in which CPU m em ory space isreasonably used. The design ofhardw are is directly facing 8031 m onolithic com puterofthe series ofMCS 51. The design m ethod can be general ized forother CPU and is valuable forthe designs ofboth circuits and em ulators.
出处 《长春邮电学院学报》 1999年第3期51-55,共5页 Journal of Changchun Post and Telecommunication Institute
关键词 单板计算机 仿真 译码器 可编程逻辑 CPU Monolithic com puter Em ulation Decoders Program m able logic arrays
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部