期刊文献+

高速RS编码器的FPGA实现 被引量:3

Implem entation of R S Code with FPGA
在线阅读 下载PDF
导出
摘要 R S码广泛应用于卫星通信、移动通信和数据存储等领域中。研究用现场可编程逻辑阵列( F P G A) 实现高速 R S码编码器; 对硬件实现中的主要问题做了分析和讨论。仿真和实际测试结果均表明, 编码器原理样机功能正常, 吞吐率可达200 Mbit/s。 A high speed Reed Solom on ( R S) encoder prototype is im plem ented w ith F P G A ( Field Program m able Gate Array). Som e key points in the design ofthe R Sencoderhardw are are discussed. The results obtained by test and tim ing sim ulation show that thethroughput of the prototype can be up to 200 Mbit/s.
出处 《中国空间科学技术》 EI CSCD 北大核心 1999年第4期67-71,共5页 Chinese Space Science and Technology
关键词 可编程逻辑阵列 编码器 设计 实时仿真 Program m able logic array Encoder Design Realtim e sim ulation
  • 相关文献

参考文献3

二级参考文献7

  • 1李玉山 来新全.电子系统及专用集成电路CAD技术[M].西安电子科技大学出版社,1995..
  • 2朱明程.FPGA原理及应用设计[M].电子工业出版社,1994..
  • 3李玉山 贾新章.电子CAD技术基础[M].西安电子科技大学出版社,1995..
  • 4Pace Technologies,internet web site.
  • 5Altera.Data Book,1996.
  • 6Xilinx.The Programmable Logic Data Book,1994.
  • 7高德远,马婉蛊译著.Xilinx现场可端程门阵列及其应用.西安:西北工业大学出版社,1996.

共引文献4

同被引文献12

引证文献3

二级引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部