摘要
针对电力信号处理过程中存在各种暂态干扰的问题,本文通过结构元素的合理选取适用于电能质量暂态干扰信号,并基于FPGA硬件平台的合理设计,构建了基于FPGA的数学形态滤波器的硬件平台,在Quartus II上进行仿真实验,然后进行硬件实现。仿真结果表明该设计方案确实可行,具有很好的应用前景。
出处
《科技信息》
2010年第36期I0001-I0002,共2页
Science & Technology Information
基金
国家自然科学基金(50937001
50707010)
广东省大学生创新实验项目(S1010561099)资助项目