期刊文献+

基于Verilog HDL的SPI IP核的设计及仿真实现 被引量:5

Design andimplementation of reusable ip core of spi on besis of verilog hdl
在线阅读 下载PDF
导出
摘要 随着SOC的规模不断扩大,集成的IP模块不断增多,复杂程度不断加大,使得片上各个模块之间的通信问题越来越突出,为了解决这一问题,本文针对SOC片上系统的SPI接口设计,目标是实现适用于SOC设计并且符合SPI通行协议的IP核,让SOC通过此SPI核可以与外围设备通信,中间以片上总线Wishbone为接口,应用VerilogHDL编程时,在遵循SPI协议、实现基本SPI通信的基础上,将RTL级逻辑门数尽可能的减少。保留规定的四个外部信号,将SPI主机与从机分开,仅设计SPI_MASTER Core,利用控制寄存器进行状态控制,省去时钟极性与相位配置,直接与Wishbone总线连接。其次围绕着SPIIP核的设计与实现来讨论和研究SOC设计中IP设计的方法,最后在linux环境下的EDA平台上,用Ncverilog进行仿真,最终得到了较满意的仿真结果,所有仿真模式全部通过。
作者 白光泽 邢燕
出处 《制造业自动化》 北大核心 2010年第12期113-115,共3页 Manufacturing Automation
  • 相关文献

参考文献4

  • 1L. Bacciarelli. G. Lucia. Design, testing and prototyping of a software programmable I2C/SPI IP on AMBA bus. Research in Microelectronic and Electronic. 2006: 373-376.
  • 2李宽余,戴瑜兴,张义兵.基于可编程逻辑器件的串行外设接口设计及实现[J].低压电器,2004(11):28-30. 被引量:1
  • 3Cadence Design Systems Inc. Verilog-XL Reference [C]. Cadence, 2003.
  • 4陈献文.HDL Debugging with Debussy [M]. 2004.

二级参考文献2

  • 1侯伯亭 顾新.VHDL硬件描述语言与数字逻辑电路设计[M].西安:西安电子科技大学出版社,1999..
  • 2Texax Instruments Incorporated.TMS320F240 DSP CONTROLLERS Data Sheet[Z].1998.

同被引文献19

引证文献5

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部