期刊文献+

DDS+PLL技术与应用 被引量:10

在线阅读 下载PDF
导出
摘要 将DDS(DirectdigitalSynthesizer)技术与PLL(PhaseLockedLoop)技术组合运用,使之优势互补形成的DDS+PLL技术已成为九十年代频率合成技术发展的新潮流。本文简要介绍DDS的原理与性能,着重以典型DDS芯片Q2330与PLL构成的宽频带、高分辨率、快速转换的新型频率合成器为例,将实现方法与实用系统推荐给读者。
出处 《电子技术应用》 北大核心 1997年第9期39-41,共3页 Application of Electronic Technique
  • 相关文献

同被引文献18

  • 1陈大海,张健.一种软件无线电遥测信号产生系统[J].信息与电子工程,2007,5(1):66-69. 被引量:3
  • 2Young Jae Lee, Seok Bong Hyun, GeumYoung Tak, etc. Fast Settling 9GHz PLL Using 528MHz Reference PLL Clock for MB-OFDM UWBSystem [C]. European Microwave Integrated Circuits Conference, Sept.2006: 179-182.
  • 3Staszewski R B, Hung C M, Leipold D, et al. A First Multigigahertz Digitally Controlled Oscillator for Wireless Applications [J]. IEEE Trans. Microw. Theory Tech., 2003, 51(11): 2154-2164.
  • 4Gardner F M. Charge-pump Phase-locked Loops[J]. IEEE Trans. Commun., 1980, COMM-28(11): 1849-1858.
  • 5Lagareste V, Badets F, Belot D, et al. A new PLL Architecture: the Composite PLL[C]. 48th Midwest Symposium on Circuits and Systems, Aug. 2005,1: 511- 514.
  • 6Nauta H C, Nordholt E H. A Novel High-Dynamic-Range PLL System for Synchronous Detection in AM Receivers[J]. Consumer Electronics, IEEE Transactions on, 1985, CE-31(03): 447-455.
  • 7Staszewski R B, Balsara P T. All-Digital PLL with Ultra Fast Settling[J]. Circuits and Systems II: Express Briefs, IEEE Transactions on, 2007, 54(02): 181-185.
  • 8[2]O'Hara f. J. and Moore G. M.. A High Performance CW Receiver Using Feedthrough Nulling.Microwave Journal ,Sept. 1963: 63
  • 9[3]P.D.L. Beasley, A. G. Stove, B. J. Reits, B-O.As. Solving the problems of a single antenna frequency modulated CW radar. IEEE international radar conference, 1990
  • 10Qualcomm Incorporated.ASIC Products[]..

引证文献10

二级引证文献33

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部