摘要
根据PCI Express 1.0a标准,讨论了基于Xilinx RocketIO在FPGA上实现高性能可定制的PCI Express Endpoint控制器的可能性,并分析了设计难点和制约性能的关键,提出了提高可重用性的设计结构.同时为了保证PCI Express协议的兼容性,和其它功能验证要求,搭建了一个PCI Express Endpoint IP验证平台,并介绍了验证中的一些难点和解决方案.
Based on Xilinx RocketlO implement a configurable and high performance PCI Express Endpoint IP compliance with PCI Express 1.0 Specification. Discuss key point in design and issues on performance, and propose a configurable architecture. Introduce verification platform and some key points in verification process.
出处
《电子器件》
CAS
2007年第4期1318-1320,1324,共4页
Chinese Journal of Electron Devices
基金
国家高技术研究发展计划(2005AA1Z1260)
浙江省科技计划(2004C11043)