摘要
介绍了应用流水线技术、分布式算法对FIR滤波器在FPGA硬件实现上的优化设计,并以Altera公司的DSPBuilder为例,详述了采用新一代DSP辅助设计工具,将MATLAB的Simulink环境和FPGA开发工具组合在一起,进行DSP设计的通用流程。
The optimization designs of FIR filter implemented on FPGA with pipeline technology and distributed arithmetic are presented in the first. The universal design flow of DSP is illustrated with one of the new aided design tools which combine the Simulink envirorment in MATLAB and the development tool of FPGA - DSP Builder.
出处
《东华大学学报(自然科学版)》
CAS
CSCD
北大核心
2006年第6期93-96,106,共5页
Journal of Donghua University(Natural Science)