期刊文献+

基于CPLD的8位总线接口设计 被引量:2

Design of 8-bits Bus Interface Based on CPLD
在线阅读 下载PDF
导出
摘要 基于CPLD技术设计了双通道总线接口并给出该接口的通道模型和控制方法。本接口采用存储器访问模式,克服了某些CPU外围通信接口少的缺点,易于实现双CPU间的总线对接,且无需考虑复杂的总线仲裁机制。该接口适用于双主机间的数据传输,具有使用方便、速率匹配、实时响应等优点。同时采用VHDL硬件描述语言,使设计易于模块化,也为基于CPLD的总线转换及其他接口电路的设计提供了新的思路。 Based on CPLD (Complex Programmable Logic Device) 8- bits bus interface, channel model and control method are carried out. This type of bus interface can be accessed by memory mode and be applied to the exchange of data between two hosts,whlch can overcome the lack of communication interface in some types of CPU. It possesses the features of convenience, speed match and realtime response. Moreover, the modularization and reuse are easily to realize for the induction of VHDL (Very High Speed Integrated Circuit Hardware Description Language). It also brings a new ideal for the conversation from bus to other interface circuits.
出处 《现代电子技术》 2006年第6期79-80,88,共3页 Modern Electronics Technique
关键词 CPLD VHDL 总线接口 总线仲裁 CPLD VHDL bus interface bus arbitration
  • 相关文献

参考文献6

二级参考文献3

共引文献50

同被引文献20

引证文献2

二级引证文献9

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部