期刊文献+

基于CPLD/FPGA的雷达发射机脉冲工作比检测电路 被引量:5

Detection Circuit of Radar Transmitter's Pulse Duty Based on CPLD/FPGA
在线阅读 下载PDF
导出
摘要 介绍了雷达发射机脉冲工作比检测的重要性,给出了利用Altera公司的可编程逻辑器件实现发射机脉冲工作比检测的工作原理、设计思路、电路结构和仿真结果,并在此基础上进行了实验验证。结果表明,该检测电路实际可行。 This paper introduces the importance of detection of radar transmitter's pulse duty, and gives the operating principle, design, block diagram and simulation result of pulse duty detection circuit using Altera's programmable logic device. This technique can be used in radar transmitter protection. The experiment shows that the approach based on CPLD/FPGA has better performance.
作者 徐晓荣
出处 《雷达科学与技术》 2006年第1期61-64,共4页 Radar Science and Technology
关键词 雷达发射机 工作比检测 CPLD/FPGA 仿真 radar transmitter detection of pulse duty CPLD/FPGA simulation
  • 相关文献

同被引文献14

引证文献5

二级引证文献13

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部