期刊文献+

双机容错实时嵌入式系统设计与分析 被引量:8

Designing and Analysis of Fault-tolerance Real-time Embedded Systems
在线阅读 下载PDF
导出
摘要 为满足对安全关键领域日益增长的可靠性需求,提出一种基于松耦合多处理器体系结构的双机容错实时嵌入式系统设计方案。该方案无缝整合了计算机硬件级、操作系统级、应用级的容错技术,以达到从整体上提高系统可靠性的目的。
机构地区 电子科技大学
出处 《单片机与嵌入式系统应用》 2005年第10期5-7,共3页 Microcontrollers & Embedded Systems
  • 相关文献

参考文献4

  • 1陈宇. 高可靠容错实时系统的支撑技术研究:[博士研究生论文]. 成都:电子科技大学,2003-05
  • 2Kim K. The Distrubuted Recovery Block Scheme, in Software Fault Tolerance, M.R.Lyu, ed. Wiley,1995:189~2104
  • 3KrishnaC, Shin K. On Scheduling Tasks with a Quick Recovery from Failure. IEEE Trans. Computer.May,1986, C-35:448~454
  • 4金士尧,胡华平,李宏亮.具有容错结构的高可用计算机双系统研究[J].中国工程科学,1999,1(3):46-50. 被引量:21

二级参考文献5

共引文献20

同被引文献30

引证文献8

二级引证文献20

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部