期刊文献+

基于DSP的收发器加速背板通信

DSP-based Transciever Speeds up Back Board Communication
在线阅读 下载PDF
导出
摘要 随着背板速率的不断提升,现有跨背板的板间通信芯片(称为SerDes)技术已达到传输距离和信号完整性的设计极限,同为5Gbps收发器,基于纯模拟技术设计的SerDes产品已接近性能极限,为了满足提升速率的要求,只能牺牲传输距离;硅谷数模半导体公司则在SerDes构架设计方面独辟稀径,创造性地把数字信号处理技术应用到高速信号设计领域,它推出的D-PHY5G系列收发器不但可以有效抑制信号传输中不良信号的影响,提高系统的稳定性,而且可实现对已有SerDes产品的良好兼容,解决现有系统中新、旧板卡的信号兼容性问题,这主要得益于DPHY构架设计,它包含了一些现有设计中缺少的模块,如:高分辨率的模拟前端(front-end)、采样率达千兆以上的模/数转换电路以及可实现高速信号整形功能的定制DSP组.
出处 《世界电子元器件》 2004年第9期46-47,共2页 Global Electronics China
  • 相关文献

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部