期刊文献+
共找到12篇文章
< 1 >
每页显示 20 50 100
XC50鞋底二次注射成型工艺与模具设计 被引量:8
1
作者 江飞舟 王娟 《模具工业》 2012年第6期15-18,共4页
针对XC50鞋底材料由玻纤增强尼龙和TPU组成的特性,分析了塑件二次注射成型工艺并介绍了模具结构,对塑件出现的问题制定了有效的工艺处理措施。研究结果对大温差、多材料、复杂塑件的二次注射成型工艺与模具设计有较好的参考作用。
关键词 注射模 xc50鞋底 TPU 增强尼龙 二次成型
在线阅读 下载PDF
基于UG软件的XC50鞋底模具型腔电极设计
2
作者 尚庆宝 王娟 江飞舟 《装备制造技术》 2013年第11期165-166,共2页
针对XC50鞋底模具型腔,采用UG软件进行紫铜电极的拆分设计,实践证明这种多电极更换的多电极加工法效果良好,可以为同类型的零件加工提供参考。
关键词 xc50鞋底 多电极更换 拆分电极
在线阅读 下载PDF
高精度惯导系统信号处理平台的设计与实现 被引量:5
3
作者 马幸 韩珺礼 +1 位作者 刘长顺 杨晓红 《电子测量技术》 2011年第8期36-40,71,共6页
针对中高精度惯性导航系统中,陀螺仪和加速度计输出信号精度高、随机漂移小、动态范围大等特点,设计并实现了1种基于TI公司TMS320C6713B型DSP和Spartan-ⅡE系列XC2S50E型FPGA的高精度惯导系统信号处理平台。在简要介绍平台总体设计的基... 针对中高精度惯性导航系统中,陀螺仪和加速度计输出信号精度高、随机漂移小、动态范围大等特点,设计并实现了1种基于TI公司TMS320C6713B型DSP和Spartan-ⅡE系列XC2S50E型FPGA的高精度惯导系统信号处理平台。在简要介绍平台总体设计的基础上,重点探讨了A/D采集模块的硬件电路以及时序逻辑设计,关键硬件电路的接口设计、DSP工作流程和导航数据存储读写设计。该平台具有设计简洁、数据采集精度高、实时性强、数据接口方便的优点;A/D有效位采集精度约18位,接近ΔΣ型ADC ADS1278实际支持的18位有效位精度;非常适用于惯性导航、组合导航等多通道同步信号处理系统。 展开更多
关键词 惯性导航系统 多通道同步采样 接口设计 ADS1278 TMS3206713B XC2S50E
在线阅读 下载PDF
基于System Generator的GPS信号捕获模块的实现 被引量:1
4
作者 胡辉 吴超 +1 位作者 张虎 高明华 《河南师范大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第1期50-53,共4页
System Generator for DSP是业内领先的高级系统级FPGA开发工具.本文基于该软件设计并实现了4通道GPS信号捕获模块,其中包括平均采样、本地C/A码、FFT/IFFT运算、复数乘法运算、扫频控制和结果返回等6个模块,并利用Xilinx的Viertx-5XC5V... System Generator for DSP是业内领先的高级系统级FPGA开发工具.本文基于该软件设计并实现了4通道GPS信号捕获模块,其中包括平均采样、本地C/A码、FFT/IFFT运算、复数乘法运算、扫频控制和结果返回等6个模块,并利用Xilinx的Viertx-5XC5VSX50T-FF665芯片对模块进行了硬件协同验证.测试结果表明:设计实现的捕获模块能够准确地捕获GPS信号,与利用硬件描述语言的方法相比,本文的方法大大缩短了开发周期. 展开更多
关键词 SYSTEM GENERATOR FPGA GPS信号捕获 Viertx-5XC5VSX50T
在线阅读 下载PDF
基于FPGA的高速伪随机序列发生器设计 被引量:7
5
作者 韩春 蔡俊 《电子测量技术》 2013年第7期55-57,共3页
随着现代通信系统处理的最大数据速率的不断提高,需要高速的伪随机测试信号发生器。通过对m序列生成原理的研究,提出了一种基于FPGA的高速伪随机序列产生的方法。该方法基于m序列的采样定理和移位相加性,并行产生多组初始相位不同的m序... 随着现代通信系统处理的最大数据速率的不断提高,需要高速的伪随机测试信号发生器。通过对m序列生成原理的研究,提出了一种基于FPGA的高速伪随机序列产生的方法。该方法基于m序列的采样定理和移位相加性,并行产生多组初始相位不同的m序列,最后通过模2加法器获得高速的m序列。从m序列的基本原理出发,给出了实现该高速m序列发生器的硬件设计,并用ModelSim软件对其进行仿真。实验结果表明,使用该方法实现的伪随机序列发生器,结构简单、速度快。 展开更多
关键词 伪随机序列 M序列 线性移位寄存器 XC5VLX50T
在线阅读 下载PDF
数字卫星综合解码器异步串行接口的设计与应用
6
作者 陈新华 邱丽芳 涂立 《电子技术应用》 北大核心 2009年第4期52-55,59,共5页
数字电视系统设备的MPEG-2视频码流传输接口主要有ASI和SPI。复用器、QAM调制器、数字卫星综合解码器等一般采用ASI接口输入/输出信号。本文分别采用CPLD和FPGA技术设计符合DVB标准的ASI接口电路。通过灵活配置解码器的ASI输入/输出接口... 数字电视系统设备的MPEG-2视频码流传输接口主要有ASI和SPI。复用器、QAM调制器、数字卫星综合解码器等一般采用ASI接口输入/输出信号。本文分别采用CPLD和FPGA技术设计符合DVB标准的ASI接口电路。通过灵活配置解码器的ASI输入/输出接口,以扩展综合解码器的功能和应用。 展开更多
关键词 异步串行接口 传输流 综合解码器 xC95144 CPLD FPGA XC3S50
在线阅读 下载PDF
基于FPGA的双路同步角位移数据采集系统设计 被引量:1
7
作者 梁斌 谢家祖 《电子制作》 2020年第15期3-6,共4页
针对物料配比过程控制中需要通过角度电位器采集搅拌设备扭力数据的精准性、同步性的要求,设计了一种基于FPGA的双路同步角位移数据采集系统。系统由XC3S50AN为控制核心,采用ESP8266芯片为核心的WiFi模块作为云服务器的数据链路接口,通... 针对物料配比过程控制中需要通过角度电位器采集搅拌设备扭力数据的精准性、同步性的要求,设计了一种基于FPGA的双路同步角位移数据采集系统。系统由XC3S50AN为控制核心,采用ESP8266芯片为核心的WiFi模块作为云服务器的数据链路接口,通过AD转换器LTC1415完成双路角度电位器输出电压的同步采集,经FPGA处理加入时间标记后进行传输或存储。测试结果表明,该系统可实现两路角位移电压信号的同步采集和云传输服务,为更多的工业生产过程实现无人化和数据云服务提供参考。 展开更多
关键词 XC3S50AN 角度电位器 LTC1415 ESP8266
在线阅读 下载PDF
基于PCI Express接口的数据传输卡设计
8
作者 王向玲 王渊 《广东化工》 CAS 2016年第12期304-305,共2页
PCI Express总线与PCI总线相比,由并行变为串行,并且在PCIe系统架构中,组件之间采用点对点的连接方式,这样保证了各组件有自己的独立连接通道,而且具有高带宽且在软件层可以与PCI兼容的优点,现在得到越来越广泛的应用。本设计中采用了Xi... PCI Express总线与PCI总线相比,由并行变为串行,并且在PCIe系统架构中,组件之间采用点对点的连接方式,这样保证了各组件有自己的独立连接通道,而且具有高带宽且在软件层可以与PCI兼容的优点,现在得到越来越广泛的应用。本设计中采用了Xilinx公司的xc5vlx50t-3ff665,使用了其内嵌的Endpoint Block Plus for PCI Express v1.6集成端点核,实现一个基于IP核的PCI Express总线接口,实现了与主机间的数据传输,经过测试,达到了要求。 展开更多
关键词 PCIe总线 xc5vlx50t 集成端点核
在线阅读 下载PDF
沃尔沃Freelander将在英国制造
9
《轿车情报》 2002年第8期8-8,共1页
关键词 VOLVO xc50 FREELANDER 沃尔沃Freelander 英国 制造
在线阅读 下载PDF
一鱼六吃底盘共用
10
《玩家大众汽车》 2003年第1期20-20,共1页
关键词 汽车底盘 马自达3汽车 福特FOCUS MAV 富豪S40/V40轿车 2004福特Focus汽车 汽车设计 2005路华Freelander 2005富豪xc50汽车
在线阅读 下载PDF
基于FPGA+DSP的跳频电台传输系统 被引量:2
11
作者 何亚兰 周刘纪 《单片机与嵌入式系统应用》 2013年第10期1-4,共4页
高速率跳频、高带宽技术是提高跳频发射机性能的关键,本文结合软件无线电思想和架构,提出一种基于FPGA+DSP的跳频电台传输系统的设计方案,该系统兼容多种调制方式和跳频速率及数码率。系统采用上下变频器作为系统基带信号与中频信号之... 高速率跳频、高带宽技术是提高跳频发射机性能的关键,本文结合软件无线电思想和架构,提出一种基于FPGA+DSP的跳频电台传输系统的设计方案,该系统兼容多种调制方式和跳频速率及数码率。系统采用上下变频器作为系统基带信号与中频信号之间的频率转换器,还给出了系统电路原理图和程序流程图。 展开更多
关键词 FPGA+DSP 跳频电台 基带传输 VIRTEX5 XC5VSX50T-668 TMS320C6487TCI
在线阅读 下载PDF
一种应用于FPGA的低功耗控制方法
12
作者 李晓龙 陈琳 谢林峰 《电子制作》 2022年第13期85-87,96,共4页
本文介绍一种应用于FPGA的低功耗控制方法。在小型化通信设备中,常使用FPGA作为通信信号处理的核心,实现扩频解扩、调制解调、编码解码等操作。本文所述的通信设备以XC7A50T型FPGA为处理核心,依据设备接收/发射分时工作的特点,在FPGA内... 本文介绍一种应用于FPGA的低功耗控制方法。在小型化通信设备中,常使用FPGA作为通信信号处理的核心,实现扩频解扩、调制解调、编码解码等操作。本文所述的通信设备以XC7A50T型FPGA为处理核心,依据设备接收/发射分时工作的特点,在FPGA内部电路,根据信号处理流程,采用控制模块时钟使能信号的方式,动态控制内部电路的工作状态,降低整个设备的动态功耗,从而降低整个设备的功耗。 展开更多
关键词 XC7A50T 动态功耗 信号处理 扩频解扩 BPSK
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部