期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的三操作数前导1预测算法的设计与性能分析 被引量:2
1
作者 罗淑贞 富坤 +2 位作者 高艳 孙豪赛 耿跃华 《微电子学与计算机》 CSCD 北大核心 2015年第5期41-45,50,共6页
针对传统算法的局限,在FPGA平台上设计了直接处理三操作数的前导1预测算法的完整实现方案,可以有效缩短关键路径延时和功耗.重点设计出了三操作数的编码树结构,并依据预编码规则,在FPGA硬件验证平台上对系统结构合理模块化,且采用硬件... 针对传统算法的局限,在FPGA平台上设计了直接处理三操作数的前导1预测算法的完整实现方案,可以有效缩短关键路径延时和功耗.重点设计出了三操作数的编码树结构,并依据预编码规则,在FPGA硬件验证平台上对系统结构合理模块化,且采用硬件描述语言VerilogHDL对部分功能进行编程,优化了设计过程,仿真结果表明,设计完成的算法结构较传统算法在关键路径延时上减少36.15%,功耗降低39.20%. 展开更多
关键词 前导1预测算法 三操作数 FPGA VERILOGHDL
在线阅读 下载PDF
可重构浮点混合/连续乘-加器的设计与实现 被引量:1
2
作者 洪琪 何敏 +1 位作者 范继聪 袁粲 《计算机工程》 CAS CSCD 2014年第7期272-276,共5页
浮点连续乘-加、混合乘-加和三操作数加等浮点算术运算在科学计算领域中应用越来越频繁,为设计一款支持浮点连续乘-加、混合乘-加和三操作数加的多功能浮点运算单元,提出一种可重构浮点混合/连续乘-加器,通过对控制位的配置可以实现多... 浮点连续乘-加、混合乘-加和三操作数加等浮点算术运算在科学计算领域中应用越来越频繁,为设计一款支持浮点连续乘-加、混合乘-加和三操作数加的多功能浮点运算单元,提出一种可重构浮点混合/连续乘-加器,通过对控制位的配置可以实现多种浮点数据操作。该乘-加器采用8级流水线,可以实现单周期的浮点乘累加,大幅提高数据处理吞吐量,同时支持三操作数加和两操作数和的累加。在Modelsim SE6.6f中对该设计进行仿真验证,结果表明其能够在Xilinx Virtex-6 FPGA上实现,资源消耗2 631个LUT,频率可达250 MHz,结果证明该浮点混合/连续乘-加器具有较大的使用价值。 展开更多
关键词 浮点 连续乘-加 混合乘-加 三操作数加 可重构 流水线
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部