期刊文献+
共找到1,341篇文章
< 1 2 68 >
每页显示 20 50 100
Design of a New Serializer and Deserializer Architecture for On-Chip SerDes Transceivers
1
作者 Nivedita Jaiswal Radheshyam Gamad 《Circuits and Systems》 2015年第3期81-92,共12页
The increasing trends in SoCs and SiPs technologies demand integration of large numbers of buses and metal tracks for interconnections. On-Chip SerDes Transceiver is a promising solution which can reduce the number of... The increasing trends in SoCs and SiPs technologies demand integration of large numbers of buses and metal tracks for interconnections. On-Chip SerDes Transceiver is a promising solution which can reduce the number of interconnects and offers remarkable benefits in context with power consumption, area congestion and crosstalk. This paper reports a design of a new Serializer and Deserializer architecture for basic functional operations of serialization and deserialization used in On-Chip SerDes Transceiver. This architecture employs a design technique which samples input on both edges of clock. The main advantage of this technique which is input is sampled with lower clock (half the original rate) and is distributed for the same functional throughput, which results in power savings in the clock distribution network. This proposed Serializer and Deserializer architecture is designed using UMC 180 nm CMOS technology and simulation is done using Cadence Spectre simulator with a supply voltage of 1.8 V. The present design is compared with the earlier published similar works and improvements are obtained in terms of power consumption and area as shown in Tables 1-3 respectively. This design also helps the designer for solving crosstalk issues. 展开更多
关键词 SERDES TRANSCEIVER serializer deserializer SoC CADENCE
暂未订购
The research for the key technology of Gigbit high speed serial interface IC's system
2
作者 CHENG Wei TAN Zhen-hua +2 位作者 GAO Xiao-xing WEN Jia CHANG Gui-ran 《通讯和计算机(中英文版)》 2008年第6期47-53,65,共8页
关键词 串行接口 IC系统 计算机技术 设计方案
在线阅读 下载PDF
基于西门子AS—Interface总线技术的电梯控制系统
3
作者 艾辉 《自动化信息》 2007年第7期76-78,共3页
本文着重阐述了西门子AS—Imtefface总线技术的特点及实现方式。简要介绍了电梯控制系统的发展现状和西门子总线技术在电梯控制系统中应用的背景,并从硬件和软件两方面详细说明了西门子AS-Imtefface总线技术在电梯控制系统中的应用以... 本文着重阐述了西门子AS—Imtefface总线技术的特点及实现方式。简要介绍了电梯控制系统的发展现状和西门子总线技术在电梯控制系统中应用的背景,并从硬件和软件两方面详细说明了西门子AS-Imtefface总线技术在电梯控制系统中的应用以及远程监控的实现。最后对西门子PLC在电梯控制系统中的开发进行了经济技术综合指标分析。 展开更多
关键词 AS—interface串行通讯 工业现场总线 主站 从站
在线阅读 下载PDF
一种用于高性能FPGA的多功能I/O电路
4
作者 罗旸 刘波 +3 位作者 曹正州 谢达 张艳飞 单悦尔 《半导体技术》 北大核心 2025年第3期265-272,共8页
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一... 为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一边沿流水技术的双倍数据速率(DDR)电路,可以使数据不仅能在相同的时钟沿输出,而且能在同一个时钟周期输出。通过分级采样结合时钟分频和偏移技术,仅需4个时钟周期即可完成8∶1数据的转换。另外,该I/O电路还可以对数据输入输出的延时进行调节,采用粗调和细调相结合的方式,共提供512个延时抽头,并且延时的分辨率达到4 ps。仿真和实测结果表明,该多功能I/O电路能为高性能FPGA提供灵活、多协议的高速数据传输功能。 展开更多
关键词 现场可编程门阵列(FPGA) 输入输出(I/O)电路 多电平标准 双倍数据速率(DDR) 串并转换器(SerDes)
原文传递
一种高速SerDes接收端浮动抽头DFE
5
作者 孙浩译 赵宏亮 +2 位作者 刘雯 苗玉方 刘珂 《半导体技术》 北大核心 2025年第9期922-928,共7页
为解决高速通信中背板信道的各种非理想因素对高速串行器/解串器(SerDes)中数据传输产生的码间干扰(ISI)问题,基于28 nm CMOS工艺设计了一款固定抽头与浮动抽头结构相结合的判决反馈均衡器(DFE)电路。固定抽头采用半速率预处理结构,对... 为解决高速通信中背板信道的各种非理想因素对高速串行器/解串器(SerDes)中数据传输产生的码间干扰(ISI)问题,基于28 nm CMOS工艺设计了一款固定抽头与浮动抽头结构相结合的判决反馈均衡器(DFE)电路。固定抽头采用半速率预处理结构,对数据均衡的同时满足高速数据传输中关键路径的时序要求。浮动抽头中使用多路数据选择器对最佳抽头位置进行选择,以消除远离主标分量处的码间干扰。接收器版图面积为554.3μm×508.6μm,该DFE在最高12.5 Gbit/s的传输速率下,可实现信道衰减为23.024 dB的数据均衡,均衡后的眼图水平张开度可达0.88 UI。测试结果表明,误码率(BER)小于10^(-12),集成误码率测试仪(IBERT)测试眼图水平张开度为0.55 UI。 展开更多
关键词 串行器/解串器(SerDes) 判决反馈均衡器(DFE) 浮动抽头 固定抽头 接收器
原文传递
基于深度学习的低复杂度车载高速SerDes信道均衡方法
6
作者 杜昱蓉 王象 +3 位作者 刘丹谱 费聚锋 张志龙 姜心怡 《科学技术与工程》 北大核心 2025年第32期13864-13872,共9页
车载通信是高速串行器与解串器(serializer and deserializer,SerDes)技术应用的一个重要领域。针对复杂车载环境中链路高频衰减导致的符号间干扰在高阶调制方式下更为严重的问题,引入深度学习方法,设计一种基于Transformer编码器结构... 车载通信是高速串行器与解串器(serializer and deserializer,SerDes)技术应用的一个重要领域。针对复杂车载环境中链路高频衰减导致的符号间干扰在高阶调制方式下更为严重的问题,引入深度学习方法,设计一种基于Transformer编码器结构的低复杂度信道均衡方案,以提高接收信号质量。该方案将输入序列转换为抽象的表示向量,然后利用编码器层提取表示向量的特征信息,最后全连接层根据特征信息对信号进行分类,从而实现高速SerDes信道均衡。实验结果表明:与传统自适应算法和全连接神经网络模型相比,所提方案能够有效降低高频衰减导致的信号失真,在计算复杂度降低19%和24%的情况下接收信噪比增益分别为1.8 dB和0.9 dB。通过在高速SerDes系统中应用所提信道均衡方案,可以提高信号传输质量以及增强系统的鲁棒性。 展开更多
关键词 高速串行器与解串器(SerDes)通信 信道均衡 脉冲幅度调制(PAM)调制 神经网络 深度学习
在线阅读 下载PDF
基于查找表均衡的高速SerDes发送端设计 被引量:1
7
作者 陶保明 张春茗 +1 位作者 任一凡 戢小亮 《半导体技术》 北大核心 2025年第5期488-496,共9页
为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信... 为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信道高频损耗严重和信号完整性问题,并简化了全定制电路设计的复杂度;其主体结构包括DSP、温度编码器、重定时器、32:4多路复用器(MUX)、1 UI脉冲发生器+4:1 MUX、源串联端接(SST)型DAC驱动器。仿真结果显示:在1.05 V工作电压且信道衰减为12 dB@16 GHz条件下,发送端输出32 Gbit/s NRZ信号眼高为258 mV,眼宽为0.75UI;输出64 Gbit/s PAM4信号眼高为64 mV,眼宽为0.40 UI;版图面积为0.116 mm^(2),电路功耗为57.42 mW,获得了良好的均衡性能。 展开更多
关键词 数字信号处理(DSP) 前馈均衡 串行器/解串器(SerDes) 源串联端接(SST)驱动器 数模转换器(DAC)
原文传递
压力变送器检定软件的设计与实现
8
作者 黄旭东 郝文析 +3 位作者 孔德骞 伍元 张继军 韩珺百 《计量与测试技术》 2025年第5期79-81,85,共4页
针对活塞式压力计检定压力变送器过程繁琐、计算复杂、易出错等问题,设计了一种检定软件,并进行试验验证。结果表明:该软件不仅能实现测量值(电压/电流)的自动读取、稳定值的判读、检定数据的处理,而且可通过生成的原始记录表和检定报告... 针对活塞式压力计检定压力变送器过程繁琐、计算复杂、易出错等问题,设计了一种检定软件,并进行试验验证。结果表明:该软件不仅能实现测量值(电压/电流)的自动读取、稳定值的判读、检定数据的处理,而且可通过生成的原始记录表和检定报告,给出线性拟合公式。同时,可对不同量程电压/电流型压力变送器进行检定。 展开更多
关键词 压力变送器 检定软件 IEEE488接口 串口
在线阅读 下载PDF
基于FPGA高速收发器的TLK2711传输接口设计
9
作者 宣吴丽娜 吴雅婷 张俊杰 《工业控制计算机》 2025年第11期13-15,共3页
针对微纳卫星小型化趋势和载荷间高速数据传输的需求,提出了一种基于现场可编程门阵列(FPGA)内部高速收发器的TLK2711传输接口设计。使用FPGA芯片内部的高速收发器等效实现TLK2711接口时序,替代了传统方案中必备的TLK2711芯片,极大地简... 针对微纳卫星小型化趋势和载荷间高速数据传输的需求,提出了一种基于现场可编程门阵列(FPGA)内部高速收发器的TLK2711传输接口设计。使用FPGA芯片内部的高速收发器等效实现TLK2711接口时序,替代了传统方案中必备的TLK2711芯片,极大地简化了硬件设计并降低了系统成本。ModelSim仿真结果表明:该接口可以实现2 Gbps星上高速串行数据传输。同时,基于实际微纳卫星平台上的实时验证,成功实现了与红外相机载荷间的图像数据传输。该接口已被应用于实际卫星载荷中,有效可靠,为星上高速数据传输接口设计提供了一种有前景的解决方案。 展开更多
关键词 TLK2711接口 高速收发器GT 高速串行传输
在线阅读 下载PDF
Chaotic digital cryptosystem using serial peripheral interface protocol and its ds PIC implementation 被引量:1
10
作者 Rodrigo MéNDEZ-RAMíREZ Adrian ARELLANO-DELGADO +2 位作者 César CRUZ-HERNáNDEZ Fausto ABUNDIZ-PéREZ Rigoberto MARTíNEZ-CLARK 《Frontiers of Information Technology & Electronic Engineering》 SCIE EI CSCD 2018年第2期165-179,共15页
The current massive use of digital communications demands a secure link by using an embedded system(ES) with data encryption at the protocol level. The serial peripheral interface(SPI) protocol is commonly used by... The current massive use of digital communications demands a secure link by using an embedded system(ES) with data encryption at the protocol level. The serial peripheral interface(SPI) protocol is commonly used by manufacturers of ESs and integrated circuits for applications in areas such as wired and wireless communications. We present the design and experimental implementation of a chaotic encryption and decryption algorithm applied to the SPI communication protocol. The design of the chaotic encryption algorithm along with its counterpart in the decryption is based on the chaotic Hénon map and two methods for blur and permute(in combination with DNA sequences). The SPI protocol is configured in 16 bits to synchronize a transmitter and a receiver considering a symmetric key. Results are experimentally proved using two low-cost dsPIC microcontrollers as ESs. The SPI digital-to-analog converter is used to process, acquire, and reconstruct confidential messages based on its properties for digital signal processing. Finally, security of the cryptogram is proved by a statistical test. The digital processing capacity of the algorithm is validated by dsPIC microcontrollers. 展开更多
关键词 Chaotic systems Statistical tests Embedded systems dsPIC microcontroller serial peripheral interface (SPI)protocol
原文传递
基于USB接口的5G数据转接卡设计与实现
11
作者 李鹏宇 郑春雷 《自动化仪表》 2025年第1期104-108,115,共6页
为了解决5G模块在工业控制和物联网领域接口应用复杂性的问题,对5G通信模块接口的硬件设计和基于Linux操作系统的通用串行总线(USB)协议进行了深入研究。设计了基于USB接口的5G数据转接卡方案。为应对5G模块高速、大数据的通信特点,采... 为了解决5G模块在工业控制和物联网领域接口应用复杂性的问题,对5G通信模块接口的硬件设计和基于Linux操作系统的通用串行总线(USB)协议进行了深入研究。设计了基于USB接口的5G数据转接卡方案。为应对5G模块高速、大数据的通信特点,采用高性能ARM-CortexA7系列芯片和国产自主知识产权的5G通信模块进行硬件设计。为解决应用软件接口的兼容性问题,采用基于Linux操作系统的远程网络驱动接口规范(RNDIS)通信协议进行软件设计。测试结果表明,转接卡可以通过USB接口适配其他物联网设备,上、下行速率满足工业控制对数据传输的要求。该方案验证了USB通信接口与5G模块数据转接的可行性,为5G数据转接卡设计提供参考。该方案有助于推动5G通信在工业控制和物联网领域的应用。 展开更多
关键词 通用串行总线 5G 远程网络驱动接口规范 LINUX 数据转接卡 通信协议
在线阅读 下载PDF
Boosting brain-computer interface performance through cognitive training: A brain-centric approach
12
作者 Ziyuan Zhang Ziyu Wang +3 位作者 Kaitai Guo Yang Zheng Minghao Dong Jimin Liang 《Journal of Information and Intelligence》 2025年第1期19-35,共17页
Previous efforts to boost the performance of brain-computer interfaces (BCIs) have predominantly focused on optimizing algorithms for decoding brain signals. However, the untapped potential of leveraging brain plastic... Previous efforts to boost the performance of brain-computer interfaces (BCIs) have predominantly focused on optimizing algorithms for decoding brain signals. However, the untapped potential of leveraging brain plasticity for optimization remains underexplored. In this study, we enhanced the temporal resolution of the human brain in discriminating visual stimuli by eliminating the attentional blink (AB) through color-salient cognitive training, and we confirmed that the mechanism was an attention-based improvement. Using the rapid serial visual presentation (RSVP)-based BCI, we evaluated the behavioral and electroencephalogram (EEG) decoding performance of subjects before and after cognitive training in high target percentage (with AB) and low target percentage (without AB) surveillance tasks, respectively. The results consistently demonstrated significant improvements in the trained subjects. Further analysis indicated that this improvement was attributed to the cognitively trained brain producing more discriminative EEG. Our work highlights the feasibility of cognitive training as a means of brain enhancement to boost BCI performance. 展开更多
关键词 Attentional blink(AB) Brain-computer interface(BCI) Cognitive training Electroencephalogram(EEG) Rapid serial visual presentation(RSVP) Representational discriminability
原文传递
一种基于T5L2的VGA接口串口屏模组设计
13
作者 龙顺宇 王连明 +1 位作者 陈美伊 钟鹏飞 《工业控制计算机》 2025年第3期110-112,共3页
针对工控设备中显示复杂参数项或打印数据曲线的HMI人机界面需求,设计了一种体积小、功耗低、易开发且具备VGA接口的嵌入型串口屏模组。该模组采用T5L2芯片作为显示主控,结合供电、通信、存储、时钟、复位、RGB图像编码、VGA接口等电路... 针对工控设备中显示复杂参数项或打印数据曲线的HMI人机界面需求,设计了一种体积小、功耗低、易开发且具备VGA接口的嵌入型串口屏模组。该模组采用T5L2芯片作为显示主控,结合供电、通信、存储、时钟、复位、RGB图像编码、VGA接口等电路单元,实现了串口交互、界面显示功能,支持DGUS开发环境对其进行界面设计,突破了传统串口屏在液晶尺寸上的限制,将转换后的图像信号改由VGA接口输出,可直连投影仪、液晶显示器等设备,扩大了数据视窗,提升了观感。经过样机测试,串口屏模组通信功能正常、图像显示稳定、数据刷新流畅,适合作为积木式组件整合到需要进行数据观测的工控板卡之中,零代码、高效率地实现各种GUI显示效果。 展开更多
关键词 T5L2 串口屏模组 VGA接口 DGUS开发环境 人机界面
在线阅读 下载PDF
基于T5L和DGUS的串口屏交互系统开发研究
14
作者 龙顺宇 王连明 +1 位作者 杨伟 郝昕 《工业控制计算机》 2025年第5期27-29,共3页
针对电子设备中对参数显示、复杂组态的HMI人机界面需求,基于迪文科技T5L系列ASIC和DGUS上位机环境,实现了对串口屏交互系统的界面开发,并对系统中的软硬件单元组成、直接变量驱动方式、DGUS控件支持、T5L内存资源及变量地址分配、串口... 针对电子设备中对参数显示、复杂组态的HMI人机界面需求,基于迪文科技T5L系列ASIC和DGUS上位机环境,实现了对串口屏交互系统的界面开发,并对系统中的软硬件单元组成、直接变量驱动方式、DGUS控件支持、T5L内存资源及变量地址分配、串口通信协议及交互示例进行了重点研究,将设计内容在迪文科技官方EKT028开发评估板上进行了功能验证,获得了预期效果。实验表明,T5L系列串口屏具有组态功能丰富、数据交互简单的特点,开发人员零代码即可完成GUI界面设计,适合作为人机交互单元嵌入到实际产品中,可有效缩短产品研发周期、降低开发复杂度、提升交互体验。 展开更多
关键词 人机界面 T5L DGUS 变量驱动 串口屏
在线阅读 下载PDF
基于串行通信接口与深度学习的智能温室环境异常识别系统
15
作者 王炎 王海飞 +2 位作者 赵大伟 徐红 郑茜渝 《通信电源技术》 2025年第17期1-3,共3页
设计一种基于串行通信接口与深度学习的智能温室环境异常识别系统。系统通过串行通信接口实现对多种环境参数的高效采集与低延迟传输,利用构建的多通道时序卷积神经网络对采集数据进行特征提取与异常状态判别。实验结果表明,该系统在多... 设计一种基于串行通信接口与深度学习的智能温室环境异常识别系统。系统通过串行通信接口实现对多种环境参数的高效采集与低延迟传输,利用构建的多通道时序卷积神经网络对采集数据进行特征提取与异常状态判别。实验结果表明,该系统在多类典型异常场景中识别准确率达到96.8%,具有良好的实时性与健壮性,适用于温室环境下的异常检测与智能运维支撑。 展开更多
关键词 串行通信接口 深度学习 温室环境异常识别
在线阅读 下载PDF
一款超高清视频信号发生器的研发
16
作者 刘雷 陈鹏 韩东 《电视技术》 2025年第7期40-43,47,共5页
针对目前进口8K超高清视频信号发生器价格高昂引起的超高清视频相关产品的检测成本较高问题,选用低廉的视频采集卡作为系统硬件,通过使用厂家提供的软件开发包对其进行编程,开发低成本的8K超高清视频信号发生器,实现高清多媒体接口(High... 针对目前进口8K超高清视频信号发生器价格高昂引起的超高清视频相关产品的检测成本较高问题,选用低廉的视频采集卡作为系统硬件,通过使用厂家提供的软件开发包对其进行编程,开发低成本的8K超高清视频信号发生器,实现高清多媒体接口(High Definition Multimedia Interface,HDMI)2.1和串行数字接口(Serial Digital Interface,SDI)12G×4接口的8K超高清视频信号的产生和发送。依据检测标准,编制音视频测试信号,验证了设备的可用性。 展开更多
关键词 串行数字接口(SDI) 超高清 视频信号发生器
在线阅读 下载PDF
面向图形对象的配电网单线图绘制与使用 被引量:14
17
作者 邓其军 周洪 鲁觉 《电力自动化设备》 EI CSCD 北大核心 2009年第7期97-100,共4页
基于面向对象的设计思想,通过GDI+技术和Windows环境下类和接口的方法,实现了单线图的绘制与使用。采用分层模块化思想,设计了4个层次的类:图形基类管理图形的共有属性与方法;点、线、矩形、文字等基本图形类从图形基类派生;合并类与绑... 基于面向对象的设计思想,通过GDI+技术和Windows环境下类和接口的方法,实现了单线图的绘制与使用。采用分层模块化思想,设计了4个层次的类:图形基类管理图形的共有属性与方法;点、线、矩形、文字等基本图形类从图形基类派生;合并类与绑定类通过对点、线、矩形的组装,得到各种电气图标;画布类用于管理绘制在画布上的图标的集合。利用序列化/反序列化机制将图形文件保存到本地硬盘,并上传到数据库服务器。客户端通过检测并下载服务器中的新版本来进行图形的更新。另外,定义了一个枚举结构和一个全局控制字集合,用以标识图标制作、单线图绘制、拓扑建模、倒闸模拟等不同使用场景下对图形的不同操作要求。 展开更多
关键词 面向对象 GDI+ 图形元件库 序列化/反序列化 数据库 拓扑
在线阅读 下载PDF
单片机的多串口扩展技术的设计 被引量:24
18
作者 刘小芳 曾黄麟 吕炳朝 《计算机测量与控制》 CSCD 2004年第11期1088-1090,共3页
针对大多数单片机都只有一个串口的局限,在多数情况下限制它们的应用。利用单片机串口扩展技术,以MCS51系列单片机8751为例进行串行接口扩展,包括扩展两个独立的串口、一点对多点分时串口、单片机与RS232/RS422/RS485的串行通信接口。... 针对大多数单片机都只有一个串口的局限,在多数情况下限制它们的应用。利用单片机串口扩展技术,以MCS51系列单片机8751为例进行串行接口扩展,包括扩展两个独立的串口、一点对多点分时串口、单片机与RS232/RS422/RS485的串行通信接口。实际应用证明,设计可靠,稳定性好。用多种方法进行串口扩展,解决了单片机在串行通信系统中的串口局限问题。 展开更多
关键词 多串口 MCS51系列单片机 扩展技术 串口扩展 串行通信系统 串行通信接口 串行接口 点对多点 RS232 RS422
在线阅读 下载PDF
蓝牙模块串口通信的设计与实现 被引量:90
19
作者 张群 杨絮 +1 位作者 张正言 陆起涌 《实验室研究与探索》 CAS 北大核心 2012年第3期79-82,共4页
蓝牙技术是一种适用于近距离的无线通信技术,具有安全性高和受干扰性小的特点。通过单片机对蓝牙模块进行开发,建立蓝牙模块与蓝牙手机之间的通信,实现蓝牙手机对单片机和蓝牙模块系统的控制。同时,蓝牙模块具有与特定蓝牙设备绑定的功... 蓝牙技术是一种适用于近距离的无线通信技术,具有安全性高和受干扰性小的特点。通过单片机对蓝牙模块进行开发,建立蓝牙模块与蓝牙手机之间的通信,实现蓝牙手机对单片机和蓝牙模块系统的控制。同时,蓝牙模块具有与特定蓝牙设备绑定的功能,将其运用在嵌入式安全系统中,可大大提高系统的安全性和稳定性。 展开更多
关键词 串口通信 蓝牙协议 蓝牙固件 HCI接口
在线阅读 下载PDF
多通道高速串行LVDS信号解串器设计 被引量:17
20
作者 张小军 廖风强 +1 位作者 王录涛 王文平 《电子测量技术》 2013年第4期63-67,83,共6页
由于能够获得更优异的数据传输性能,高速串行传输方式正逐步替代并行传输方式成为主流。采用高速串行LVDS信号形式传输能够减少器件I/O管脚数目,提高芯片集成度,得到了越来越多的芯片厂商的支持。同时,现场可编程门阵列(FPGA)功能越来... 由于能够获得更优异的数据传输性能,高速串行传输方式正逐步替代并行传输方式成为主流。采用高速串行LVDS信号形式传输能够减少器件I/O管脚数目,提高芯片集成度,得到了越来越多的芯片厂商的支持。同时,现场可编程门阵列(FPGA)功能越来越强大,受到了广大电子技术开发人员的青睐,其中SelectIO技术为FPGA实现高速数据传输提供了良好的平台。针对ADC输出的8通道12位高速串行LVDS信号,利用SelectIO专用逻辑资源,提出了基于XILINX Virtex-6FPGA的解串器逻辑电路。实验结果表明,所设计的电路能够完成LVDS串行信号至并行信号的转换,实现多通道高速串行LVDS数据在FPGA内的接收。 展开更多
关键词 高速串行总线 LVDS ISERDES 解串
在线阅读 下载PDF
上一页 1 2 68 下一页 到第
使用帮助 返回顶部