期刊文献+
共找到68篇文章
< 1 2 4 >
每页显示 20 50 100
面向国产处理器的FPGA原型验证系统优化方法 被引量:2
1
作者 褚捃博 《信息工程大学学报》 2024年第2期155-161,共7页
在集成电路的设计过程中,流片之前进行现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)验证是一个必不可少的环节。在对某款国产处理器芯片进行FPGA验证时,一些性能测试课题出现测试结果不稳定,与其他验证平台结果出入较大... 在集成电路的设计过程中,流片之前进行现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)验证是一个必不可少的环节。在对某款国产处理器芯片进行FPGA验证时,一些性能测试课题出现测试结果不稳定,与其他验证平台结果出入较大的现象。针对这一问题,基于事务处理模块开发了一套新型调试系统,能够方便准确地观测到FPGA测试过程中关键事务的动态变化数据,并实时传递。用事务级查错方式替代常见的信号级查错手段,有效提高了FPGA原型验证过程的可观测性,加快问题定位速度,提高查错验证效率。在目标处理器芯片验证流程中,成功解决二级缓存访存延迟测试不稳定的问题,取得了一定成效。 展开更多
关键词 fpga原型验证 fpga调试方法 事务处理模块
在线阅读 下载PDF
基于FPGA的异步双端口RAM芯片原型验证研究
2
作者 巩京爽 靳旭 +2 位作者 武方达 林子明 刘光宇 《铁路通信信号工程技术》 2024年第9期21-25,38,共6页
为保证芯片功能符合预期,提高流片成功率,异步双端口RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端口RAM芯片原型验证根据芯片定义,选择使用Intel... 为保证芯片功能符合预期,提高流片成功率,异步双端口RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端口RAM芯片原型验证根据芯片定义,选择使用Intel公司的10M40DCF256FPGA为核心硬件搭建FPGA原型验证平台,在平台上通过完成从ASIC到FPGA的代码移植实现芯片原型,然后根据设计需求编写测试程序实现对该芯片的FPGA原型验证。测试结果均符合预期,表明异步双端口RAM芯片的功能符合设计需求,避免项目时间和资金成本的额外增加。 展开更多
关键词 异步双端口RAM芯片 fpga 原型验证
在线阅读 下载PDF
ARINC 659总线接口芯片的FPGA原型验证 被引量:9
3
作者 郭亮 李玲 +1 位作者 田泽 许宏杰 《计算机技术与发展》 2009年第12期240-242,247,共4页
ARINC 659总线是一种高速高可靠性的航空电子机架内部总线,主要用于机架内部各个在线可更换模块之间的通信。介绍了ARINC 659总线的结构和基于该总线结构开发的一种小型化高集成度的总线接口芯片。为了进行该芯片的原型验证,开发了基于A... ARINC 659总线是一种高速高可靠性的航空电子机架内部总线,主要用于机架内部各个在线可更换模块之间的通信。介绍了ARINC 659总线的结构和基于该总线结构开发的一种小型化高集成度的总线接口芯片。为了进行该芯片的原型验证,开发了基于ARINC 659总线架构的FPGA原型验证平台。描述了FPGA验证逻辑的结构,并举例说明了具体的验证流程和验证结果。实验证明,使用该平台和相应的验证流程,极大地提高了验证效率,为芯片的成功投片提供了可靠的保证。 展开更多
关键词 ARINC 659 fpga原型验证 背板总线
在线阅读 下载PDF
基于FPGA原型的GPS基带验证系统设计与实现 被引量:2
4
作者 冯华星 何文涛 李晓江 《电子技术应用》 北大核心 2010年第7期56-57,61,共3页
随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程... 随着SoC设计复杂度的提高,验证已成为集成电路设计过程中的瓶颈,而FPGA技术的快速发展以及良好的可编程特性使基于FPGA的原型验证越来越多地被用于SoC系统的设计过程。本文讨论了GPS基带的验证方案以及基于FPGA的设计实现,并对验证过程中的问题进行了分析,并提出相应的解决办法。 展开更多
关键词 fpga 原型 GPS SOC 验证
在线阅读 下载PDF
基于FPGA的可层叠组合式SoC原型系统设计 被引量:2
5
作者 姚远 张晓琳 张展 《电子技术应用》 北大核心 2009年第9期65-69,共5页
为解决单片FPGA无法满足复杂SoC原型验证所需逻辑资源的问题,设计了一种可层叠组合式超大规模SoC验证系统。该系统采用了模块化设计,通过互补连接器和JTAG控制电路,支持最多5个原型模块的层叠组合,最多可提供2 500万门逻辑资源。经本系... 为解决单片FPGA无法满足复杂SoC原型验证所需逻辑资源的问题,设计了一种可层叠组合式超大规模SoC验证系统。该系统采用了模块化设计,通过互补连接器和JTAG控制电路,支持最多5个原型模块的层叠组合,最多可提供2 500万门逻辑资源。经本系统验证的地面数字电视多媒体广播基带调制芯片(BHDTMBT1006)已成功流片。 展开更多
关键词 SoC原型 fpga系统 验证平台
在线阅读 下载PDF
一种改进的微控制器FPGA原型芯片设计与验证 被引量:1
6
作者 杜高明 王锐 +1 位作者 胡永华 张溯 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z3期2346-2349,共4页
HGD08R01是一款与PIC16C57兼容的八位微控制器。本文通过增加在线编程特点,对原有芯片加以改进。为了验证改进后芯片的功能,使用FPGA原型验证方法。首先用完备指令测试方式验证,然后用一个具体的应用——万年历系统来验证原型芯片的功... HGD08R01是一款与PIC16C57兼容的八位微控制器。本文通过增加在线编程特点,对原有芯片加以改进。为了验证改进后芯片的功能,使用FPGA原型验证方法。首先用完备指令测试方式验证,然后用一个具体的应用——万年历系统来验证原型芯片的功能。实验结果表明,完备指令测试方式的代码全局覆盖率达100%,分支覆盖率达99.51%,在线编程功能达到预期效果;应用系统测试中,万年历能正确稳定工作。 展开更多
关键词 微控制器 在线编程接口 fpga原型验证
在线阅读 下载PDF
基于FPGA组的ASIC验证原型系统和逻辑分割算法的研究与实现 被引量:4
7
作者 夏飞 刘光明 《计算机工程与科学》 CSCD 2006年第9期83-87,共5页
随着ASIC设计规模的增长和问题复杂度的增加,传统的逻辑验证方法已难以满足应用的要求。基于FPGA组的验证方法能有效缩短系统的开发周期,可提供更快、更彻底的验证,更能满足逻辑验证的需要。本文对验证系统的可配置互连结构和ASIC逻辑... 随着ASIC设计规模的增长和问题复杂度的增加,传统的逻辑验证方法已难以满足应用的要求。基于FPGA组的验证方法能有效缩短系统的开发周期,可提供更快、更彻底的验证,更能满足逻辑验证的需要。本文对验证系统的可配置互连结构和ASIC逻辑分割算法进行了研究,提出了相应的实现方法。 展开更多
关键词 fpga ASIC验证 可配置原型 分割算法
在线阅读 下载PDF
基于FPGA的航空发动机电子控制器设计技术研究 被引量:6
8
作者 刘冬冬 张天宏 +1 位作者 黄向华 陈建 《测控技术》 CSCD 北大核心 2012年第1期57-61,65,共6页
基于FPGA的并行运行、可重配置以及采用软/硬件协同设计的技术特点,提出了一种基于FPGA的片内分布式航空发动机电子控制器设计方法。重点研究了FPGA内嵌处理器选型、硬件协处理器及同步数据总线设计等3个关键技术问题。在此基础上,基于A... 基于FPGA的并行运行、可重配置以及采用软/硬件协同设计的技术特点,提出了一种基于FPGA的片内分布式航空发动机电子控制器设计方法。重点研究了FPGA内嵌处理器选型、硬件协处理器及同步数据总线设计等3个关键技术问题。在此基础上,基于Altera FPGA-EP2C35设计了控制器原理样机,并进行了硬件性能测试,结果表明该控制器设计方法在当前的技术条件下具有实施的可行性。所提出的发动机电子控制器设计方法有利于克服当前集中式电子控制器设计时存在的软件高度定制、可重用性差、并行实时任务开发难度大、开发效率低等缺点,降低了FADEC系统的全寿命周期费用。 展开更多
关键词 航空发动机 片内分布式电子控制器 fpga 硬件协处理器 同步数据总线 控制器原理样机
在线阅读 下载PDF
嵌入式GPU的FPGA原型验证平台设计及实现 被引量:2
9
作者 赵强 郭亮 《航空计算技术》 2020年第1期76-79,共4页
GPU是一种设计复杂度非常高的专用功能芯片,传统的FPGA验证平台无法实施GPU芯片的原型验证。设计和实现了一种FPGA原型验证平台,具有逻辑容量大、复用率高、易移植、FPGA之间信号传输稳定可靠等特征。一方面,FPGA原型验证平台能够实现... GPU是一种设计复杂度非常高的专用功能芯片,传统的FPGA验证平台无法实施GPU芯片的原型验证。设计和实现了一种FPGA原型验证平台,具有逻辑容量大、复用率高、易移植、FPGA之间信号传输稳定可靠等特征。一方面,FPGA原型验证平台能够实现嵌入式GPU芯片快速、充分验证,从而加快项目进度,为流片成功提供有力支撑;另一方面,平台的设计及实现也为其他超大规模、高复杂度的数字集成电路的FPGA原型验证平台的开发提供了参考。 展开更多
关键词 图形处理器 现场可编程门阵列 LVDS引脚复用 原型验证平台
在线阅读 下载PDF
基于FPGA的ARM SoC原型验证平台设计 被引量:13
10
作者 虞致国 魏敬和 《电子与封装》 2007年第5期25-28,共4页
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现... 基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。 展开更多
关键词 SOC ARM7TDMI fpga 原型 验证平台
在线阅读 下载PDF
基于可重构架构的数据中心异构加速软硬件系统级平台
11
作者 王彦伟 李仁刚 +1 位作者 徐冉 刘钧锴 《计算机研究与发展》 北大核心 2025年第4期963-977,共15页
构建数据中心加速服务的软硬件系统级原型平台,需要考虑高计算能力、扩展性、灵活性和低成本等因素.为了提高数据中心的能力,从软硬件协同的角度研究数据中心异构计算在云平台架构、硬件实现、高速互连和应用等方面的创新,研究设计并构... 构建数据中心加速服务的软硬件系统级原型平台,需要考虑高计算能力、扩展性、灵活性和低成本等因素.为了提高数据中心的能力,从软硬件协同的角度研究数据中心异构计算在云平台架构、硬件实现、高速互连和应用等方面的创新,研究设计并构建了一个可重构组合的软硬件加速原型系统,简化了现有以处理器为中心的系统级计算平台构建方法,实现目标软硬件设计的快速部署与系统级原型验证.针对以上目标,通过解耦的可重构架构设备虚拟化和远程映射等方法,发掘独立计算单元的潜力,构建了一套ISOF(independent system of FPGA(field programmable gate arrays))软硬件计算平台系统,可使其超越普通服务器设计所能提供的能力,实现计算单元低成本高效扩展,使客户端可灵活使用外设资源,并且为满足系统级通信挑战,设计了一套计算单元之间的通信硬件平台和交互机制.此外,为提升软硬件系统级平台的敏捷性,ISOF提供了灵活统一的调用接口.最后,通过对平台目标系统级的分析评估,验证了该平台在满足了当下计算与加速需求下,保证了高速、低延时的通信,以及良好的吞吐率和弹性扩容效率,另外在高速通信的基础上改进的拥塞避免和丢包恢复机制,满足了数据中心规模通信的稳定性需求. 展开更多
关键词 异构计算 加速平台 原型系统 高速互连 可重构架构 fpga
在线阅读 下载PDF
基于Compact RIO/FPGA的超高速控制器快速原型设计与试验验证 被引量:1
12
作者 张天宏 殷彬彬 张鑫 《航空发动机》 2015年第3期77-80,共4页
针对航空发动机主动控制技术对高频响控制需求,提出了基于Compact RIO/FPGA的超高速控制器快速原型设计方法,构建了其硬件平台;基于Lab VIEW软件平台,设计了控制算法程序和I/O接口驱动程序。针对基于模拟计算机搭建的带宽为311 Hz的快... 针对航空发动机主动控制技术对高频响控制需求,提出了基于Compact RIO/FPGA的超高速控制器快速原型设计方法,构建了其硬件平台;基于Lab VIEW软件平台,设计了控制算法程序和I/O接口驱动程序。针对基于模拟计算机搭建的带宽为311 Hz的快速响应2阶系统对象模型,开展了控制步长为20μs的实物在回路超高速闭环控制试验研究,验证了快速原型控制器的有效性。结果表明:基于Compact RIO/FPGA的超高速控制器快速原型可以较好地满足航空发动机主动控制的高频响控制需求。 展开更多
关键词 主动控制 COMPACT RIO/fpga 快速控制器原型 实物在回路 航空发动机
在线阅读 下载PDF
SoC芯片的RomCode设计与FPGA验证研究 被引量:5
13
作者 张梅娟 张明月 +1 位作者 杨楚玮 朱心杰 《电子设计工程》 2023年第21期76-80,86,共6页
RomCode固化于SoC芯片内部且不可更改,除保证芯片上电时可进入到稳定工作状态之外,仍需满足芯片上电稳定后的不同应用场景和功能需求。该文针对多核ARM处理器SoC芯片,设计一种具备时钟控制、多核启动以及镜像搬移等功能的RomCode。为了... RomCode固化于SoC芯片内部且不可更改,除保证芯片上电时可进入到稳定工作状态之外,仍需满足芯片上电稳定后的不同应用场景和功能需求。该文针对多核ARM处理器SoC芯片,设计一种具备时钟控制、多核启动以及镜像搬移等功能的RomCode。为了确保RomCode设计的稳定性和正确性,基于Palladium与Haps完成FPGA原型验证。验证结果表明,该RomCode设计的功能正常且运行稳定,提高了芯片的流片成功率,加快了软件开发的进度,有效地支撑了SoC芯片其他模块的功能验证。 展开更多
关键词 SOC芯片 多核处理器 RomCode fpga原型验证
在线阅读 下载PDF
基于FPGA平台的射频数据采集验证 被引量:1
14
作者 杨振学 郑杰良 《数字技术与应用》 2018年第4期46-47,共2页
本文设计使用射频模块和FPGA开发板搭建了完整的信号捕获解算平台,开发验证的过程中需要采集设计中各个阶段中间数据,在开发平台的基础上实现中间数据的采集和分析。基带模块接收的射频数据及其中间数据,速度快、体量大,对数据采集存储... 本文设计使用射频模块和FPGA开发板搭建了完整的信号捕获解算平台,开发验证的过程中需要采集设计中各个阶段中间数据,在开发平台的基础上实现中间数据的采集和分析。基带模块接收的射频数据及其中间数据,速度快、体量大,对数据采集存储难度比较大。本设计在复用捕获解算平台的基础上提出对射频数据的采集方案,对中间数据读取、串并转换、内部存储、外部读取,准确的完成既定目标,通过复用平台保证采集数据和设计中间数据的环境变量的一致性。采集的射频数据既可以充分的验证射频模块的正确性,同时可以在收集的卫星信号的基础数据建立仿真对比验证捕获算法。 展开更多
关键词 射频数据采集 fpga 原型验证
在线阅读 下载PDF
基于FPGA的微体系结构验证平台
15
作者 王宇 刘宏伟 《智能计算机与应用》 2013年第3期44-46,49,共4页
构建了一种针对不同微体系结构的功能验证硬件平台,该平台以FPGA芯片为核心;同时设计了与该平台相适应的微体系结构性能分析软件并介绍了该软件的具体功能;研究了开源软核处理器OpenRISC的微体系结构,将该软核处理器移植到现有开发板上... 构建了一种针对不同微体系结构的功能验证硬件平台,该平台以FPGA芯片为核心;同时设计了与该平台相适应的微体系结构性能分析软件并介绍了该软件的具体功能;研究了开源软核处理器OpenRISC的微体系结构,将该软核处理器移植到现有开发板上并在开发板上对其进行了评测,从而验证了该微体系结构验证平台的基本功能。 展开更多
关键词 微体系结构 验证平台 fpga
在线阅读 下载PDF
多FPGA验证平台引脚限制的解决方案 被引量:5
16
作者 胡文彬 吴剑旗 洪一 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第10期1519-1522,共4页
随着用户设计规模的增大,FPGA验证成为IC设计者普遍采用的方式。多FPGA系统受限于有限的片间互连线数量,设计划分变得困难。文章分析了多FPGA验证的设计流程,具体描述了IC设计划分的步骤,用Verilog语言实现了IO复用模块,提升了多FPGA验... 随着用户设计规模的增大,FPGA验证成为IC设计者普遍采用的方式。多FPGA系统受限于有限的片间互连线数量,设计划分变得困难。文章分析了多FPGA验证的设计流程,具体描述了IC设计划分的步骤,用Verilog语言实现了IO复用模块,提升了多FPGA验证平台的性能。该方案的设计与实现可作为多FPGA系统模块划分时IO解决方案的参考。 展开更多
关键词 引脚限制 fpga系统 LVDS技术 原型验证
在线阅读 下载PDF
FPGA硬核处理器系统加速数字电路功能验证的方法 被引量:5
17
作者 刘小强 袁国顺 乔树山 《电子与信息学报》 EI CSCD 北大核心 2019年第5期1251-1256,共6页
为了缩短专用集成电路和片上系统的功能验证周期,该文提出FPGA硬核处理器系统加速数字电路功能验证的方法。所提方法综合软件仿真功能验证和现场可编程门阵列原型验证的优点,利用集成在片上系统现场可编程门阵列器件中的硬核处理器系统... 为了缩短专用集成电路和片上系统的功能验证周期,该文提出FPGA硬核处理器系统加速数字电路功能验证的方法。所提方法综合软件仿真功能验证和现场可编程门阵列原型验证的优点,利用集成在片上系统现场可编程门阵列器件中的硬核处理器系统作为验证激励发生单元和功能验证覆盖率分析单元,解决了验证速度和灵活性不能统一的问题。与软件仿真验证相比,所提方法可以有效缩短数字电路的功能验证时间;在功能验证效率和验证知识产权可重用方面表现优于现有的FPGA原型验证技术。 展开更多
关键词 专用集成电路 功能验证 片上系统 fpga原型验证 SoCfpga
在线阅读 下载PDF
一种高速串行的FPGA间数据传输方法 被引量:8
18
作者 李晋华 白鹏 卢光献 《电子设计工程》 2019年第6期147-151,共5页
针对多FPGA芯片验证系统中FPGA端口资源有限的问题,提出了一种基于AXI总线协议的多FPGA片间总线传输方法。首先将所需传输的数据整合到AXI总线上,然后采用高速串行总线对数据进行传输,最后搭建FPGA的原型验证平台,通过vivado软件对传输... 针对多FPGA芯片验证系统中FPGA端口资源有限的问题,提出了一种基于AXI总线协议的多FPGA片间总线传输方法。首先将所需传输的数据整合到AXI总线上,然后采用高速串行总线对数据进行传输,最后搭建FPGA的原型验证平台,通过vivado软件对传输数据进行分析,实现了多片FPGA间数据的高速传输。该方法不仅克服了FPGA原型验证系统中I/O端口有限的瓶颈,而且可支持任何厂家的FPGA片间传输,具有很强的工程实践性。 展开更多
关键词 原型验证 fpga AXI 高速串行总线
在线阅读 下载PDF
基于FPGA的SoC原型验证方法研究 被引量:4
19
作者 冯凌霄 张冰 《电子设计工程》 2014年第16期44-47,共4页
在SoC设计的多种验证方法之中,基于FPGA的原型验证是一种较为贴近实际芯片的验证方法,可以大幅降低流片的风险,提高验证的效率和全面性。以一款基于OR1200的TD-LTE基带芯片为例,从原型验证的硬件平台设计、环境搭建以及验证的实现等方... 在SoC设计的多种验证方法之中,基于FPGA的原型验证是一种较为贴近实际芯片的验证方法,可以大幅降低流片的风险,提高验证的效率和全面性。以一款基于OR1200的TD-LTE基带芯片为例,从原型验证的硬件平台设计、环境搭建以及验证的实现等方面阐述了基于FPGA原型验证的方法,并结合实际经验对原型验证中的一些问题提出了解决思路。 展开更多
关键词 系统芯片 现场可编程逻辑门阵列 原型验证 验证方法
在线阅读 下载PDF
面向异构多核处理器的FPGA验证 被引量:4
20
作者 李小波 唐志敏 李文 《计算机研究与发展》 EI CSCD 北大核心 2021年第12期2684-2695,共12页
随着处理器架构的发展,高性能异构多核处理器不断涌现.由于高性能异构多核处理器的设计十分复杂,为了降低设计风险,缩短验证周期,提前进行软件开发,复现硅后问题等,通常需要搭建现场可编程门阵列(field programmable gate array,FPGA)... 随着处理器架构的发展,高性能异构多核处理器不断涌现.由于高性能异构多核处理器的设计十分复杂,为了降低设计风险,缩短验证周期,提前进行软件开发,复现硅后问题等,通常需要搭建现场可编程门阵列(field programmable gate array,FPGA)的原型验证平台,并基于FPGA平台开展种类繁多,功能各异的软硬协同验证和调试工作.提出的基于同构FPGA平台对异构多核高性能处理器的FPGA调试、验证方法,有效地利用了异构多核处理器的架构特征,同构FPGA的对称特点,以层次化的方法自顶向下划分FPGA,自底向上构建FPGA平台.结合差速桥、自适应延迟调节、内嵌的虚拟逻辑分析仪(virtual logic analyzer,VLA)等技术可快速完成FPGA平台的点亮(bring-up)和部署.所提出的多核互补,核间替换模拟的调试SHELL等方法可以快速完整地对目标高性能异构多核处理器进行FPGA验证.通过该FPGA原型验证平台,成功地完成了硅前验证,软硬件协同开发和测试,硅后问题复现工作,并为下一代处理器架构设计提供了快速的硬件平台. 展开更多
关键词 异构多核 fpga原型验证 差速桥 自适应延迟调节 虚拟逻辑分析仪 核间替换模拟
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部