期刊文献+
共找到224篇文章
< 1 2 12 >
每页显示 20 50 100
A Novel Offset-Cancellation Technique for Low Voltage CMOS Differential Amplifiers 被引量:3
1
作者 韩书光 池保勇 王志华 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2006年第5期778-782,共5页
Based on a physical understanding of nonlinearity and mismatch, a novel offset-cancellation technique for low voltage CMOS differential amplifiers is proposed. The technique transfers the offset voltage from the outpu... Based on a physical understanding of nonlinearity and mismatch, a novel offset-cancellation technique for low voltage CMOS differential amplifiers is proposed. The technique transfers the offset voltage from the output to other parts of the differential amplifier and can greatly reduce the input-referred offset voltage without extra power consumption. A 1.8V CMOS differential amplifier is implemented in 0.18μm CMOS process using the proposed technique. The simulation results show that the technique could reduce the input-referred offset voltage of the amplifier by 40% with a 20% load transistor mismatch and a 10% input differential transistor mismatch. Moreover, the proposed technique consumes the least power and achieves the highest integration among various offset-cancellation techniques. 展开更多
关键词 CMOS input-referred offset voltage offset voltage calibration low offset voltage
在线阅读 下载PDF
A high speed low power low offset dynamic comparator used in SHA-less pipelined ADC
2
作者 刘术彬 朱樟明 +1 位作者 杨银堂 刘帘曦 《Journal of Semiconductors》 EI CAS CSCD 2014年第5期110-117,共8页
A novel fully differential high speed high resolution low offset CMOS dynamic comparator has been implemented in the SMIC 0.18 μm process used for a sample-and-hold amplifier (SHA)-less pipelined analog-to-digital ... A novel fully differential high speed high resolution low offset CMOS dynamic comparator has been implemented in the SMIC 0.18 μm process used for a sample-and-hold amplifier (SHA)-less pipelined analog-to-digital converters (ADC). Based on the analysis and optimization between delay time and offset, an enhanced reset architecture with transmission gate was introduced to speed up the comparison and reset procedure. Four inputs with two cross coupled differential pairs, reconstituted bias circuit for tail current transistor and common centroid layouts make the comparator more robust against mismatch and process variations. The simulation results demonstrate that the proposed design achieves 1 mV sensitivity at 2.2 GHz sampling rate with a power consumption of 510 μW, while the mean offset voltage is equal to 10.244 mV. 展开更多
关键词 SHA-less ADC dynamic comparator high speed low offset low power transmission gate
原文传递
Design of low-offset low-power CMOS amplifier for biosensor application
3
作者 Jin-Yong Zhang Lei Wang Bin Li 《Journal of Biomedical Science and Engineering》 2009年第7期538-542,共5页
A compacted and low-offset low-power CMOS am- plifier for biosensor application is presented in this paper. It includes a low offset Op-Amp and a high precision current reference. With a novel continuous-time DC offse... A compacted and low-offset low-power CMOS am- plifier for biosensor application is presented in this paper. It includes a low offset Op-Amp and a high precision current reference. With a novel continuous-time DC offset rejection scheme, the IC achieves lower offset voltage and lower power consumption compared to previous designs. This configuration rejects large DC offset and drift that exist at the skin-electrode interface without the need of external components. The proposed amplifier has been implemented in SMIC 0.18-μm 1P6M CMOS technol-ogy, with an active silicon area of 100 μm by 120 μm. The back-annotated simulation results demonstrated the circuit features the systematic offset voltage less than 80 μV, the offset drift about 0.27 μV/℃ for temperature ranging from –30℃ to 100℃ and the total power dissipation consumed as low as 37.8 μW from a 1.8 V single supply. It dedicated to monitor low amplitude biomedical signals recording. 展开更多
关键词 BIOMEDICAL Integrated CIRCUIT CMOS Ampli- fier low-offset and low-POWER DC offset REJECTION Bio-medical Sensor
在线阅读 下载PDF
应用于高精度ADC的低失调低噪声高精度基准电压源
4
作者 刘帘曦 仵少飞 +4 位作者 王格夫 戴宇轩 王钰源 朱樟明 廖栩锋 《电子学报》 北大核心 2025年第6期1865-1873,共9页
本文设计了一种应用于高精度模数转换器(Analog-to-Digital Converter,ADC)的低失调、低噪声、高精度带隙基准(BandGap Reference,BGR)芯片.针对传统架构的局限性,本工作提出了两项新技术:首先,采用反馈提升技术将运算放大器的失调电压... 本文设计了一种应用于高精度模数转换器(Analog-to-Digital Converter,ADC)的低失调、低噪声、高精度带隙基准(BandGap Reference,BGR)芯片.针对传统架构的局限性,本工作提出了两项新技术:首先,采用反馈提升技术将运算放大器的失调电压和低频噪声等效到基准输出时减小至1/23;其次,提出了一种高精度基极电流补偿技术,降低不同工艺角和器件失配造成的基准输出偏移.设计的BGR芯片采用0.18μm CMOS工艺实现,芯片面积0.142×0.258 mm^(2).测试结果表明,该BGR在1.2 V电源电压下输出0.6 V的参考电压,静态电流31μA,0.1~10.0 Hz的积分噪声为2.79μVrms,在-40~125℃温度范围内,基准源输出电压的温度系数是3.6 ppm/℃. 展开更多
关键词 低失调 低噪声 高精度 带隙基准 反馈提升技术 高精度基极电流补偿
在线阅读 下载PDF
用于低轨卫星扩频通信系统的高动态快捕算法
5
作者 徐兆斌 谢志强 +2 位作者 袁新博 金小军 金仲和 《浙江大学学报(工学版)》 北大核心 2025年第8期1727-1737,共11页
针对低轨卫星扩频通信系统信噪比较低且多普勒频偏较大的问题,提出改进的FFT-IFFT捕获算法.利用扫频区间的边带信息估计捕获区间,在高灵敏度高动态条件下减少FFT次数并缩短捕获时间.结合数字自动增益控制(AGC)辅助的捕获机制降低误捕概... 针对低轨卫星扩频通信系统信噪比较低且多普勒频偏较大的问题,提出改进的FFT-IFFT捕获算法.利用扫频区间的边带信息估计捕获区间,在高灵敏度高动态条件下减少FFT次数并缩短捕获时间.结合数字自动增益控制(AGC)辅助的捕获机制降低误捕概率,提升了算法的可靠性.理论分析与实验表明,改进算法比传统算法更有优势,在满足检测概率大于99%、最小载噪比为34.66 dB、最小信噪比为16 dB的情况下,极限灵敏度可达-130 dBm,总多普勒频偏捕获范围可达140 kHz,捕获时间低至0.8 s,满足实际应用的需求,已应用于浙江大学自主研制的某大规模低轨卫星星座中. 展开更多
关键词 低轨卫星 捕获算法 多普勒频偏 高灵敏度 高动态
在线阅读 下载PDF
一种面向微步控制的比较器失调校准电路
6
作者 刘耀阳 孙江 +2 位作者 邹海洋 舒哲瞳 郭洋 《电子元件与材料》 北大核心 2025年第6期706-713,共8页
在步进电机驱动芯片的应用中,为解决步进电机高细分输出电流控制时,比较器参考电压差小、输入失调电压影响比较器翻转、输出电流控制精度低等问题,设计了一种面向微步控制的失调校准电路。该电路为差分输入,当制造工艺引入随机失调时,... 在步进电机驱动芯片的应用中,为解决步进电机高细分输出电流控制时,比较器参考电压差小、输入失调电压影响比较器翻转、输出电流控制精度低等问题,设计了一种面向微步控制的失调校准电路。该电路为差分输入,当制造工艺引入随机失调时,电路启动自动检测并校准输入失调电压,实现了一种低输入失调的比较器电路。通过改变修调电流和电阻可调整校准失调电压的范围与精度。电路使用静态失调校准技术,与传统比较器失调校准电路相比,结构更加简易,且控制方便可行。该电路具有良好的失调校准能力,同时规模增加较小。该电路采用0.18μm BCD工艺设计,典型条件下设定相应修调电流及电阻,失调校准范围为±3.5 mV,比较器输入失调电压可校准至150μV左右。 展开更多
关键词 低失调 静态校准 比较器 步进电机 微步控制
在线阅读 下载PDF
一款具有过温指示功能的高速功率运算放大器
7
作者 冯仕豪 余德水 +1 位作者 马奎 杨发顺 《半导体技术》 北大核心 2025年第3期273-281,312,共10页
基于80 V双极型集成电路工艺,设计了一种具有过温指示功能的高速功率运算放大器。该设计采用源极驱动-共基放大的输入级电路结构,选用p沟道结型场效应晶体管(JFET)作为输入管,实现了低输入偏置电流和高转换速率。为防止输出功率晶体管... 基于80 V双极型集成电路工艺,设计了一种具有过温指示功能的高速功率运算放大器。该设计采用源极驱动-共基放大的输入级电路结构,选用p沟道结型场效应晶体管(JFET)作为输入管,实现了低输入偏置电流和高转换速率。为防止输出功率晶体管因过热而损坏,设计了过温指示及热关断模块,在139~164℃的温度区间内具有迟滞型热关断与过温指示功能。芯片测试结果显示,该电路的输入偏置电流为16.804 pA,输入失调电流为2.49 pA,开环电压增益为128.2 dB,转换速率为19.57 V/μs,增益带宽积为3.5 MHz。 展开更多
关键词 结型场效应晶体管(JFET)输入 功率运放 高转换速率 低失调 过温保护
原文传递
一种应用乒乓自归零的高精度放大器
8
作者 邓新伟 杨尚争 +2 位作者 毛佳烽 胡伟波 任立儒 《电子技术应用》 2025年第3期49-53,共5页
设计实现了一种低失调、高增益的运算放大器(运放)。整体电路包含带隙基准、振荡器、分频器、辅助运放和主运放等。该电路采用乒乓结构的自归零技术,实现了连续工作,同时显著缩减了放大器的输入失调偏移。此外,还提出了一种新颖、高效... 设计实现了一种低失调、高增益的运算放大器(运放)。整体电路包含带隙基准、振荡器、分频器、辅助运放和主运放等。该电路采用乒乓结构的自归零技术,实现了连续工作,同时显著缩减了放大器的输入失调偏移。此外,还提出了一种新颖、高效的控制时序,以较低的成本有效降低了放大器在乒乓切换过程中的稳定时间,进一步减小了放大器的输出毛刺。该放大器芯片基于350 nm CMOS工艺设计制造,实际测试结果表明,在5 V电源电压下,放大器消耗了0.65 mA的电流,实现了最大3µV的输入失调偏移,增益带宽积为8 MHz,噪声频谱密度降到了30 nV/√Hz。 展开更多
关键词 低失调 乒乓 自归零 放大器
在线阅读 下载PDF
一种高精度低噪声集成运算放大器
9
作者 潘婷 付玉 +1 位作者 马奎 杨发顺 《半导体技术》 北大核心 2025年第10期1020-1032,共13页
采用国内40 V双极型工艺设计了一种高精度、低噪声运算放大器。电路采用三级运算放大器结构,偏置电路采用正温度系数(PTAT)电流源,使输入级的跨导恒定;输入级采用双对管结构,在增大输入阻抗的同时降低了噪声,采用基极电流补偿电路来减... 采用国内40 V双极型工艺设计了一种高精度、低噪声运算放大器。电路采用三级运算放大器结构,偏置电路采用正温度系数(PTAT)电流源,使输入级的跨导恒定;输入级采用双对管结构,在增大输入阻抗的同时降低了噪声,采用基极电流补偿电路来减小运算放大器的输入偏置电流;增益级选用结型场效应晶体管(JFET)放大电路,减小了输入级的负载效应,提高了电路精度。此外,在电路中加入了大量的修调电阻,对电路的失调电压、输入偏置电流和各级尾电流进行修调。选取修调后的3000颗芯片进行测试,结果表明:输入失调电压均值为34.01μV,输入失调电流均值为0.982 nA,输入偏置电流均值为0.681 nA,开环电压增益均值为130.817 dB,共模抑制比均值为154.239 dB,电源电流均值为0.723 mA。 展开更多
关键词 高精度 低噪声 偏置电路 失调电压 双极型工艺
原文传递
基于多点振动检测和改进MobileNet的变压器工况识别方法
10
作者 王泓江 李喆 《电网技术》 北大核心 2025年第3期1266-1275,I0096,共11页
为了提高振动监测诊断算法在变压器振动监测点发生偏移以及低信噪比环境下的识别精度,提出了一种基于多点振动检测和改进MobileNet的变压器工况识别方法。分析了变压器箱体侧壁不同测点的振动特性,研究常规人工智能算法在测量点发生偏... 为了提高振动监测诊断算法在变压器振动监测点发生偏移以及低信噪比环境下的识别精度,提出了一种基于多点振动检测和改进MobileNet的变压器工况识别方法。分析了变压器箱体侧壁不同测点的振动特性,研究常规人工智能算法在测量点发生偏移和低信噪比环境下的分类效果。提出了适配多点检测的改进MobileNet算法:对多测点振动信号进行预处理生成三维数据结构;一级算法使用逐点卷积-深度卷积-逐点卷积架构搭配空洞卷积核,对数据流进行多尺度特征提取;二级算法使用全连接网络,对样本进行识别。研究结果表明:与常规算法相比,多点检测方案下改进的MobileNet算法性能表现优异,当测点偏移小于0.3m时,识别准确率下降小于2%;当信噪比为10dB时,识别准确率稳定在97%。此外,该算法具有更小的模型占用内存和更短的识别预测时间,部署到树莓派等移动端设备能够大幅提升运算速度,降低运行功耗。 展开更多
关键词 变压器工况识别 多点振动检测 测点偏移 低信噪比 改进MoblieNet
原文传递
一种用于神经信号采集的模拟前端设计
11
作者 杭晋文 卜刚 《舰船电子工程》 2025年第4期104-110,共7页
论文设计了一款用于神经信号采集的模拟前端,包含低噪声放大器和低功耗三阶连续时间Sigma Delta调制器。低噪声放大器为8倍至40倍可调增益电容耦合斩波仪表放大器,为抑制输入端直流失调设计了一种新型斩波电路失调。Sigma Delta调制器... 论文设计了一款用于神经信号采集的模拟前端,包含低噪声放大器和低功耗三阶连续时间Sigma Delta调制器。低噪声放大器为8倍至40倍可调增益电容耦合斩波仪表放大器,为抑制输入端直流失调设计了一种新型斩波电路失调。Sigma Delta调制器采用三阶前馈结构环路滤波器,5位SAR量化器,过采样率为25和50可调,使用占空比电阻调整积分常数。基于SMIC 0.18μm CMOS工艺和1.8 V供电电压,论文设计了整个模拟前端电路。仿真结果表明,电容耦合斩波仪表放大器静态功耗5μW,等效输入噪声在0.5 kHz~10 kHz范围内为7μVrms。Sigma Delta调制器实现10 kHz带宽,高精度模式下Sigma Delta调制器功耗为17.68μW,低功耗模式下Sigma Delta调制器功耗为9.2μW。输入差分信号摆幅2 VPP,频率5 kHz时,高精度模式下调制器得到93.1 dB SNDR,FoMS为180.7 dB,低功耗模式下调制器得到87 dB SNDR,FoMS为177.4 dB。 展开更多
关键词 神经信号采集 电容耦合斩波仪表放大器 连续时间Sigma Delta调制器 电极直流失调电压 低功耗
在线阅读 下载PDF
一种引入信息量演变的偏移最小和译码算法
12
作者 王坤 王娟 陈锋 《智能计算机与应用》 2025年第10期96-102,共7页
为解决传统偏移最小和(Offset Min-Sum,OMS)译码算法中偏移因子计算不准确和硬件计算复杂度高的问题,提出了一种基于信息量演变理论的偏移最小和(Information Evolution-based Offset Min Sum,IE-OMS)译码算法。IE-OMS算法采用信息量演... 为解决传统偏移最小和(Offset Min-Sum,OMS)译码算法中偏移因子计算不准确和硬件计算复杂度高的问题,提出了一种基于信息量演变理论的偏移最小和(Information Evolution-based Offset Min Sum,IE-OMS)译码算法。IE-OMS算法采用信息量演变理论建立了计算偏移因子的数学模型,通过概率集中度函数对节点间更新的信息均值进行计算,实现了在迭代过程中对偏移因子的精确调整。此外,IE-OMS算法引入了加权平均法对偏移因子的动态变化进行处理,确保硬件在每次迭代过程中只需保存一个唯一的偏移因子。与传统OMS算法相比,IE-OMS算法不仅降低了误码率和平均迭代次数,而且在硬件实现上减少了约30.1%的逻辑元件和33.33%的内存资源。仿真结果表明,IE-OMS算法在提高译码性能的同时降低了硬件计算复杂度,具有更好的性能优势和应用潜力。 展开更多
关键词 低密度奇偶校验码 偏移最小和算法 信息量演变理论
在线阅读 下载PDF
曲率补偿斩波带隙基准的研究与设计
13
作者 刘辉 曹先国 《成都工业学院学报》 2025年第1期37-43,共7页
采用亚阈值曲率补偿和斩波调制技术分别对带隙基准的高阶温度项系数问题和运放输入失调问题进行解决。带隙基准使用SMIC.18 BCD工艺进行设计、仿真,最终完成各性能指标的仿真和验证。整体带隙电路由曲率补偿的带隙电路、斩波运放电路、... 采用亚阈值曲率补偿和斩波调制技术分别对带隙基准的高阶温度项系数问题和运放输入失调问题进行解决。带隙基准使用SMIC.18 BCD工艺进行设计、仿真,最终完成各性能指标的仿真和验证。整体带隙电路由曲率补偿的带隙电路、斩波运放电路、陷波滤波电路、电流源和偏置电路等构成。根据实验结果显示,设计的带隙基准电压源稳定输出1.2015 V电压,电源抑制比为-80 dB,曲率补偿后带隙基准电压在-40~125℃的温度范围内的温漂系数为6.145×10^(-6)/℃。经过斩波调制,带隙电路的运放输入失调电压减小、失配情况得到改善。这种温度补偿带斩波的带隙基准适合应用在需要低温漂和低输入失调参考电压的电路系统之中。 展开更多
关键词 曲率补偿 斩波调制 低温漂 失调电压
在线阅读 下载PDF
油气、地矿、电力设备管理与技术
14
作者 许璐 《中国科技纵横》 2025年第10期127-130,共4页
基于双程波方程的逆时偏移成像技术(RTM)是目前成像精度最高的成像方法之一,也是复杂油气藏深度域成像常规技术。传统逆时偏移方法将炮、检点波场进行正向与反向延拓并利用互相关成像条件进行成像,其波场传播算子中包含波场传播的不同... 基于双程波方程的逆时偏移成像技术(RTM)是目前成像精度最高的成像方法之一,也是复杂油气藏深度域成像常规技术。传统逆时偏移方法将炮、检点波场进行正向与反向延拓并利用互相关成像条件进行成像,其波场传播算子中包含波场传播的不同方向。当炮点正传波场与检波点反传波场传播方向相同且满足成像条件时也会进行成像,由此产生偏移噪声或偏移假象。基于信号处理的带通滤波方法可以高效压制低频噪声,但会造成成像数据中低频信息的损失并使成像频带向高频端移动,不能满足实际应用对成像保幅的要求。从计算效率与应用效果角度考虑,本文引入解析波场,以修改常规逆时偏移成像条件,实现波场上、下行波的隐式高效分解,形成宽频逆时偏移成像技术。通过典型理论模型和实际数据对本文方法进行验证,旨在提升复杂油气藏的成像精度。 展开更多
关键词 偏移成像 低频噪声 波场分解 成像条件
在线阅读 下载PDF
512×512高能效、大满阱容量红外焦平面读出电路
15
作者 王秋玮 叶茂 +1 位作者 李尧 赵毅强 《红外与激光工程》 北大核心 2025年第10期57-71,共15页
面向红外焦平面读出电路的低功耗、低噪声、大满阱容量的需求,设计了一款512×512高能效、大满阱容量的红外焦平面读出电路。该读出电路兼容全局曝光(GS)和卷帘曝光(RS)模式、边积分边读出(IWR)和先积分后读出(ITR)模式和可编程开... 面向红外焦平面读出电路的低功耗、低噪声、大满阱容量的需求,设计了一款512×512高能效、大满阱容量的红外焦平面读出电路。该读出电路兼容全局曝光(GS)和卷帘曝光(RS)模式、边积分边读出(IWR)和先积分后读出(ITR)模式和可编程开窗功能,可通过SPI接口智能化配置。像素具有暗电流抵消、暗电流补偿功能,并通过像素合并技术增大积分电容以提高满阱容量。列并行读出通道中,可编程增益放大器(PGA)在放大信号的同时,通过失调存储和相关双采样(CDS)技术有效降低失调电压和固定模式噪声;采用交织采样和电源门控等低功耗设计技术,大大降低了整体功耗。全差分开关电容放大器作为输出级,有效抑制了共模噪声,差分输出电压摆幅大于2 V。基于180 nm CMOS工艺,完成了512×512读出电路的设计、仿真、流片和测试。像元尺寸为10μm,最大满阱容量可达12.5 Me^(-),最大帧频可达150 Hz。测试结果表明,该读出电路的电压均方根噪声为788.5μV,在150 Hz的帧频下功耗为116.8 mW,品质因数(FoM)仅为2.97 nJ/(pixel·frame),有效地提高了芯片能效。 展开更多
关键词 红外焦平面读出电路 失调存储 相关双采样 低功耗设计 高能效 大满阱容量
原文传递
提高S油田目的层成像质量的措施
16
作者 刘励云 鲍祥生 任宪涛 《广东石油化工学院学报》 2025年第1期30-34,共5页
S油田前期采集的三维资料经过多次重处理,但处理后的地震资料有利油气存在区域存在大片模糊带,且断层成像不清晰,严重影响油田后续勘探开发方案的合理部署。前期通过研究已认识到模糊带、断层成像不清晰可能与观测系统采集参数设计不合... S油田前期采集的三维资料经过多次重处理,但处理后的地震资料有利油气存在区域存在大片模糊带,且断层成像不清晰,严重影响油田后续勘探开发方案的合理部署。前期通过研究已认识到模糊带、断层成像不清晰可能与观测系统采集参数设计不合理、局部低速带认识不足有较大的关系,但它们究竟对成像有怎样影响,目前认识比较模糊,难以对后续观测系统采集参数设计和处理给予实质性指导。为提高对后续S油田采集和处理的指导性,结合解释的井震数据、地质资料和专家经验构建二维地质模型,以正演模拟为手段,开展面元尺寸等不同采集参数和不同低速带速度的成像质量分析。研究指出,为获得高质量的地震资料,在获得可靠低速带速度基础上,建议S油田气枪的震源容量采用与2495 cuin接近比较合适,面元尺寸采用12.5 m、炮点距采用100 m、最大偏移距采用5 km以上为宜。 展开更多
关键词 断层成像 模糊带 低速带 采集参数 最大偏移距
在线阅读 下载PDF
基于磁性传感器的低失调温度补偿接口电路设计 被引量:1
17
作者 樊华 常伟鹏 +5 位作者 王策 李国 刘建明 李宗霖 魏琦 冯全源 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第4期1521-1528,共8页
面向磁性传感器在物联网(IoT)技术中的广泛应用,该文基于180 nm CMOS工艺设计了一种具有低失调电压,低温度漂移特性的霍尔传感器接口电路。针对霍尔传感器灵敏度的温度漂移特性,该文设计了一种感温电路并与查表法相结合,调节可编程增益... 面向磁性传感器在物联网(IoT)技术中的广泛应用,该文基于180 nm CMOS工艺设计了一种具有低失调电压,低温度漂移特性的霍尔传感器接口电路。针对霍尔传感器灵敏度的温度漂移特性,该文设计了一种感温电路并与查表法相结合,调节可编程增益放大器(PGA)的增益有效地降低了霍尔传感器的温度系数(TC)。在此基础上,通过在信号主通路中使用相关双采样(CDS)技术,极大程度上消除了霍尔传感器的失调电压。仿真结果表明,在–40°C~125°C温度范围内,霍尔传感器的TC从966.4 ppm/°C减小到了58.1 ppm/°C。信号主通路的流片结果表明,霍尔传感器的失调电压从25 mV左右减小到了4 mV左右,霍尔传感器的非线性误差为0.50%。芯片的总面积为0.69 mm^(2)。 展开更多
关键词 霍尔传感器 接口电路 温度补偿 低失调电压
在线阅读 下载PDF
一种基于自适应时钟和波纹减少环路的高精度电流反馈仪表放大器 被引量:1
18
作者 胡炜 吴展鹏 +1 位作者 程捷文 魏榕山 《仪器仪表学报》 EI CAS CSCD 北大核心 2024年第8期259-267,共9页
电流反馈仪表放大器芯片因其高精度、高共模抑制比等优势,广泛应用于微弱信号检测。传统CFIA利用斩波技术降低1/f噪声和失调电压以提升放大器精度,但额外引入斩波波纹会显著限制其精度提升。为此,本文提出一种基于自适应时钟和波纹减小... 电流反馈仪表放大器芯片因其高精度、高共模抑制比等优势,广泛应用于微弱信号检测。传统CFIA利用斩波技术降低1/f噪声和失调电压以提升放大器精度,但额外引入斩波波纹会显著限制其精度提升。为此,本文提出一种基于自适应时钟和波纹减小环路的新型电流反馈仪表放大器ARCFIA,该放大器针对传统斩波放大器波纹,采用波纹减少环路RRL对其抑制,并借助自适应时钟ACLK,将斩波开关的输入参考噪声谱密度降低。实验结果表明,ARCFIA实现了低于1.4μV的低失调电压和17.2 nV/√Hz的输入参考噪声,同时波纹被减少到ARCFIA噪声基底以下,通过减小失调、噪声和波纹,实现了精度的进一步提升。此外,ARCFIA还具有一定潜力应用于复杂环境下的高精度测量系统。 展开更多
关键词 高精度 低噪声 低失调 波纹减少 自适应时钟 电流反馈仪表放大器
原文传递
一种超低失调集成运算放大器的设计与实现 被引量:6
19
作者 刘传兴 何贵昆 +1 位作者 马奎 杨发顺 《半导体技术》 北大核心 2024年第2期143-150,共8页
基于双极型工艺设计了一种超低失调集成运算放大器。通过在差分输入级的有源负载处设计电阻修调网络来调整失调电压,并针对基极电流补偿不可控的问题设计了可修调的基极电流补偿结构来降低偏置电流,利用激光修调技术减小基极补偿结构引... 基于双极型工艺设计了一种超低失调集成运算放大器。通过在差分输入级的有源负载处设计电阻修调网络来调整失调电压,并针对基极电流补偿不可控的问题设计了可修调的基极电流补偿结构来降低偏置电流,利用激光修调技术减小基极补偿结构引入的随机失调,有效改善了输入级失调。增益级采用结型场效应晶体管(JFET)差分对管以获得高增益,输出级采用全npn晶体管的乙类输出结构可满足大功率输出需求。芯片实测数据表明:在全温度范围内,失调电压最大为-25.3μV,失调电压温漂为0.025μV/℃,输入偏置电流为-3.535 nA,输入失调电流为-0.825 nA。实现了超低的失调电压、电流和温漂。 展开更多
关键词 低失调 低温漂 基极电流补偿 激光修调 双极型工艺
原文传递
一种低功耗低失调的集成运算放大器 被引量:4
20
作者 付玉 杜承钢 +2 位作者 闵睿 杨发顺 马奎 《半导体技术》 CAS 北大核心 2024年第9期851-857,共7页
针对高精度、低功耗运放的需求,利用40V双极型工艺设计了一款电源电压为3~30V的低功耗、低失调集成运算放大器。该运放为单片四通道结构,利用一个不完全对称的二级运放,以减小电路的功耗,同时使得输入级失调得到有效改善。并且在输入级... 针对高精度、低功耗运放的需求,利用40V双极型工艺设计了一款电源电压为3~30V的低功耗、低失调集成运算放大器。该运放为单片四通道结构,利用一个不完全对称的二级运放,以减小电路的功耗,同时使得输入级失调得到有效改善。并且在输入级加入了一对射极跟随器,增大电路的输入阻抗,使得输入基极电流有效减小。芯片的测试结果表明,在-55~125℃的范围内,平均开环增益可以达到105.998dB,平均失调电压为159.27μV,平均输入偏置电流为-5.787nA,平均输入失调电流为-0.287nA,单个运放的平均电源电流为189.679μA。 展开更多
关键词 双极型工艺 低功耗 低失调 二级运放 射极跟随器 输入阻抗
原文传递
上一页 1 2 12 下一页 到第
使用帮助 返回顶部