期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
Design of a Low Power DSP with Distributed and Early Clock Gating 被引量:1
1
作者 王兵 王琴 +1 位作者 彭瑞华 付宇卓 《Journal of Shanghai Jiaotong university(Science)》 EI 2007年第5期610-617,共8页
A novel clock structure of a low-power 16-bit very large instruction word (VLIW) digital signal processor (DSP) was proposed. To improve deterministic clock gating and to solve the drawback of conventional clock gatin... A novel clock structure of a low-power 16-bit very large instruction word (VLIW) digital signal processor (DSP) was proposed. To improve deterministic clock gating and to solve the drawback of conventional clock gating circuit in high speed circuit, a distributed and early clock gating method was developed on its instruction fetch & decoder unit, its pipelined data-path unit and its super-Harvard memory interface unit. The core was implemented following the Synopsys back-end flow under TSMC (Taiwan Silicon manufacture corporation) 0.18-μm 1.8-V 1P6M process, with a core size of 2 mm×2 mm. Result shows that it can run under 200 MHz with a power performance around 0.3 mW/MIPS. Meanwhile, only 39.7% circuit is active simultaneously in average, compared to its non-gating counterparts. 展开更多
关键词 digital signal processor (DSP) deterministic clock gating (DCG) distributed and early clock gating low power design pipeline
在线阅读 下载PDF
基于有用偏移和布局的时钟树综合优化方法
2
作者 胡庭栋 郭浩南 +1 位作者 张振华 鲁迎春 《微电子学》 北大核心 2025年第4期640-647,共8页
针对深亚微米工艺下集成电路存在拥塞严重和时序收敛困难的问题,提出结合有用偏移和布局优化的时钟树综合(CTS)优化方法,能够缓解拥塞并优化时序。该方法以两种工艺下数字芯片子模块为例,使用Early clock flow在布局阶段提前做时钟树,... 针对深亚微米工艺下集成电路存在拥塞严重和时序收敛困难的问题,提出结合有用偏移和布局优化的时钟树综合(CTS)优化方法,能够缓解拥塞并优化时序。该方法以两种工艺下数字芯片子模块为例,使用Early clock flow在布局阶段提前做时钟树,并针对出现的时序违例分析寄存器与宏单元之间的数据流向,通过脚本优化其物理位置并使用有用偏移调整时钟树的长短。在Innovus工具中将本文的时钟树综合优化方法其他两种方法进行比较,并通过PrimeTime进行验证,结果表明使用该方法后拥塞问题得到改善,时钟树综合阶段建立时间的最差负时序裕量(WNS)、总的负时序裕量(TNS)和违例路径的条数都大幅度下降,其中两种工艺下模块的WNS都减小了90%以上,TNS都减小了96%以上。 展开更多
关键词 时钟树综合 时序收敛 时钟偏移 有用偏移 布局优化 early clock flow
原文传递
基于28nm工艺的芯片时钟树研究 被引量:5
3
作者 刘健 杨雨婷 +1 位作者 江燕 张艳飞 《电子与封装》 2020年第7期44-47,共4页
随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方... 随着工艺的不断发展,芯片集成规模增大,工作频率不断增加,给传统的IC设计带来巨大的挑战。基于UMC 28 nm工艺,采用Innovus工具布局布线,重点描述了时钟树绕线方法、early clock方法以及useful skew的应用。研究表明,采用early clock方法可以有效地解决绕线拥塞问题,最终short数量从219减少到5,并且当时钟绕线采用双倍宽度、双倍间距,应用useful skew可以将setup最差违例从-0.088 ns优化为0 ns,减少eco迭代过程。 展开更多
关键词 28 nm工艺 useful skew early clock 时钟树综合 布局布线 Innovus工具
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部