期刊导航
期刊开放获取
vip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
7
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
应用于eFPGA的乘加运算单元设计
1
作者
李春锋
卢丽珍
+2 位作者
余彬
舒毅
范迪
《山东科技大学学报(自然科学版)》
北大核心
2025年第2期104-114,共11页
针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能...
针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能基础上,增加了对常用INT8/16/32量化位宽数据的单指令多数据SIMD运算结构支持,并对位宽扩展后的部分积生成器、压缩树分割方法及并行前缀加法器结构进行了优化,以降低核心乘加单元通路延迟。乘加运算单元采用UMC 28 nm工艺实现,仿真与实验结果表明,乘加单元满足功能正确性要求,在神经网络应用测试电路综合结果上的资源利用率提升1.37~3.05倍。
展开更多
关键词
嵌入式可编程逻辑阵列
数字运算单元
乘加器
BOOTH算法
在线阅读
下载PDF
职称材料
一种eFPGA配置电路的设计与验证
2
作者
王世中
田泽
+1 位作者
郭蒙
王宣明
《航空计算技术》
2020年第5期116-119,共4页
基于集成在SoC中的eFPGA需要上电后进行配置,为了配置的灵活性,设计了一种既支持片上总线在线配置eFPGA,也支持板级配置芯片对eFPGA配置的电路。在线配置方式由软件控制外部存储器接口从片外FLASH指定地址,将预先烧入的配置数据流文件...
基于集成在SoC中的eFPGA需要上电后进行配置,为了配置的灵活性,设计了一种既支持片上总线在线配置eFPGA,也支持板级配置芯片对eFPGA配置的电路。在线配置方式由软件控制外部存储器接口从片外FLASH指定地址,将预先烧入的配置数据流文件读取并加载到eFPGA中,实现从SelectMap 8位配置模式,保留了片外配置芯片配置方式,支持串行、8位SelectMap并行主从配置模式。电路结构简单,通用性强,通过仿真验证了功能正确。
展开更多
关键词
efpga
配置电路
配置流文件
配置时钟
在线阅读
下载PDF
职称材料
基于eFPGA的通信基带加速器的逻辑重构设计
被引量:
2
3
作者
刘朋
李斌
+2 位作者
常迎辉
郝亚男
赵月明
《计算机测量与控制》
2020年第2期206-210,266,共6页
为解决CMOS器件特征尺寸缩小带来的SoC(片上系统)芯片可靠性失效的问题,提出了一种基于eFPGA(嵌入式FPGA)的在线编程功能实现故障电路逻辑重构的方法;对eFPGA技术优势、JTAG(联合测试工作组协议)工作原理进行了分析,选取通信基带信号处...
为解决CMOS器件特征尺寸缩小带来的SoC(片上系统)芯片可靠性失效的问题,提出了一种基于eFPGA(嵌入式FPGA)的在线编程功能实现故障电路逻辑重构的方法;对eFPGA技术优势、JTAG(联合测试工作组协议)工作原理进行了分析,选取通信基带信号处理的典型算法:FFT(快速傅里叶变换)、FIR(有限脉冲响应)滤波算法为例,模拟通信基带加速器功能失效时,借助JTAG技术配置新的互连关系,利用eFPGA进行逻辑重构,替代通信基带加速器结构实现功能自愈;仿真及验证结果显示eFPGA在面积与功耗方面具备优势,此方案可以实现预期逻辑重构的功能,能有效提高系统可靠性与灵活性。
展开更多
关键词
efpga
SOC
JTAG
逻辑重构
通信基带加速器
在线阅读
下载PDF
职称材料
面向eFPGA的拼接式布线资源建模方法
4
作者
涂开辉
王鑫楠
+1 位作者
黄志洪
杨海钢
《太赫兹科学与电子信息学报》
北大核心
2020年第3期491-496,共6页
嵌入式可编程门阵列核(eFPGA)在定制过程中的每一次迭代,都需要在新生成的布线资源图(RRG)上进行布线,进而完成该次迭代对面积/时序等参数的评估。传统的eFPGA RRG建图方法,在每次评估迭代时都需要重新生成全芯片的结构描述并在其基础...
嵌入式可编程门阵列核(eFPGA)在定制过程中的每一次迭代,都需要在新生成的布线资源图(RRG)上进行布线,进而完成该次迭代对面积/时序等参数的评估。传统的eFPGA RRG建图方法,在每次评估迭代时都需要重新生成全芯片的结构描述并在其基础上建立布线边和布线点,建图问题复杂度随芯片规模线性增大,很容易达到性能瓶颈。为了应对上述挑战,首先针对复用单元类型建立其RRG模型以及互连关系模型,然后采用一种根据资源排布关系,以动态拼接方式即时生成不同待评估阵列规模RRG的方法。实验证明,其相较于传统方法,在复用单元类型库不变的eFPGA评估过程中,依赖更小且近乎不变的数据库,建图总时间降低了约84%,内存峰值占用平均降低了约64%,从而提高了eFPGA的评估效率。
展开更多
关键词
嵌入式可编程门阵列核(
efpga
)
Pathfinder算法
布线
布线资源图(RRG)
拼接
在线阅读
下载PDF
职称材料
摩尔定律放缓之际 eFPGA技术迎来了春天
5
《世界电子元器件》
2018年第12期39-40,共2页
在半导体行业,有一个传奇定律:摩尔定律,自提出以来,半导体产业界在这个规则指导下迅猛发展,在短短半个世纪内把集成电路制造工艺的特征尺寸从微米量级缩小到纳米量级。如今,业界对摩尔定律的质疑声此起彼伏,尤其格芯宣布推出7nm FinFE...
在半导体行业,有一个传奇定律:摩尔定律,自提出以来,半导体产业界在这个规则指导下迅猛发展,在短短半个世纪内把集成电路制造工艺的特征尺寸从微米量级缩小到纳米量级。如今,业界对摩尔定律的质疑声此起彼伏,尤其格芯宣布推出7nm FinFET项目后,英特尔开始延缓7nm工艺的研究进程,摩尔定律将会走向何处?会否消失?我们不得而知,唯一可以确定的是,摩尔定律正在持续放缓,这给半导体产业的走向带来了很多不确定性,也给eFPGA带来了更多的机遇。
展开更多
关键词
摩尔定律
人工智能
处理器
efpga
机器学习
硬件加速器
在线阅读
下载PDF
职称材料
Xilinx新增更低成本FPGA,Memec率先推出开发工具套件
6
作者
麦新
《电子产品世界》
2005年第04B期100-101,共2页
3G市场即将全面启动,新一代无线通信要求更高性能的网络基础设施,无线基站作为其中关键设备倍受上、下游厂商关注。芯片厂商为使客户在激烈的市场竞争中更加主动,正在推出低成本、高性能、简化设计的解决方案。
关键词
赛灵思公司
Spartan-3
efpga
系列
密度范围
FPGA
消费类
电子产品
在线阅读
下载PDF
职称材料
嵌入式现场可编程门阵列在人工智能领域的应用
7
作者
时伟
《数字技术与应用》
2019年第1期75-75,77,共2页
人工智能是研究、开发用于模拟、延伸和扩展人类智能理论、方法及应用的一门新技术,特别是机器学习正在改变这人们的生产和生活方式,也为工业和商业带来了更多机会,但目前支持神经网络迭代、多样性、训练和推理的最佳硬件体系架构还未确...
人工智能是研究、开发用于模拟、延伸和扩展人类智能理论、方法及应用的一门新技术,特别是机器学习正在改变这人们的生产和生活方式,也为工业和商业带来了更多机会,但目前支持神经网络迭代、多样性、训练和推理的最佳硬件体系架构还未确定,本文针对这一领域,就嵌入式现场可编程门阵列eFPGA芯片的应用做一些探讨。
展开更多
关键词
嵌入式现场可编程门阵列
人工智能
efpga
AI
在线阅读
下载PDF
职称材料
题名
应用于eFPGA的乘加运算单元设计
1
作者
李春锋
卢丽珍
余彬
舒毅
范迪
机构
河南天通电力有限公司
山东科技大学电子信息工程学院
山东产研集成电路产业研究院有限公司
山东芯慧微电子科技有限公司
出处
《山东科技大学学报(自然科学版)》
北大核心
2025年第2期104-114,共11页
基金
国家语委“十三五”科研规划项目(YB135-125)。
文摘
针对当前嵌入式可编程逻辑阵列(eFPGA)中实现神经网络模型时资源利用率低的问题,提出一种新型乘加运算单元设计结构,以提升乘加单元资源利用率,充分发挥eFPGA高空间并行性。乘加运算单元在保留传统eFPGA的数字信号处理单元核心乘加功能基础上,增加了对常用INT8/16/32量化位宽数据的单指令多数据SIMD运算结构支持,并对位宽扩展后的部分积生成器、压缩树分割方法及并行前缀加法器结构进行了优化,以降低核心乘加单元通路延迟。乘加运算单元采用UMC 28 nm工艺实现,仿真与实验结果表明,乘加单元满足功能正确性要求,在神经网络应用测试电路综合结果上的资源利用率提升1.37~3.05倍。
关键词
嵌入式可编程逻辑阵列
数字运算单元
乘加器
BOOTH算法
Keywords
efpga
digital arithmetic unit
multiplier
Booth algorithm
分类号
TP332.2 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
一种eFPGA配置电路的设计与验证
2
作者
王世中
田泽
郭蒙
王宣明
机构
航空工业西安航空计算技术研究所
集成电路与微系统设计航空科技重点实验室
西安翔腾微电子科技有限公司
出处
《航空计算技术》
2020年第5期116-119,共4页
基金
国家“十三五”预研基金项目资助(31513010202)。
文摘
基于集成在SoC中的eFPGA需要上电后进行配置,为了配置的灵活性,设计了一种既支持片上总线在线配置eFPGA,也支持板级配置芯片对eFPGA配置的电路。在线配置方式由软件控制外部存储器接口从片外FLASH指定地址,将预先烧入的配置数据流文件读取并加载到eFPGA中,实现从SelectMap 8位配置模式,保留了片外配置芯片配置方式,支持串行、8位SelectMap并行主从配置模式。电路结构简单,通用性强,通过仿真验证了功能正确。
关键词
efpga
配置电路
配置流文件
配置时钟
Keywords
efpga
configuration circuit
configure stream file
configure clock
分类号
TP342 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
基于eFPGA的通信基带加速器的逻辑重构设计
被引量:
2
3
作者
刘朋
李斌
常迎辉
郝亚男
赵月明
机构
中国电子科技集团公司第五十四研究所
出处
《计算机测量与控制》
2020年第2期206-210,266,共6页
文摘
为解决CMOS器件特征尺寸缩小带来的SoC(片上系统)芯片可靠性失效的问题,提出了一种基于eFPGA(嵌入式FPGA)的在线编程功能实现故障电路逻辑重构的方法;对eFPGA技术优势、JTAG(联合测试工作组协议)工作原理进行了分析,选取通信基带信号处理的典型算法:FFT(快速傅里叶变换)、FIR(有限脉冲响应)滤波算法为例,模拟通信基带加速器功能失效时,借助JTAG技术配置新的互连关系,利用eFPGA进行逻辑重构,替代通信基带加速器结构实现功能自愈;仿真及验证结果显示eFPGA在面积与功耗方面具备优势,此方案可以实现预期逻辑重构的功能,能有效提高系统可靠性与灵活性。
关键词
efpga
SOC
JTAG
逻辑重构
通信基带加速器
Keywords
efpga
(embedded FPGA)
SoC(system on chip)
JTAG(joint test action group)
logic reconfiguration
communication baseband accelerator
分类号
TN453 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
面向eFPGA的拼接式布线资源建模方法
4
作者
涂开辉
王鑫楠
黄志洪
杨海钢
机构
中国科学院大学
中国科学院电子学研究所
出处
《太赫兹科学与电子信息学报》
北大核心
2020年第3期491-496,共6页
基金
国家自然科学基金资助项目(61876172
61704173)
北京市科技重大专项课题资助项目(Z171100000117019)。
文摘
嵌入式可编程门阵列核(eFPGA)在定制过程中的每一次迭代,都需要在新生成的布线资源图(RRG)上进行布线,进而完成该次迭代对面积/时序等参数的评估。传统的eFPGA RRG建图方法,在每次评估迭代时都需要重新生成全芯片的结构描述并在其基础上建立布线边和布线点,建图问题复杂度随芯片规模线性增大,很容易达到性能瓶颈。为了应对上述挑战,首先针对复用单元类型建立其RRG模型以及互连关系模型,然后采用一种根据资源排布关系,以动态拼接方式即时生成不同待评估阵列规模RRG的方法。实验证明,其相较于传统方法,在复用单元类型库不变的eFPGA评估过程中,依赖更小且近乎不变的数据库,建图总时间降低了约84%,内存峰值占用平均降低了约64%,从而提高了eFPGA的评估效率。
关键词
嵌入式可编程门阵列核(
efpga
)
Pathfinder算法
布线
布线资源图(RRG)
拼接
Keywords
embedded Field Programmable Gate Array(
efpga
)
pathfinder
routing
Route Resource Graph(RRG)
stitch
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
摩尔定律放缓之际 eFPGA技术迎来了春天
5
出处
《世界电子元器件》
2018年第12期39-40,共2页
文摘
在半导体行业,有一个传奇定律:摩尔定律,自提出以来,半导体产业界在这个规则指导下迅猛发展,在短短半个世纪内把集成电路制造工艺的特征尺寸从微米量级缩小到纳米量级。如今,业界对摩尔定律的质疑声此起彼伏,尤其格芯宣布推出7nm FinFET项目后,英特尔开始延缓7nm工艺的研究进程,摩尔定律将会走向何处?会否消失?我们不得而知,唯一可以确定的是,摩尔定律正在持续放缓,这给半导体产业的走向带来了很多不确定性,也给eFPGA带来了更多的机遇。
关键词
摩尔定律
人工智能
处理器
efpga
机器学习
硬件加速器
分类号
F416.63 [经济管理—产业经济]
在线阅读
下载PDF
职称材料
题名
Xilinx新增更低成本FPGA,Memec率先推出开发工具套件
6
作者
麦新
出处
《电子产品世界》
2005年第04B期100-101,共2页
文摘
3G市场即将全面启动,新一代无线通信要求更高性能的网络基础设施,无线基站作为其中关键设备倍受上、下游厂商关注。芯片厂商为使客户在激烈的市场竞争中更加主动,正在推出低成本、高性能、简化设计的解决方案。
关键词
赛灵思公司
Spartan-3
efpga
系列
密度范围
FPGA
消费类
电子产品
分类号
TN791 [电子电信—电路与系统]
在线阅读
下载PDF
职称材料
题名
嵌入式现场可编程门阵列在人工智能领域的应用
7
作者
时伟
机构
郑州工程技术学院机电与车辆工程学院
出处
《数字技术与应用》
2019年第1期75-75,77,共2页
文摘
人工智能是研究、开发用于模拟、延伸和扩展人类智能理论、方法及应用的一门新技术,特别是机器学习正在改变这人们的生产和生活方式,也为工业和商业带来了更多机会,但目前支持神经网络迭代、多样性、训练和推理的最佳硬件体系架构还未确定,本文针对这一领域,就嵌入式现场可编程门阵列eFPGA芯片的应用做一些探讨。
关键词
嵌入式现场可编程门阵列
人工智能
efpga
AI
Keywords
embedded field programmable gate array
artificial intelligence
efpga
AI
分类号
TP18 [自动化与计算机技术—控制理论与控制工程]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
应用于eFPGA的乘加运算单元设计
李春锋
卢丽珍
余彬
舒毅
范迪
《山东科技大学学报(自然科学版)》
北大核心
2025
0
在线阅读
下载PDF
职称材料
2
一种eFPGA配置电路的设计与验证
王世中
田泽
郭蒙
王宣明
《航空计算技术》
2020
0
在线阅读
下载PDF
职称材料
3
基于eFPGA的通信基带加速器的逻辑重构设计
刘朋
李斌
常迎辉
郝亚男
赵月明
《计算机测量与控制》
2020
2
在线阅读
下载PDF
职称材料
4
面向eFPGA的拼接式布线资源建模方法
涂开辉
王鑫楠
黄志洪
杨海钢
《太赫兹科学与电子信息学报》
北大核心
2020
0
在线阅读
下载PDF
职称材料
5
摩尔定律放缓之际 eFPGA技术迎来了春天
《世界电子元器件》
2018
0
在线阅读
下载PDF
职称材料
6
Xilinx新增更低成本FPGA,Memec率先推出开发工具套件
麦新
《电子产品世界》
2005
0
在线阅读
下载PDF
职称材料
7
嵌入式现场可编程门阵列在人工智能领域的应用
时伟
《数字技术与应用》
2019
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部