期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
基于TP3067的脉冲编码调制编译码电路设计
1
作者 吴海涛 《肇庆学院学报》 2025年第5期80-83,共4页
为加深学生对模拟信号数字化的理解,在以语音通信为例阐述脉冲编码调制原理基础上,文章选用单片TP3067及少量元件,设计了一种简易的脉冲编码调制编译码电路,并将其制作成脉冲编码调制实验模块应用于《通信原理》课程实验教学.实践结果表... 为加深学生对模拟信号数字化的理解,在以语音通信为例阐述脉冲编码调制原理基础上,文章选用单片TP3067及少量元件,设计了一种简易的脉冲编码调制编译码电路,并将其制作成脉冲编码调制实验模块应用于《通信原理》课程实验教学.实践结果表明,设计的编译码电路简单可靠,实现了模拟信号的数字化编码,无失真重建了原始信号,提升了学生对模拟信号数字化实验原理的理解. 展开更多
关键词 脉冲编码调制 编译码电路 TP3067
在线阅读 下载PDF
一种基于片上变压器隔离的高CMTI编解码电路
2
作者 刘甲俊 李飞 《电子技术应用》 2025年第11期65-70,共6页
随着第三代宽禁带半导体材料的发展,GaN和SiC等新型功率开关管得到了广泛的应用,新型功率管较快的开关速度使得驱动器开关的瞬态电压dV/dt最高至200 V/ns,造成功率管的误开启。为提高隔离驱动的共模瞬变抗扰度(Common Mode Transient Im... 随着第三代宽禁带半导体材料的发展,GaN和SiC等新型功率开关管得到了广泛的应用,新型功率管较快的开关速度使得驱动器开关的瞬态电压dV/dt最高至200 V/ns,造成功率管的误开启。为提高隔离驱动的共模瞬变抗扰度(Common Mode Transient Immunity,CMTI),设计了一种结构简单的高CMTI的编解码电路,采用OOK(On-Off Krying)调制结构,编码电路采用负跨导振荡器结构将信号的高电位编码为差分振荡信号,解码电路采用共模点提升电路将差分信号的共模点稳定在V_(DD)/2,仅通过比较器就可将输入信号还原。仿真结果表明,该编解码电路输入信号的速度可达143 Mb/s,差分振荡信号频率为644 MHz,典型传输延时为1.2 ns,应用在某款隔离驱动芯片中,经过实测CMTI最高可达400 V/ns。 展开更多
关键词 编解码电路 高CMTI 开关键控
在线阅读 下载PDF
一种基于新型片上变压器的数字隔离器设计 被引量:5
3
作者 周国 罗和平 +2 位作者 廖龙忠 陈卓 张力江 《半导体技术》 CAS 北大核心 2022年第8期665-669,共5页
片上变压器是在硅片上制造的空心变压器,具有高耦合系数、低功耗和可集成性,与传统的隔离器相比,基于片上变压器的数字隔离器在功耗、体积、传输速率等方面具有明显优势。通过3D仿真方法研究了片上变压器的几何尺寸对变压器性能参数的影... 片上变压器是在硅片上制造的空心变压器,具有高耦合系数、低功耗和可集成性,与传统的隔离器相比,基于片上变压器的数字隔离器在功耗、体积、传输速率等方面具有明显优势。通过3D仿真方法研究了片上变压器的几何尺寸对变压器性能参数的影响,得到了优化后的片上变压器设计参数。采用自主开发的工艺流程流片,研制了片上变压器样片。同时,介绍了一种与片上变压器相匹配的编解码电路原理和设计方法,研制出磁偶数字隔离器芯片。测试结果表明,磁偶数字隔离器芯片耐压隔离能力超过3500 V,可实现0~40 Mibit/s的低功耗数据隔离传输,延迟时间为20 ns,脉宽失真<3 ns,验证了片上变压器设计的正确性。 展开更多
关键词 3D仿真 片上变压器 磁耦合 数字隔离器 编解码电路
原文传递
数字视频编解码电路的特性及应用
4
作者 潘志强 李演仁 《电子元器件应用》 2004年第8期33-34,44,共3页
介绍ANALOG公司生产的实时压缩视频编解码电路ADV611/612的原理、特点及应用。ADV611/612内含SRAM及主处理器接口,其主要理论基础是小波变换、游程编码及哈夫曼编码。
关键词 编解码电路 ADV611/ADV612 数字视频 视频压缩 应用
在线阅读 下载PDF
NDSC-2000用户电路套片的设计与实现
5
作者 谈满堂 张建慧 张国杰 《半导体技术》 CAS CSCD 北大核心 2002年第8期35-39,共5页
详细地介绍了我们设计的具有自主知识版权的NDSC-2000用户电路接口芯片的性能特点、设计原理、设计方法、设计步骤,对关键技术和工艺作了重点说明,最后给出了NDSC-2000套片的使用方法。
关键词 用户接口电路 数字程控交换机 编解码器 数字信号处理
在线阅读 下载PDF
MPEG-4视频编码器MacroBlockIP模块的VLSI结构设计
6
作者 刘大明 王占辉 《电子器件》 EI CAS 2006年第4期1158-1163,共6页
设计了MPEG-4视频编码器中用于处理纹理部分的模块-MacroBlockIP模块。它主要由重复填充、运动补偿、纹理填充、二维DCT/IDCT、量化/反量化和DC/AC预测六个部分组成。文中的方案在Xilinx ISE6.1i集成开发环境下用VHDL语言进行描述,并使... 设计了MPEG-4视频编码器中用于处理纹理部分的模块-MacroBlockIP模块。它主要由重复填充、运动补偿、纹理填充、二维DCT/IDCT、量化/反量化和DC/AC预测六个部分组成。文中的方案在Xilinx ISE6.1i集成开发环境下用VHDL语言进行描述,并使用电子设计自动化(EDA)工具进行了模拟和验证。试验结果表明,所设计的MacroBlockIP模块逻辑功能正确,满足MPEG-4 Core Profiles&Level2的实时编码要求,可用于MPEG-4视频编码器的VLSI实现。 展开更多
关键词 MPEG-4 超大规模集成电路 视频编码器
在线阅读 下载PDF
城轨交通闭路电视监视系统 被引量:3
7
作者 于鑫 孔文龙 康进赟 《铁道通信信号》 2008年第1期53-55,共3页
CCTV是城市轨道交通专用通信系统的重要组成部分。从系统结构、系统功能的角度详细描述了CCTV的解决方案。
关键词 闭路电视 图像监视 视频编解码
在线阅读 下载PDF
电容型数字隔离器编解码电路设计 被引量:3
8
作者 孟逸飞 肖知明 +2 位作者 杨君中 杨森 罗锋 《微电子学与计算机》 2023年第12期102-109,共8页
针对电容型数字隔离器在“高速”下的传输可靠性及电流消耗问题,基于台积电(TSMC)180 nm BCD(BipolarCMOSDMOS)工艺设计了一种基于全差分数字隔离器结构的编解码电路.在发送机模块中,输入信号经过施密特触发器进行滤波,三级电流匮乏型... 针对电容型数字隔离器在“高速”下的传输可靠性及电流消耗问题,基于台积电(TSMC)180 nm BCD(BipolarCMOSDMOS)工艺设计了一种基于全差分数字隔离器结构的编解码电路.在发送机模块中,输入信号经过施密特触发器进行滤波,三级电流匮乏型环形振荡器产生载波信号.输入信号通过D触发器与载波信号实现时序同步,之后再与载波信号进行混频,混频信号经过驱动电路差分输出.在接收机模块前端设置了前置放大器对衰减后的混频信号进行放大,由NPN和PNP三极管构成的偏置钳位电路给前置放大器提供共模电压,在前置放大器之后连接电平转换模块.解码电路通过RC时间常数将信号频率转化为电压,通过与参考电压的对比,输出解码信号.过程验证测试(PVT)下仿真结果表明,在供电电压为3.3~5 V范围内,可实现25 Mbps最高传输速率,典型传输时延为11 ns.在1 Mbps及25 Mbps传输速率下动态功耗分别为2.1 mA和2.8 mA.在传输速率10 Mbps下输入由线性反馈移位寄存器(Linear Feedback Shift Register,LFSR)产生的随机码序列,均可准确实现编解码功能.说明此设计具有较强的传输可靠性. 展开更多
关键词 编解码电路 电容隔离 增强型隔离 调制解调 传输时延
在线阅读 下载PDF
数字音频电压放大器的设计
9
作者 沙占友 王晓君 孟志永 《电声技术》 北大核心 2003年第5期40-43,共4页
首先介绍了两种专用数字音频处理器的性能特点和原理,然后阐述高品质数字音频电压放大器的几种电路设计方案。
关键词 数字音频处理器 性能特点 电压放大器 电路设计 编码电路 解码电路
在线阅读 下载PDF
Improved algorithm for RDO in JPEG2000 encoder and its IC design 被引量:1
10
作者 Xie Xiang Li Cruolin Zhang Chun Zhang Li Wang Zhihua 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2006年第2期430-436,共7页
An improved rate distortion optimization (RDO) algorithm in JPEG2000 is proposed. The proposed algorithm is suitable for integrated circuit (IC) implementation and can reduce 30% computational cost. A hardware arc... An improved rate distortion optimization (RDO) algorithm in JPEG2000 is proposed. The proposed algorithm is suitable for integrated circuit (IC) implementation and can reduce 30% computational cost. A hardware architecture which includes control unit, memory, divider, data converter is also given to implement the algorithm. The circuit based on the improved algorithm is tested on FPGAs and integrated in a JPG2000 chip codec core. 展开更多
关键词 rate distortion optimization JPEG2000 integrated circuit (IC) codec core.
在线阅读 下载PDF
DCT专用芯片A121及其在ADCT图象编译码器中的应用
11
作者 朱映波 姚庆栋 《数据采集与处理》 CSCD 1997年第4期300-303,共4页
介绍了离散余弦变换(DCT)的原理及其专用集成电路芯片A121的结构与特性,对实现自适应离散余弦变换(ADCT)图象编码的具体算法作了讨论。给出A121在ADCT图象编译码器中实际应用的例子。该编译码器以A121为核心,采用8098作控制器,... 介绍了离散余弦变换(DCT)的原理及其专用集成电路芯片A121的结构与特性,对实现自适应离散余弦变换(ADCT)图象编码的具体算法作了讨论。给出A121在ADCT图象编译码器中实际应用的例子。该编译码器以A121为核心,采用8098作控制器,灵活地实现图象数据编、解码的ADCT运算。 展开更多
关键词 DCT A121 ADCT 图象编译码 图象处理
在线阅读 下载PDF
低压立体声编解码器CS42L50的特性及应用
12
作者 岳云 《电子元器件应用》 2002年第5期51-55,共5页
简要介绍Cirrus Logic公司最新开发的带耳机放大器的低压立体声编解码器CS42L50的主要特点、特性、引脚功能、典型连接电路和应用技术。
关键词 CS42L50 低压 立体声编解码器 集成电路
在线阅读 下载PDF
一种利用缓存技术降低视频编解码芯片外部访问带宽的方法
13
作者 邵瑾 方琼 《集成电路应用》 2018年第7期6-9,共4页
降低视频编解码芯片外部访问带宽是视频编解码芯片架构设计的一个重要挑战。针对视频编解码的去方块滤波算法(DBK)阶段,利用片上SRAM缓存技术,有效地降低了芯片外存访问带宽。根据多种视频编解码标准,包括HEVC、H.264、AVS2等,给出了所... 降低视频编解码芯片外部访问带宽是视频编解码芯片架构设计的一个重要挑战。针对视频编解码的去方块滤波算法(DBK)阶段,利用片上SRAM缓存技术,有效地降低了芯片外存访问带宽。根据多种视频编解码标准,包括HEVC、H.264、AVS2等,给出了所需片上缓存的大小映射公式,和芯片外存访问带宽降低的理论值和实验值。 展开更多
关键词 集成电路设计 视频 编解码 带宽 片上SRAM缓存
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部