期刊文献+
共找到184篇文章
< 1 2 10 >
每页显示 20 50 100
基于等效采样时钟jitter的精确测量 被引量:2
1
作者 李玉生 周世龙 安琪 《系统工程与电子技术》 EI CSCD 北大核心 2006年第4期637-640,共4页
提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中... 提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中反卷积很难得到。按等效采样间隔把卷积离散化为一个线性卷积的形式,从而在最小方差意义上给出了时钟jitter概率密度函数反卷积的结果。这种方法不仅可以给出时钟jitter的均方差,同时也给出了时钟jitter的分布,实现了某种意义上jitter的精确测量。 展开更多
关键词 时钟jitter 反卷积 等效采样 最小二乘法
在线阅读 下载PDF
基于ADC的时钟jitter测试平台的研究 被引量:1
2
作者 唐世悦 王砚方 何正淼 《电路与系统学报》 CSCD 北大核心 2008年第6期13-17,共5页
本文实现了一种利用高速模数转换器(ADC)采样测量时钟jitter的硬件测试平台。文中针对高速、高分辨ADC的特性,导出时钟Jitter对输出码密度的影响,根据这层关系可以反推出时钟Jitter的大小。同时介绍了如何在硬件上产生高速、可以控制的... 本文实现了一种利用高速模数转换器(ADC)采样测量时钟jitter的硬件测试平台。文中针对高速、高分辨ADC的特性,导出时钟Jitter对输出码密度的影响,根据这层关系可以反推出时钟Jitter的大小。同时介绍了如何在硬件上产生高速、可以控制的时钟jitter。最后通过ModelSim和Matlab对这个平台进行仿真分析,结果表明这种方法不需要高性能仪器,且具有高分辨和低时耗等特点。 展开更多
关键词 模数转换 时钟晃动 码密度 加性高斯噪声
在线阅读 下载PDF
基于FPGA的高速ADC测试系统研究
3
作者 李仕军 谌谦 +4 位作者 刘建明 杨超 梁希 谢休华 李小虎 《微处理机》 2026年第1期1-6,共6页
本研究介绍了一种基于FPGA的超高速ADC芯片测试系统。重点阐述了该系统的设计原理,包括测试系统的时钟树网络和数据采集系统的电源网络设计。基于FPGA实现了针对超高速ADC的数据采集和数据缓存的采集平台,以及动态性能测试软件系统,并... 本研究介绍了一种基于FPGA的超高速ADC芯片测试系统。重点阐述了该系统的设计原理,包括测试系统的时钟树网络和数据采集系统的电源网络设计。基于FPGA实现了针对超高速ADC的数据采集和数据缓存的采集平台,以及动态性能测试软件系统,并提供可调的超高精度、低抖动的时钟信号。结果表明,ADC芯片在1 GHz时的SNR为34.03 dBFS,ENOB为5.65 bit;在20 GHz时的SNR为30.07 dBFS,ENOB为4.58 bit。测试结果与芯片手册一致,表明该测试系统满足超高速ADC的测试要求,也可用于8位或12位、12 Gsps以上ADC芯片的测试。 展开更多
关键词 超高速ADC芯片测试 测试系统 FPGA 低抖动时钟
在线阅读 下载PDF
面向LVDS传输误码的时钟恢复改进研究
4
作者 王洋 张会新 闫文璇 《舰船电子工程》 2025年第4期120-123,153,共5页
针对LVDS在长距离高速链路传输过程中出现的信号衰减过大、累积抖动严重以及数据误码率高等问题分别从硬件设计及逻辑设计提出优化设计。在硬件设计方面LVDS接收端添加差分输出时钟恢复器,可有效恢复信号经长距离传输而产生的累积抖动... 针对LVDS在长距离高速链路传输过程中出现的信号衰减过大、累积抖动严重以及数据误码率高等问题分别从硬件设计及逻辑设计提出优化设计。在硬件设计方面LVDS接收端添加差分输出时钟恢复器,可有效恢复信号经长距离传输而产生的累积抖动和衰减。在逻辑设计中采用8B/10B编码,不仅维持了数据在平衡双绞线的直流平衡而且实现了DC补偿使得信号保持长时间稳定。经实验验证,改进后的LVDS串行传输能够以400 Mb/s的速率更稳定地在100 m的平衡双绞线上进行无误码传输。这将为实现长距离高可靠性数据传输提供了可行的解决方案。 展开更多
关键词 LVDS 长距离传输 累积抖动 时钟恢复 8B/10B编码
在线阅读 下载PDF
Design of A 1.2 V Low-Power Clock Generator
5
作者 Xu Zhuang Yu HuiYue Zhang Hui LinXia 《半导体技术》 CAS CSCD 北大核心 2011年第12期953-956,共4页
原文传递
自动驾驶系统中的时钟跳变分析及解决方案
6
作者 朱健 《汽车实用技术》 2025年第10期48-54,共7页
为解决自动驾驶系统时钟信号造成的自动驾驶系统不稳定或自动驾驶算法服务进程退出的问题,文章首先阐述了导航卫星授时技术可能存在的受干扰情况,并分析了时钟跳变对自动驾驶系统的影响;然后提出一种双时钟系统的解决方案,以自动驾驶域... 为解决自动驾驶系统时钟信号造成的自动驾驶系统不稳定或自动驾驶算法服务进程退出的问题,文章首先阐述了导航卫星授时技术可能存在的受干扰情况,并分析了时钟跳变对自动驾驶系统的影响;然后提出一种双时钟系统的解决方案,以自动驾驶域控制器的高精度晶振提供的时钟作为自动驾驶系统时钟,确保自动驾驶感知系统、规划控制系统的时间轴稳定且连续;其次也引入导航卫星授时同步时钟,作为车路协同等时钟对齐的依据,以及对日志、事件的真实时刻的记录;最后通过计算机编程试验,验证双时钟系统的稳定性,进一步验证设计方案的优越性。 展开更多
关键词 自动驾驶 导航卫星授时 时钟跳变 双时钟
在线阅读 下载PDF
自适应太赫兹光梳光谱系统研究
7
作者 刘迪凯 夏宇 李敏 《光学仪器》 2025年第4期41-47,共7页
搭建基于异步取样的太赫兹光谱探测系统,利用两台连续激光器与泵浦太赫兹天线的脉冲激光进行拍频,提取脉冲激光光源的时间抖动,将其作为自适应时钟信号,进而利用该时钟信号对产生的太赫兹脉冲进行采集,实现对太赫兹取样过程中时间抖动... 搭建基于异步取样的太赫兹光谱探测系统,利用两台连续激光器与泵浦太赫兹天线的脉冲激光进行拍频,提取脉冲激光光源的时间抖动,将其作为自适应时钟信号,进而利用该时钟信号对产生的太赫兹脉冲进行采集,实现对太赫兹取样过程中时间抖动的动态补偿,最终完成对太赫兹光梳光谱的高精度探测。通过改变自适应时钟与采样信号的时域延时关系,分析太赫兹脉冲及泵浦激光脉冲在时域上的峰值强度抖动和在频域上的梳齿线宽。实验证明,在拍频后增加自适应时钟时域延时,太赫兹信号在时域上峰值强度抖动具有高稳定性,在频域上太赫兹区域具有高分数精度,并测得自适应太赫兹光梳光谱系统在0.4 THz频段的梳齿线宽为673.2 kHz。 展开更多
关键词 太赫兹 自适应时钟 强度抖动 梳齿线宽
在线阅读 下载PDF
授时误差对跨域USV/ARV定位导航系统精度的影响分析
8
作者 张华霞 贺贺 +1 位作者 王惠刚 杨龙飞 《全球定位系统》 2025年第5期107-116,共10页
授时误差是影响水下目标定位导航精度的关键因素,尤其在跨域无人水面艇/自主/遥控水下机器人(unmanned surface vehicle/autonomous and remotely operated underwater vehicle,USV/ARV)定位导航系统中直接决定整体作业性能.本研究针对U... 授时误差是影响水下目标定位导航精度的关键因素,尤其在跨域无人水面艇/自主/遥控水下机器人(unmanned surface vehicle/autonomous and remotely operated underwater vehicle,USV/ARV)定位导航系统中直接决定整体作业性能.本研究针对USV/ARV移动观测系统中移动水声定位与跟踪部分构建了系统化的授时误差数学模型,依次分析入水前一次性授时、间断授时和线缆实时授时三种典型场景下的授时误差传播机制,探讨其对水下目标跟踪精度的影响.蒙特卡洛仿真评估结果表明,授时误差与授时方式密切相关,并直接影响水下目标的导航精度;一次性授时中晶振频率漂移是主导因素;间断授时误差与授时间隔呈正相关,不同授时间隔下主要误差源各异;线缆实时授时中系统处理延迟为主要误差源.研究结论表明,提高授时精度并优化误差补偿策略对实现水下目标高精度定位跟踪至关重要.本研究为水下定位导航授时系统的优化设计提供了理论基础和工程实践指导. 展开更多
关键词 水下定位 导航授时 跨域USV/ARV定位导航系统 时钟漂移 系统延迟 硬件抖动
在线阅读 下载PDF
低抖动8GHz高速时钟驱动器的设计
9
作者 张娜娜 石苑辰 +3 位作者 崔旭彤 夏伯文 沙印 文武 《微电子学与计算机》 2025年第11期113-119,共7页
针对先进电子系统对高速度、低抖动、低通道偏斜系统时钟的应用需求,基于0.18μm SiGe BiCMOS工艺设计了一种同时提供两路时钟输出的高速时钟驱动器。其内部集成了带隙基准、输入缓冲器、输出放大器、射极输出等功能模块。其中,输入缓... 针对先进电子系统对高速度、低抖动、低通道偏斜系统时钟的应用需求,基于0.18μm SiGe BiCMOS工艺设计了一种同时提供两路时钟输出的高速时钟驱动器。其内部集成了带隙基准、输入缓冲器、输出放大器、射极输出等功能模块。其中,输入缓冲器电路采用有源反馈技术,在提高电路增益的同时实现了带宽拓展;输出放大器通过电容峰值技术在电路中引入零点补偿极点的方法显著拓展了电路带宽。测试结果表明:设计的时钟驱动器在电源电压3.0~3.6 V、工作温度-55℃~125℃的条件下,最高工作频率均不小于8 GHz,附加抖动低至21.16 fs(@622.88 MHz,积分区间12 kHz~20 MHz),通道间偏斜不大于10 ps。该时钟驱动器可以为系统同时提供两路高速度、高稳定度的时钟信号,可应用于通信系统、高性能计算、电子战等各种先进电子系统中。 展开更多
关键词 高速度 低抖动 两路时钟 时钟驱动器
在线阅读 下载PDF
1.75 GHz多功能时钟扇出缓冲器设计
10
作者 俞阳 张镇 +3 位作者 尤飞龙 冯敏 程主明 杨阳 《电子技术应用》 2025年第12期39-43,共5页
基于CMOS工艺设计了一款多功能时钟扇出缓冲器。该缓冲器内置可编程分频器和延时调整器,可4通道独立输出差分时钟,每个通道均可进行分频和延时调整,且都支持LVDS(最高1.75 GHz)、HSTL(最高1.75 GHz)和1.8 V CMOS(最高350 MHz)三种逻辑... 基于CMOS工艺设计了一款多功能时钟扇出缓冲器。该缓冲器内置可编程分频器和延时调整器,可4通道独立输出差分时钟,每个通道均可进行分频和延时调整,且都支持LVDS(最高1.75 GHz)、HSTL(最高1.75 GHz)和1.8 V CMOS(最高350 MHz)三种逻辑电平类型。经测试验证:1.75 GHz差分时钟输入/输出;每路输出均可以旁路该路分频器或者设置最高2048的整数分频比;每通道均可进行数字和模拟延时调整;宽带随机抖动<110 fs RMS;附加随机抖动39 fs RMS(典型值,12 kHz~20 MHz)。该时钟扇出缓冲器可满足数据转换器、时钟树等应用所需的低抖动要求,可广泛应用于无线电收发机和通信系统中。 展开更多
关键词 时钟扇出缓冲器 分频器 延迟调整 附加抖动 CMOS
在线阅读 下载PDF
高速交替/并行数据采集系统时钟研究 被引量:11
11
作者 张俊杰 武杰 +2 位作者 刘尉悦 乔崇 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第3期281-284,共4页
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频... 研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置. 展开更多
关键词 交替/并行采集 时钟抖动 信噪比 时钟偏差
在线阅读 下载PDF
一种基于FPGA的真随机数生成器的设计 被引量:14
12
作者 霍文捷 刘政林 +1 位作者 陈毅成 邹雪城 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第1期73-76,共4页
针对当前真随机数生成器(TRNG)中存在资源开销大、可移植性差的问题,设计了一种利用数字电路时钟抖动以及相位漂移工作的TRNG.TRNG以多组反相器振荡环路作为随机源,使用线性反馈移位寄存器(LFSR)实现后处理.在Xilinx Spartan3平台的测... 针对当前真随机数生成器(TRNG)中存在资源开销大、可移植性差的问题,设计了一种利用数字电路时钟抖动以及相位漂移工作的TRNG.TRNG以多组反相器振荡环路作为随机源,使用线性反馈移位寄存器(LFSR)实现后处理.在Xilinx Spartan3平台的测试实验中,探讨了振荡环数目、采样频率等设计参数对TRNG输出结果的随机特性的影响.测试结果表明这种基于多组振荡环结构的TRNG产生的随机序列安全可靠.由于仅使用了普通逻辑单元,使得该TRNG能快速移植到集成电路设计流程中,缩短了开发周期. 展开更多
关键词 密码学 真随机数生成器 现场可编程门阵列 振荡环 时钟抖动 相位漂移
原文传递
时钟抖动对ADC变换性能影响的仿真与研究 被引量:14
13
作者 杨小军 陈曦 张庆民 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第1期66-73,共8页
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD... 从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的 AD6644 的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的 SNR, 采样频率越高,影响越大,但会改善 SFDR.理论分析、仿真和实际测量的结果为高速、高精度 ADC电路的设计和芯片选型提供了很好的参考. 展开更多
关键词 时钟抖动 ADC 信噪比 无伪波动态范围
在线阅读 下载PDF
高速低抖动时钟稳定电路设计 被引量:14
14
作者 陈红梅 邓红辉 +2 位作者 张明文 陶阳 尹勇生 《电子测量与仪器学报》 CSCD 2011年第11期966-971,共6页
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代... 基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代电荷泵进行时钟占空比检测,减小由于电荷泵充放电电流不一致而导致的误差。芯片面积为0.339mm×0.314mm,后仿真结果表明,在20~150MHz宽采样频率范围内,实现10%~90%占空比的输入时钟自动调整至(50±0.15)%,且锁定时间小于100ns,抖动为0.00127ps@150MHz,满足高速高精度ADC时钟性能要求。 展开更多
关键词 高速模数转换器 延迟锁相环 占空比调整电路 连续积分器 时钟抖动
在线阅读 下载PDF
应用于高速数据采集系统的超低抖动时钟电路 被引量:8
15
作者 李海涛 李斌康 +2 位作者 阮林波 田耕 张雁霞 《数据采集与处理》 CSCD 北大核心 2020年第6期1192-1199,共8页
分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频... 分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。 展开更多
关键词 高速数据采集 超低时钟抖动 相位噪声 时钟生成 模拟输入带宽
在线阅读 下载PDF
高速数据采集系统时钟抖动研究 被引量:10
16
作者 张俊杰 乔崇 +1 位作者 刘尉悦 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第2期227-231,共5页
研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信... 研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信噪比以20 dB/倍频下降,时钟抖动决定了20 dB/倍频下降的起始位置. 展开更多
关键词 时钟抖动 功率谱密度 信噪比
在线阅读 下载PDF
采样时钟抖动对伪码测距精度的影响 被引量:5
17
作者 郁发新 许小林 +2 位作者 管杰 郑阳明 金仲和 《传感技术学报》 CAS CSCD 北大核心 2007年第5期1082-1085,共4页
在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪... 在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪码测距处理过程中的噪声模型,并对码跟踪环的跟踪性能的影响进行了分析,仿真结果显示A/D采样时钟抖动、采样位数和中频共同作用影响伪码测距精度. 展开更多
关键词 伪码测距 时钟抖动 测距精度 码跟踪环
在线阅读 下载PDF
一种应用于TDC的低抖动延迟锁相环电路设计 被引量:6
18
作者 吴金 张有志 +2 位作者 赵荣琦 李超 郑丽霞 《电子学报》 EI CAS CSCD 北大核心 2017年第2期452-458,共7页
本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS... 本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS工艺,完成了电路的仿真和流片验证.测试结果表明,DLL频率锁定范围为40MHz-200MHz;静态相位误差161ps@125MHz;在无噪声输入的理想时钟驱动下,200MHz频率点下的峰-峰值抖动最大为85.3ps,均方根抖动最大为9.44ps,可满足亚纳秒级时间分辨的TDC应用需求. 展开更多
关键词 延迟锁相环 时间数字转换器 静态相位误差 宽动态范围 时钟抖动
在线阅读 下载PDF
数字低电平系统时钟抖动分析与测试 被引量:5
19
作者 文良华 肖尚辉 +2 位作者 王贤武 常玮 张桐 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第12期1456-1460,1493,共6页
文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳... 文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳定度和性能至关重要。论文对时钟抖动采用了直接测量的方法,完成了不同时钟系统下LLRF稳定度和性能在线测试,分析了抖动对LLRF作用机理,并根据实验数据,就时钟抖动提出了合理的技术指标。 展开更多
关键词 加速器驱动次临界系统 低电平系统 同相正交 正交解调 闭环控制 时钟抖动
在线阅读 下载PDF
采样时钟抖动对超宽带脉冲雷达目标检测性能的影响 被引量:4
20
作者 徐浩 刘凯凯 +2 位作者 马远鹏 王东进 陈卫东 《中国科学技术大学学报》 CAS CSCD 北大核心 2011年第8期659-664,共6页
信号采样是超宽带脉冲雷达接收的关键环节,其中采样时钟抖动会引起ADC输出信噪比的下降,继而对雷达目标的检测性能产生一定影响.为此以雷达目标的检测性能为评价原则,研究了高斯白噪声环境中采样时钟抖动引起的信噪比损失,并以匹配滤波... 信号采样是超宽带脉冲雷达接收的关键环节,其中采样时钟抖动会引起ADC输出信噪比的下降,继而对雷达目标的检测性能产生一定影响.为此以雷达目标的检测性能为评价原则,研究了高斯白噪声环境中采样时钟抖动引起的信噪比损失,并以匹配滤波检测器和多样本能量积累检测器为对象,详细推导了采样时钟抖动与目标检测概率的关系.据此给出了输出信噪比损失的理论曲线,通过仿真对比分析了不同检测方法下采样时钟抖动对目标检测性能的影响,对超宽带脉冲雷达系统设计中的采样时钟选取有直接指导意义. 展开更多
关键词 信号采样 采样时钟抖动 信噪比损失 目标检测
在线阅读 下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部