期刊文献+
共找到183篇文章
< 1 2 10 >
每页显示 20 50 100
面向LVDS传输误码的时钟恢复改进研究
1
作者 王洋 张会新 闫文璇 《舰船电子工程》 2025年第4期120-123,153,共5页
针对LVDS在长距离高速链路传输过程中出现的信号衰减过大、累积抖动严重以及数据误码率高等问题分别从硬件设计及逻辑设计提出优化设计。在硬件设计方面LVDS接收端添加差分输出时钟恢复器,可有效恢复信号经长距离传输而产生的累积抖动... 针对LVDS在长距离高速链路传输过程中出现的信号衰减过大、累积抖动严重以及数据误码率高等问题分别从硬件设计及逻辑设计提出优化设计。在硬件设计方面LVDS接收端添加差分输出时钟恢复器,可有效恢复信号经长距离传输而产生的累积抖动和衰减。在逻辑设计中采用8B/10B编码,不仅维持了数据在平衡双绞线的直流平衡而且实现了DC补偿使得信号保持长时间稳定。经实验验证,改进后的LVDS串行传输能够以400 Mb/s的速率更稳定地在100 m的平衡双绞线上进行无误码传输。这将为实现长距离高可靠性数据传输提供了可行的解决方案。 展开更多
关键词 LVDS 长距离传输 累积抖动 时钟恢复 8B/10B编码
在线阅读 下载PDF
基于等效采样时钟jitter的精确测量 被引量:2
2
作者 李玉生 周世龙 安琪 《系统工程与电子技术》 EI CSCD 北大核心 2006年第4期637-640,共4页
提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中... 提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中反卷积很难得到。按等效采样间隔把卷积离散化为一个线性卷积的形式,从而在最小方差意义上给出了时钟jitter概率密度函数反卷积的结果。这种方法不仅可以给出时钟jitter的均方差,同时也给出了时钟jitter的分布,实现了某种意义上jitter的精确测量。 展开更多
关键词 时钟jitter 反卷积 等效采样 最小二乘法
在线阅读 下载PDF
基于ADC的时钟jitter测试平台的研究 被引量:1
3
作者 唐世悦 王砚方 何正淼 《电路与系统学报》 CSCD 北大核心 2008年第6期13-17,共5页
本文实现了一种利用高速模数转换器(ADC)采样测量时钟jitter的硬件测试平台。文中针对高速、高分辨ADC的特性,导出时钟Jitter对输出码密度的影响,根据这层关系可以反推出时钟Jitter的大小。同时介绍了如何在硬件上产生高速、可以控制的... 本文实现了一种利用高速模数转换器(ADC)采样测量时钟jitter的硬件测试平台。文中针对高速、高分辨ADC的特性,导出时钟Jitter对输出码密度的影响,根据这层关系可以反推出时钟Jitter的大小。同时介绍了如何在硬件上产生高速、可以控制的时钟jitter。最后通过ModelSim和Matlab对这个平台进行仿真分析,结果表明这种方法不需要高性能仪器,且具有高分辨和低时耗等特点。 展开更多
关键词 模数转换 时钟晃动 码密度 加性高斯噪声
在线阅读 下载PDF
自动驾驶系统中的时钟跳变分析及解决方案
4
作者 朱健 《汽车实用技术》 2025年第10期48-54,共7页
为解决自动驾驶系统时钟信号造成的自动驾驶系统不稳定或自动驾驶算法服务进程退出的问题,文章首先阐述了导航卫星授时技术可能存在的受干扰情况,并分析了时钟跳变对自动驾驶系统的影响;然后提出一种双时钟系统的解决方案,以自动驾驶域... 为解决自动驾驶系统时钟信号造成的自动驾驶系统不稳定或自动驾驶算法服务进程退出的问题,文章首先阐述了导航卫星授时技术可能存在的受干扰情况,并分析了时钟跳变对自动驾驶系统的影响;然后提出一种双时钟系统的解决方案,以自动驾驶域控制器的高精度晶振提供的时钟作为自动驾驶系统时钟,确保自动驾驶感知系统、规划控制系统的时间轴稳定且连续;其次也引入导航卫星授时同步时钟,作为车路协同等时钟对齐的依据,以及对日志、事件的真实时刻的记录;最后通过计算机编程试验,验证双时钟系统的稳定性,进一步验证设计方案的优越性。 展开更多
关键词 自动驾驶 导航卫星授时 时钟跳变 双时钟
在线阅读 下载PDF
自适应太赫兹光梳光谱系统研究
5
作者 刘迪凯 夏宇 李敏 《光学仪器》 2025年第4期41-47,共7页
搭建基于异步取样的太赫兹光谱探测系统,利用两台连续激光器与泵浦太赫兹天线的脉冲激光进行拍频,提取脉冲激光光源的时间抖动,将其作为自适应时钟信号,进而利用该时钟信号对产生的太赫兹脉冲进行采集,实现对太赫兹取样过程中时间抖动... 搭建基于异步取样的太赫兹光谱探测系统,利用两台连续激光器与泵浦太赫兹天线的脉冲激光进行拍频,提取脉冲激光光源的时间抖动,将其作为自适应时钟信号,进而利用该时钟信号对产生的太赫兹脉冲进行采集,实现对太赫兹取样过程中时间抖动的动态补偿,最终完成对太赫兹光梳光谱的高精度探测。通过改变自适应时钟与采样信号的时域延时关系,分析太赫兹脉冲及泵浦激光脉冲在时域上的峰值强度抖动和在频域上的梳齿线宽。实验证明,在拍频后增加自适应时钟时域延时,太赫兹信号在时域上峰值强度抖动具有高稳定性,在频域上太赫兹区域具有高分数精度,并测得自适应太赫兹光梳光谱系统在0.4 THz频段的梳齿线宽为673.2 kHz。 展开更多
关键词 太赫兹 自适应时钟 强度抖动 梳齿线宽
在线阅读 下载PDF
授时误差对跨域USV/ARV定位导航系统精度的影响分析
6
作者 张华霞 贺贺 +1 位作者 王惠刚 杨龙飞 《全球定位系统》 2025年第5期107-116,共10页
授时误差是影响水下目标定位导航精度的关键因素,尤其在跨域无人水面艇/自主/遥控水下机器人(unmanned surface vehicle/autonomous and remotely operated underwater vehicle,USV/ARV)定位导航系统中直接决定整体作业性能.本研究针对U... 授时误差是影响水下目标定位导航精度的关键因素,尤其在跨域无人水面艇/自主/遥控水下机器人(unmanned surface vehicle/autonomous and remotely operated underwater vehicle,USV/ARV)定位导航系统中直接决定整体作业性能.本研究针对USV/ARV移动观测系统中移动水声定位与跟踪部分构建了系统化的授时误差数学模型,依次分析入水前一次性授时、间断授时和线缆实时授时三种典型场景下的授时误差传播机制,探讨其对水下目标跟踪精度的影响.蒙特卡洛仿真评估结果表明,授时误差与授时方式密切相关,并直接影响水下目标的导航精度;一次性授时中晶振频率漂移是主导因素;间断授时误差与授时间隔呈正相关,不同授时间隔下主要误差源各异;线缆实时授时中系统处理延迟为主要误差源.研究结论表明,提高授时精度并优化误差补偿策略对实现水下目标高精度定位跟踪至关重要.本研究为水下定位导航授时系统的优化设计提供了理论基础和工程实践指导. 展开更多
关键词 水下定位 导航授时 跨域USV/ARV定位导航系统 时钟漂移 系统延迟 硬件抖动
在线阅读 下载PDF
低抖动8GHz高速时钟驱动器的设计
7
作者 张娜娜 石苑辰 +3 位作者 崔旭彤 夏伯文 沙印 文武 《微电子学与计算机》 2025年第11期113-119,共7页
针对先进电子系统对高速度、低抖动、低通道偏斜系统时钟的应用需求,基于0.18μm SiGe BiCMOS工艺设计了一种同时提供两路时钟输出的高速时钟驱动器。其内部集成了带隙基准、输入缓冲器、输出放大器、射极输出等功能模块。其中,输入缓... 针对先进电子系统对高速度、低抖动、低通道偏斜系统时钟的应用需求,基于0.18μm SiGe BiCMOS工艺设计了一种同时提供两路时钟输出的高速时钟驱动器。其内部集成了带隙基准、输入缓冲器、输出放大器、射极输出等功能模块。其中,输入缓冲器电路采用有源反馈技术,在提高电路增益的同时实现了带宽拓展;输出放大器通过电容峰值技术在电路中引入零点补偿极点的方法显著拓展了电路带宽。测试结果表明:设计的时钟驱动器在电源电压3.0~3.6 V、工作温度-55℃~125℃的条件下,最高工作频率均不小于8 GHz,附加抖动低至21.16 fs(@622.88 MHz,积分区间12 kHz~20 MHz),通道间偏斜不大于10 ps。该时钟驱动器可以为系统同时提供两路高速度、高稳定度的时钟信号,可应用于通信系统、高性能计算、电子战等各种先进电子系统中。 展开更多
关键词 高速度 低抖动 两路时钟 时钟驱动器
在线阅读 下载PDF
基于时钟抖动流水线结构的高效率真随机数发生器
8
作者 董亮 凌锋 朱磊 《现代电子技术》 北大核心 2024年第14期70-76,共7页
现代加密系统对密钥随机性的需求不断增加。使用时序抖动、热噪声、亚稳态等作为熵源的真随机数发生器,因其可以提供高质量的随机性成为该领域的研究热点。因此,提出一种可配置、轻量级、高效率的真随机数发生器。该发生器使用基于随机... 现代加密系统对密钥随机性的需求不断增加。使用时序抖动、热噪声、亚稳态等作为熵源的真随机数发生器,因其可以提供高质量的随机性成为该领域的研究热点。因此,提出一种可配置、轻量级、高效率的真随机数发生器。该发生器使用基于随机数学模型的设计方法,由差分构架的两级时钟抖动流水线组成。第一级流水线中两个环形振荡器在规定时间内累积抖动,第二级流水线利用近似相同的两个环形振荡器的微小周期差构建时间数字转换器,对第一级输出的高斯抖动进行量化,通过数字化模块输出随机比特。在时间数字转换器运行过程中,第一级流水线已经重新启动累积下一个阶段的抖动,减少了空闲时间,提高了真随机数的质量和效率。在Xilinx Atrix-7平台进行了验证,该结构的硬件资源仅消耗了25个LUTs和13个DFFs,获得高达32.55 Mb/s的吞吐量。 展开更多
关键词 真随机数发生器 时钟抖动 流水线结构 随机性 环形振荡器 时间数字转换器
在线阅读 下载PDF
Design of A 1.2 V Low-Power Clock Generator
9
作者 Xu Zhuang Yu HuiYue Zhang Hui LinXia 《半导体技术》 CAS CSCD 北大核心 2011年第12期953-956,共4页
原文传递
一种面向SDH应用的低抖动全数字锁相环
10
作者 赵雅欣 秦浩翔 +1 位作者 刘川萍 何进 《微电子学》 CAS 北大核心 2024年第4期570-576,共7页
为使同步数字体系(Synchronous Digital Hierarchy,SDH)设备获得高质量的时钟信号源,提出了一种使用8 kHz输入时钟信号综合出低抖动9.72 MHz输出时钟信号的全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)。该ADPLL使用了一种新型... 为使同步数字体系(Synchronous Digital Hierarchy,SDH)设备获得高质量的时钟信号源,提出了一种使用8 kHz输入时钟信号综合出低抖动9.72 MHz输出时钟信号的全数字锁相环(All-Digital Phase-Locked Loop,ADPLL)。该ADPLL使用了一种新型的滤波式鉴相器,通过特定的算法实现了对极低占空比周期信号的相位检测和比较,并结合数控振荡器对输出时钟信号进行调整,使得9.72 MHz输出时钟信号具备低抖动特性。该设计在Xilinx的Pynq-Z2上进行了验证,测试结果表明,ADPLL锁定范围为7.99836 kHz~8.00164 kHz,相应的输出时钟信号范围为9.7180074 MHz~9.7219926 MHz,9.72 MHz输出时钟信号峰峰值抖动仅为1.6 ns@9.72 MHz,约为0.016UI,远低于ITU-T G.813规范的要求(0.5UI)。 展开更多
关键词 全数字锁相环(ADPLL) 滤波式鉴相器 低抖动 FPGA SDH设备时钟
原文传递
面向高性能计算机光互连的低抖动Retimer电路 被引量:1
11
作者 刘庆 王和明 +2 位作者 吕方旭 张庚 吕栋斌 《计算机工程与科学》 CSCD 北大核心 2024年第11期1940-1948,共9页
随着通信带宽的大幅提升,低抖动作为多场景应用中信号传输质量的关键指标,已成为信号完整性研究的重要方向。56 Gbaud的Retimer芯片是高性能计算机光互连数据传输的关键核心芯片,其抖动性能也制约着光模块高性能计算机的整体性能。针对... 随着通信带宽的大幅提升,低抖动作为多场景应用中信号传输质量的关键指标,已成为信号完整性研究的重要方向。56 Gbaud的Retimer芯片是高性能计算机光互连数据传输的关键核心芯片,其抖动性能也制约着光模块高性能计算机的整体性能。针对传统高速Retimer芯片抖动性能低的难题,首次提出了数据速率超过100 Gbps的低抖动Retimer电路。Retimer电路基于CDR+PLL架构,集成在光纤中继器中,具有均衡和全速率重定时功能;采用抖动消除的滤波电路,能在高噪声输入信号下取得良好的输出数据抖动性能,为解决传统Retimer直接采样转发导致输出数据抖动大的问题提供了技术支持。采用TSMC 28 nm CMOS工艺完成了基于CDR+PLL架构的低抖动Retimer电路设计。仿真结果表明,当输入112 Gbps PAM4时,Retimer的输出数据抖动为741 fs,相比于传统Retimer结构降低了31.4%。 展开更多
关键词 Retimer电路 时钟数据恢复(CDR) 锁相环(PLL) 低抖动
在线阅读 下载PDF
基于碳基500nm工艺的双采样真随机数发生器
12
作者 蔡铭嫣 张九龄 +3 位作者 陈智峰 廖文丽 陈译 陈铖颖 《半导体技术》 CAS 北大核心 2024年第8期732-741,757,共11页
碳纳米管场效应晶体管(CNTFET)因其极小的尺寸、超高的载流子迁移率、准一维结构的弹道输运等特性,顺应了未来集成电路高集成化和微型化的发展趋势。基于课题组构建的500 nm碳基工艺设计包,设计了一款真随机数发生器(TRNG)。碳基真随机... 碳纳米管场效应晶体管(CNTFET)因其极小的尺寸、超高的载流子迁移率、准一维结构的弹道输运等特性,顺应了未来集成电路高集成化和微型化的发展趋势。基于课题组构建的500 nm碳基工艺设计包,设计了一款真随机数发生器(TRNG)。碳基真随机数发生器利用慢时钟振荡器对快时钟振荡器进行采样获取随机源,通过在慢时钟振荡器中添加电阻热噪声以增加环形振荡器的相位抖动,经单比特频数测试、重叠子序列检测等随机性测试,证实本设计提高了熵源的非相关性与不可预测性。碳基真随机数发生器的最高工作频率达到7.04 MHz,功耗为1.98 mW,版图面积为2.3 mm×1.5 mm。输出序列通过了随机性检验,适用于现代密码系统的纳米级芯片。 展开更多
关键词 碳纳米管场效应晶体管(CNTFET) 紧凑模型 真随机数发生器(TRNG) 振荡器 时钟抖动
原文传递
数字音频传输系统的时钟同步
13
作者 江小婳 麻可 +1 位作者 马良 朱自淙 《演艺科技》 2024年第1期33-36,共4页
归纳了数字音频传输系统中常用的时钟信号,针对常见的时钟同步问题提出相应解决方式及措施,主要探讨了同步时钟系统的主时钟选择、异步时钟系统间的信号互通及基于云平台的音视频同步技术,以及解决时钟抖动引起的量化误差的方法。
关键词 数字音频传输系统 时钟同步 时钟信号 时钟抖动
在线阅读 下载PDF
时钟缓冲器附加抖动分析
14
作者 陈文涛 邵海洲 胡劲涵 《电子与封装》 2024年第1期30-34,共5页
附加抖动是时钟缓冲器的一项关键指标。从相位噪声的角度对附加抖动计算公式进行了理论推导,证明了附加抖动计算公式的正确性。通过对时钟缓冲器的实际测试,从实测角度对附加抖动计算公式的推导进行了验证。结合附加抖动计算公式,给出... 附加抖动是时钟缓冲器的一项关键指标。从相位噪声的角度对附加抖动计算公式进行了理论推导,证明了附加抖动计算公式的正确性。通过对时钟缓冲器的实际测试,从实测角度对附加抖动计算公式的推导进行了验证。结合附加抖动计算公式,给出了时钟缓冲器附加抖动测试中的注意事项,以保证测试结果的准确性。 展开更多
关键词 附加抖动 相位噪声 时钟缓冲器
在线阅读 下载PDF
高速交替/并行数据采集系统时钟研究 被引量:11
15
作者 张俊杰 武杰 +2 位作者 刘尉悦 乔崇 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第3期281-284,共4页
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频... 研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置. 展开更多
关键词 交替/并行采集 时钟抖动 信噪比 时钟偏差
在线阅读 下载PDF
一种基于FPGA的真随机数生成器的设计 被引量:14
16
作者 霍文捷 刘政林 +1 位作者 陈毅成 邹雪城 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第1期73-76,共4页
针对当前真随机数生成器(TRNG)中存在资源开销大、可移植性差的问题,设计了一种利用数字电路时钟抖动以及相位漂移工作的TRNG.TRNG以多组反相器振荡环路作为随机源,使用线性反馈移位寄存器(LFSR)实现后处理.在Xilinx Spartan3平台的测... 针对当前真随机数生成器(TRNG)中存在资源开销大、可移植性差的问题,设计了一种利用数字电路时钟抖动以及相位漂移工作的TRNG.TRNG以多组反相器振荡环路作为随机源,使用线性反馈移位寄存器(LFSR)实现后处理.在Xilinx Spartan3平台的测试实验中,探讨了振荡环数目、采样频率等设计参数对TRNG输出结果的随机特性的影响.测试结果表明这种基于多组振荡环结构的TRNG产生的随机序列安全可靠.由于仅使用了普通逻辑单元,使得该TRNG能快速移植到集成电路设计流程中,缩短了开发周期. 展开更多
关键词 密码学 真随机数生成器 现场可编程门阵列 振荡环 时钟抖动 相位漂移
原文传递
时钟抖动对ADC变换性能影响的仿真与研究 被引量:14
17
作者 杨小军 陈曦 张庆民 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第1期66-73,共8页
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD... 从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的 AD6644 的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的 SNR, 采样频率越高,影响越大,但会改善 SFDR.理论分析、仿真和实际测量的结果为高速、高精度 ADC电路的设计和芯片选型提供了很好的参考. 展开更多
关键词 时钟抖动 ADC 信噪比 无伪波动态范围
在线阅读 下载PDF
高速低抖动时钟稳定电路设计 被引量:14
18
作者 陈红梅 邓红辉 +2 位作者 张明文 陶阳 尹勇生 《电子测量与仪器学报》 CSCD 2011年第11期966-971,共6页
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代... 基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代电荷泵进行时钟占空比检测,减小由于电荷泵充放电电流不一致而导致的误差。芯片面积为0.339mm×0.314mm,后仿真结果表明,在20~150MHz宽采样频率范围内,实现10%~90%占空比的输入时钟自动调整至(50±0.15)%,且锁定时间小于100ns,抖动为0.00127ps@150MHz,满足高速高精度ADC时钟性能要求。 展开更多
关键词 高速模数转换器 延迟锁相环 占空比调整电路 连续积分器 时钟抖动
在线阅读 下载PDF
应用于高速数据采集系统的超低抖动时钟电路 被引量:8
19
作者 李海涛 李斌康 +2 位作者 阮林波 田耕 张雁霞 《数据采集与处理》 CSCD 北大核心 2020年第6期1192-1199,共8页
分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频... 分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。 展开更多
关键词 高速数据采集 超低时钟抖动 相位噪声 时钟生成 模拟输入带宽
在线阅读 下载PDF
高速数据采集系统时钟抖动研究 被引量:10
20
作者 张俊杰 乔崇 +1 位作者 刘尉悦 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第2期227-231,共5页
研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信... 研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信噪比以20 dB/倍频下降,时钟抖动决定了20 dB/倍频下降的起始位置. 展开更多
关键词 时钟抖动 功率谱密度 信噪比
在线阅读 下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部