本文研究了基于1-比特模数转换器(Analog to Digital Converters,ADCs)的大规模多输入多输出(Multiple Input Multiple Output,MIMO)系统上行链路的多用户频率同步问题,其中多个单天线用户与配置大规模天线阵列的基站采用正交频分复用(O...本文研究了基于1-比特模数转换器(Analog to Digital Converters,ADCs)的大规模多输入多输出(Multiple Input Multiple Output,MIMO)系统上行链路的多用户频率同步问题,其中多个单天线用户与配置大规模天线阵列的基站采用正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)技术进行通信.针对多用户角度不重叠的场景,本文利用接收波束成形网络进行多用户干扰消除,从混叠的多用户信号中提取出目标用户的信息,进而对载波频偏(Carrier Frequency Offset,CFO)进行估计.其次,考虑1-比特ADC导致的量化噪声对系统性能的影响,理论推导了基站接收端处的信噪比(Signal-Noise Ratio,SNR).为了提升系统的性能,基于理论SNR对波束成形网络进行了优化设计.最后,计算机仿真结果显示了所提出的频偏估计算法与其他现有算法相比具有更好的性能.展开更多
SAR ADC(Successive Approximation Register Analog Digital Converter)是一种低功耗、结构简单、性能可靠的ADC,其精度和采样速率的可选范围较大,因此被广泛应用于各种集成电路中。传统SAR ADC采用电容阵列提供模拟参考电压,但电容阵...SAR ADC(Successive Approximation Register Analog Digital Converter)是一种低功耗、结构简单、性能可靠的ADC,其精度和采样速率的可选范围较大,因此被广泛应用于各种集成电路中。传统SAR ADC采用电容阵列提供模拟参考电压,但电容阵列需要较大面积,因此降低了单位晶圆的产出率,增加了成本。文中采用一种已有R2R DAC(Digital Analog Converter)结构代替电容阵列提供模拟参考电压以减小电路面积。相比传统电阻DAC结构,R2R DAC结构功耗更小。在电路设计中增加翻转电路消除共模噪声,在版图绘制时加入保护环和赝管来确保匹配度与可靠性。在精度相同的情况下,SAR ADC电路有效面积减小了约35%。抽取寄生参数后仿真所得ADC的ENOB(Effective Number of Bits)为9.93 bit,SNDR(Signal-to-Noise-and-Distortion Ratio)为61.51 dB,且在不同PVT(Process Voltage Temperature)情况下仿真的误差均小于1 LSB(Least Significant Number)。展开更多
文摘本文研究了基于1-比特模数转换器(Analog to Digital Converters,ADCs)的大规模多输入多输出(Multiple Input Multiple Output,MIMO)系统上行链路的多用户频率同步问题,其中多个单天线用户与配置大规模天线阵列的基站采用正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)技术进行通信.针对多用户角度不重叠的场景,本文利用接收波束成形网络进行多用户干扰消除,从混叠的多用户信号中提取出目标用户的信息,进而对载波频偏(Carrier Frequency Offset,CFO)进行估计.其次,考虑1-比特ADC导致的量化噪声对系统性能的影响,理论推导了基站接收端处的信噪比(Signal-Noise Ratio,SNR).为了提升系统的性能,基于理论SNR对波束成形网络进行了优化设计.最后,计算机仿真结果显示了所提出的频偏估计算法与其他现有算法相比具有更好的性能.
文摘SAR ADC(Successive Approximation Register Analog Digital Converter)是一种低功耗、结构简单、性能可靠的ADC,其精度和采样速率的可选范围较大,因此被广泛应用于各种集成电路中。传统SAR ADC采用电容阵列提供模拟参考电压,但电容阵列需要较大面积,因此降低了单位晶圆的产出率,增加了成本。文中采用一种已有R2R DAC(Digital Analog Converter)结构代替电容阵列提供模拟参考电压以减小电路面积。相比传统电阻DAC结构,R2R DAC结构功耗更小。在电路设计中增加翻转电路消除共模噪声,在版图绘制时加入保护环和赝管来确保匹配度与可靠性。在精度相同的情况下,SAR ADC电路有效面积减小了约35%。抽取寄生参数后仿真所得ADC的ENOB(Effective Number of Bits)为9.93 bit,SNDR(Signal-to-Noise-and-Distortion Ratio)为61.51 dB,且在不同PVT(Process Voltage Temperature)情况下仿真的误差均小于1 LSB(Least Significant Number)。